SU397904A1 - CODING DEVICE - Google Patents

CODING DEVICE

Info

Publication number
SU397904A1
SU397904A1 SU1613894A SU1613894A SU397904A1 SU 397904 A1 SU397904 A1 SU 397904A1 SU 1613894 A SU1613894 A SU 1613894A SU 1613894 A SU1613894 A SU 1613894A SU 397904 A1 SU397904 A1 SU 397904A1
Authority
SU
USSR - Soviet Union
Prior art keywords
unit
switching unit
register
inputs
outputs
Prior art date
Application number
SU1613894A
Other languages
Russian (ru)
Inventor
Е. П. Машерова Минский радиотехнический институт Б. Г. Лысиков
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1613894A priority Critical patent/SU397904A1/en
Application granted granted Critical
Publication of SU397904A1 publication Critical patent/SU397904A1/en

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

1one

Устройство относитс  к области вычислительной техники.The device relates to the field of computing.

Известные устройства кодировани , содержащие входной блок, Приемный регистр, генератор импульсов и блок управлени , обладают недостаточным быстродействием.The known coding devices comprising an input unit, a reception register, a pulse generator, and a control unit are not fast enough.

Цель изобретени  - повышение быстродействи .The purpose of the invention is to increase speed.

Поставленна  пель достигаетс  тем, что в устройство дополнительно введены первый блок коммутации, первые входы которого соединены с выходами блока управлени , а первый и второй выходы - со входами блока управлени , второй блок коммутации, входы которого соединены с соответствующими выходами первого блока коммутации, и операционный регистр, ко входам которого подключены выходы входного блока второго блока коммутации , а к выходам - входы блока коммутации и блока выдачи результата.The delivered pellet is achieved by additionally entering the first switching unit in the device, the first inputs of which are connected to the outputs of the control unit, and the first and second outputs - to the inputs of the control unit, the second switching unit, the inputs of which are connected to the corresponding outputs of the first switching unit, and operational a register to the inputs of which the outputs of the input unit of the second switching unit are connected, and the outputs - the inputs of the switching unit and the output unit.

Устройство предназначено дл  кодировани  разр дного двоичного слова в п-разр дную двоичную комбинацию избыточного циклического кода, причем (т - число информационных разр дов, k - число контрольных разр дов).The device is intended to encode the bit binary word into an n-bit binary combination of the redundant cyclic code, (t is the number of information bits, k is the number of check bits).

На чертеже представлена блок-схема устройства , где обозначено: входной блок 1, приемный регистр 2, генератор импульсов 3, блок управлени  4, операциониый регистр 5, блок The drawing shows a block diagram of the device, where indicated: input block 1, receiving register 2, pulse generator 3, control block 4, operation register 5, block

коммутации 6, блок выдачи результата 7, блок коммутации 8, элементы «И 9-15, триггеры 16-18, элементы «ИЛР 19-22, элементы задержки 23-27, триггер 28 и элемент «И 29.switching 6, the unit output results 7, the switching unit 8, elements “And 9-15, triggers 16-18, elements“ ILR 19-22, delay elements 23-27, trigger 28 and element “And 29.

Устройство работает следующим образом.The device works as follows.

При подаче сигнала «пуск на вход 30 первый импзльс проходитчерез элемент «ИЛИ 20 и устанавливает триггеры 16 приемного регистра 2 и триггеры 17, 18 регистра 5 в состо ние «О. Этот же импульс, задержавшись на элементе задержки 24, на врем , необходимое дл  установки в «О триггеров, проходит через элемент «ИЛИ 21 и осуществл ет параллельную запись слова, подлежащего кодированию , на оба регистра через элементы «И 9 и 10.When the start-up signal 30 is applied, the first impuls passes through the element OR 20 and sets the triggers 16 of the receive register 2 and the triggers 17, 18 of the register 5 to the state O. The same impulse, lingering on the delay element 24, for the time required to be set in "On flip-flops," passes through the element "OR 21 and performs parallel recording of the word to be encoded into both registers through the elements" And 9 and 10.

Этот же импульс, задерн авшись на элементе 23, устанавливает в «1 триггер 28, который открывает элемент «И 29, и импульсы с генератора 3 начинают поступать через элемент «И 29 па вход блока коммутации 6. Если в триггере 18 старшего разр да находитс  «1, то сложени  не происходит, а сразу начинаетс  анализ на «О триггера 18, соседнего со старшим разр дом, и если он находитс  в состо нии «1, то происходит сложение по модулю 2. Если он находитс  в состо нии «О, то проводитс  анализ состо ни  триггеров, следующих по пор дку разр дов.The same impulse, having been detected on element 23, sets in “1 trigger 28, which opens element“ E 29, and pulses from generator 3 begin to flow through element “29 into the input of switching unit 6. If in high priority trigger 18 is "1, then the addition does not occur, and immediately begins the analysis on" On the trigger 18, adjacent to the highest bit, and if it is in the state "1, then modulo 2 is added. If it is in the state" This is an analysis of the status of triggers following in order of bits.

SU1613894A 1970-12-28 1970-12-28 CODING DEVICE SU397904A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1613894A SU397904A1 (en) 1970-12-28 1970-12-28 CODING DEVICE

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1613894A SU397904A1 (en) 1970-12-28 1970-12-28 CODING DEVICE

Publications (1)

Publication Number Publication Date
SU397904A1 true SU397904A1 (en) 1973-09-17

Family

ID=20464173

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1613894A SU397904A1 (en) 1970-12-28 1970-12-28 CODING DEVICE

Country Status (1)

Country Link
SU (1) SU397904A1 (en)

Similar Documents

Publication Publication Date Title
SU397904A1 (en) CODING DEVICE
SU369565A1 (en) DEVICE FOR CALCULATION OF FUNCTION y = e ^
SU552609A1 (en) Asynchronous parity device
US3219805A (en) Gated counters
SU866736A1 (en) Coded time interval desoder
US3623021A (en) Digital weighting multiplexer with memory
SU373885A1 (en) COUNTER OF PULSES ON POTENTIAL ELEMENTS
SU395988A1 (en) DECIMAL COUNTER
SU560222A1 (en) Device for converting binary code to gray code and vice versa
SU445144A1 (en) Binary to time converter
SU1566487A1 (en) Code converter
SU367540A1 (en) DIGITAL FUNCTIONAL TRANSFORMER OF A SERIAL TYPE
SU391560A1 (en) DEVICE FOR CONSTRUCTION IN SQUARES
SU432487A1 (en) CONVERTER BINDING-DECIMAL CODE TO UNITARY CODE
SU368598A1 (en) CONVERTER BINARY DECIMAL CODE "12222" TO UNITARY CODE
SU807219A1 (en) Device for programme-control of objects
SU1037258A1 (en) Device for determination of number of ones in binary code
SU824178A1 (en) Random event flow generator
SU428558A1 (en) SEQUENTIAL-PARALLEL BINARY COUNTER
SU1037234A1 (en) Data input device
SU1117848A1 (en) Binary cyclic code decoder
SU409385A1 (en)
SU450162A1 (en) Tunable phase-pulse multi-stable element
SU436351A1 (en) POSSIBLE DEVICE
SU468234A1 (en) Device for entering discrete data