SU389516A1 - Частотно-импульсное дифференцирующее устройство - Google Patents

Частотно-импульсное дифференцирующее устройство

Info

Publication number
SU389516A1
SU389516A1 SU1679161A SU1679161A SU389516A1 SU 389516 A1 SU389516 A1 SU 389516A1 SU 1679161 A SU1679161 A SU 1679161A SU 1679161 A SU1679161 A SU 1679161A SU 389516 A1 SU389516 A1 SU 389516A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
frequency
sign
output
subtraction
Prior art date
Application number
SU1679161A
Other languages
English (en)
Inventor
О. Паламарюк занский радиотехнический институт Г.
Original Assignee
Автор изобретени
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Автор изобретени filed Critical Автор изобретени
Priority to SU1679161A priority Critical patent/SU389516A1/ru
Application granted granted Critical
Publication of SU389516A1 publication Critical patent/SU389516A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относитс  к области автоматики и вычислительной техники.
Известны ча-стотно-и-мпульсные дифференцирующие устройства, содержащие блок задержки , блок вычитани , состо щий из схемы вычитани  и схемы функциональной синхронизации , и источник входного сигнала с частотным и знаковым выходами.
Предложенное устройство отличаетс  от известных тем, что в него введен блок определени  знака, один вход которого соединен со знаковым выходом источника входного сигнала , а друго,й - СО 3на.ковым выходом схемы вычитани , подключенной пер-вым входом к выходу схемы фунжционалыной синхронизации , котора  соединена через блок задержки с частотным выходом источника входного сигнала , (Подключенного ко второму входу схемы вычитани  и второму входу схемы функциональной синхронизации.
Это обеопетивает возможность дифференцировани  знаконеременных сигналов.
Блок-схема устройства приведена на чертеже .
Устройство содержит блок задержки / на последовательно соединенных электронных делител х, блок вычитани  2, состо щий из схемы вычитани  3 и схемы функциональной синхронизаЦии 4, и источник входного сигнала 5 с частотным и знаковым выходами, блок
определени  знака 6, входы которого соединены один со знаковьш выходом источника 5, а другой - со знаковЫМ выходом схемы вычитани  3. Последн   подключена первым вхоДОМ через последовательно соединенные схему функциональной синхровизнции 4 и блок задержки / к частотному выходу источника 5, который соединен со вторым входом схемы вычитани  3 и вторым входом схемы функциональной си-нхронизащии 4.
Устройство работает следующим образом. В|ходной сигнал Fx(i) поступает одновременно на вход блока вычитани  2 и па вход блака задержки Л который осуществл ет задержку входного сигнала Fx(f) на величину
- (2п - 1).
0
Сигнал с блока задержки / поступает на второй вход блока вычитани  2. Величина t блока задержки / может быть сделана как угодно больщой путем увеличени  числа электронных делительных устройств п. Пульсаци  длительности задержки выходной частоты РХ{(-А/), равна  величине
Л - 1 llF,2n-l)2n-l
при этом может быть сделана как угодно малой . Иопользование в качестве вычитающего
блока устройства, способного обрабатывать неравномерные частоты, обеопечивает устранение дифференциального характера выходного сигнала всего устройства независимо от величины Д. Сглаживан ие пульсирующей частоты Fx(i-АО осуществл етс  схемой функциональной сиихронизации 4. Знак выходного сигнала определ етс  блоком определени  знака 6 в зависимости от знака входного сигнала и зна:ка, о предел ёмого схемой вычитани  3. Работа блока определени  знака 6 описываетс  Булевой функцией «Логическа  равнозначиость .
Предмет изобретени 
Частотно-импульсно е дифференцирующее устройство, содержащее блок задержки, блок
вычитани , состо щий из схемы вычитани  и схемы функциональной синхронизации, и источник входного сигнала с частотным и знаковым выходами, отличающеес  тем, что, с целью обеспечени  воз-можности дифференцировани  знакопеременных сигналов, в него введен блок О1пределени  знака, один вход которого соединен со знаковым выходом источни1ка входного сигнала, а другой - со знаковым выходом схемы вычитани , подключенной первым входом к выходу схемы функциональной синхронизации, котора  соединена через блок задержки с частотным выходом источника входного сигнала, подключенного ко второму входу схемы вычитани  и второму входу схемы функциональной синхронизации.
,
SU1679161A 1971-07-09 1971-07-09 Частотно-импульсное дифференцирующее устройство SU389516A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1679161A SU389516A1 (ru) 1971-07-09 1971-07-09 Частотно-импульсное дифференцирующее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1679161A SU389516A1 (ru) 1971-07-09 1971-07-09 Частотно-импульсное дифференцирующее устройство

Publications (1)

Publication Number Publication Date
SU389516A1 true SU389516A1 (ru) 1973-07-05

Family

ID=20482228

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1679161A SU389516A1 (ru) 1971-07-09 1971-07-09 Частотно-импульсное дифференцирующее устройство

Country Status (1)

Country Link
SU (1) SU389516A1 (ru)

Similar Documents

Publication Publication Date Title
GB1168681A (en) Data Processing.
US3212010A (en) Increasing frequency pulse generator for indicating predetermined time intervals by the number of output pulses
SU389516A1 (ru) Частотно-импульсное дифференцирующее устройство
FR2282752A1 (fr) Diviseur de frequence pour montre electronique
US3526841A (en) Detector for harmonically related signals
US3420989A (en) Synchronizer for digital counters
GB1196442A (en) Signal Processing Apparatus
SU966864A1 (ru) Устройство дл формировани сдвинутых копий псевдослучайной последовательности
SU399867A1 (ru) УСТРОЙСТВО дл ОПРЕДЕЛЕНИЯ СТАТИСТИЧЕСКИХ ХАРАКТЕРИСТИК
SU744555A1 (ru) Устройство дл вычислени коэффициентов преобразовани по уолшу
SU585608A1 (ru) Делитель частоты
SU444317A1 (ru) Селектор минимальной длительности
SU381078A1 (ru) Корреляционный обнаружитель сигналов
SU126631A1 (ru) Устройство дл получени разности двух последовательностей импульсов
SU667966A1 (ru) Устройство дл сравнени чисел
SU149125A1 (ru) Генератор серий импульсов дл электронной АТС
SU485452A1 (ru) Устройство дл определени числа деревьев графа
SU467347A1 (ru) Арифметическое устройство
SU418857A1 (ru)
SU386403A1 (ru) Всесоюзная
SU616262A1 (ru) Устройство дл ввода информации
SU544962A1 (ru) Делительно-множительное устройство
SU532078A1 (ru) Многоканальное устройство контрол задержки распространени сигнала
SU559420A1 (ru) Устройство синхронизации
SU574734A1 (ru) Множительно-интегрирующее устройство