SU385294A1 - УСТРОЙСТВО дл ОПРЕДЕЛЕНИЯ СТАТИСТИЧЕСКОГО РАСПРЕДЕЛЕНИЯ - Google Patents

УСТРОЙСТВО дл ОПРЕДЕЛЕНИЯ СТАТИСТИЧЕСКОГО РАСПРЕДЕЛЕНИЯ

Info

Publication number
SU385294A1
SU385294A1 SU1612388A SU1612388A SU385294A1 SU 385294 A1 SU385294 A1 SU 385294A1 SU 1612388 A SU1612388 A SU 1612388A SU 1612388 A SU1612388 A SU 1612388A SU 385294 A1 SU385294 A1 SU 385294A1
Authority
SU
USSR - Soviet Union
Prior art keywords
register
input
counter
distribution
indicators
Prior art date
Application number
SU1612388A
Other languages
English (en)
Inventor
Н. Мацкевич О.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Application granted granted Critical
Publication of SU385294A1 publication Critical patent/SU385294A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

1
Предлагаемое устройство относитс  к области специализированных средств вычислительной техники, предназначенных дл  исследовани  случайных процессов.
Известны статистические анализаторы, содержащие блок хранени  распределени , цифро-аналоговые преобразователи и индикаторы распределени . В известных устройствах на каждый индикатор распределени  используетс  отдельный цифро-аналоговый преобразователь, св занный с разр дами соответствующего регистра блока хранени , распределени , что значительно усложн ет все устройство. Кроме того, в этих устройствах (представл етс  только дифферендиальна  крива  распределени .
Целью изобретени   вл етс  упрощение блока управлени  индикаторами распределени  и расширение функциональных возможностей устройства, а также получение относительных частот распределени .
Предлагаемое устройство отличаетс  от известных тем, что в него введен буферный регистр с цифро-аналоговым преобразователем , а блок управлени  индикацией содержит управл ющие каскады с запоминающими емкост ми и ключами на входах. Причем управл ющие каскады соединены последовательно с индикаторами распределени . Параллельно входам управл ющих каскадов
подключены запоминающие емкости, а выход буферного регистра через цифро-аналоговый преобразователь и ключи, управл ющие входы которых св заны с выходами коммутатора , соединен со входами управл ющих каскадов .
Благодар  применению управл ющих каскадов с запоминающими емкост ми на входах , поочередно подключаемых к цифро-аналоговому преобразователю буферного регистра , достигаетс  упрощение цепей управлени  индикаторами распределени , а также легко осуществл етс  переход от режима представлени  дифференциальной кривой распределени  к режиму представлени  интегральной кривой распределени .
С целью получени  относительных частот распределени  источник питани  индикаторов соединен через общую нагрузку, например стабилизатор тока, с индикаторами и с введенным в устройство усилителем, выход которого подключен к щине питани  цифроаналогового преобразовател . За счет введени  обратной св зи с выхода индикаторов на вход цифро-аналогового преобразовател  обеспечиваетс  нормирование показаний индикаторов .
На чертеже представлена схема устройства .
Вход 1 устройства соединен со входами регистров 2 блока хранени  распределени  3 и со входами счетчика выборки 4. Выходы регистров 2 соединены со входом триггера 5, к другому входу которого подключен выход счетчика-делител  6. Счетчик Ь имеет одинаковую разр дность с регистрами 2. Выход счетчика выборки 4 соединен с управл ющим входом генератора импульсов 7. Выход счетчика 6 соединен через одновибратор 8 с управл ющим входом генератора 7, со входом коммутатора 9 и через переключатель рода работы 1U с шиной сброса буферного регистра 11. Выход триггера 5 соединен с управл ющим входом регистра 11. Выход генератора 7 соединен со счетными входами регистров 2 и и. Выходы коммутатора 9 соединены с управл ющими входами регистров 2 и ключей 12 блока управлени  индикацией -13, а также через переключатель 10 с шиной сброса регистра 11. Ьыход регистра 11 через цифро-аналоговый преобразователь 14 соединен с сигнальными входами ключей 12, выходы которых соединены со входами управл ющих каскадов 15, содержащих опорные сопротивлени  16 в эмпттерной цепи. Параллелъно входам - управл ющих каскадов 15 включены конденсаторы (запоминающие емкости 17). Последовательно с управл ющими каскадами 15 В1ключены индикаторы распределени  1(, в качестве которых использованы линейные индикаторы тока. Источник питани  индикаторов 1У соединен через стабилизатор тока 2и с индикаторами 1б и со входом усилител  21, выход которого соединен с шипои питани  преобразовател  14.
Устройство работает следующим образом. . Перед началом работы регистра 2, 11, счетчик выборки 4, коммутатор 9 (состо щий, например , из счетчика с дешифратором) и триггер 5 устанавли ааютс  сигналом «сброс в исходное положение (цепи сброса не показаны ) . При этом генератор импульсов выключен сигналом со счетчика выборки 4, сигнал на выходе преобразовател  14 равен нулю,, и индикаторы 18 выключены. Весь ток стабилизатора тока 20 протекает через вход усилител  21 (при этом возможно, что режим стабилизации тока еще не наступил).
Информаци  о распределении поступает со входа 1 на регистры 2 блока хранени  распределени  3. Объем выборки подсчитывает счетчик выборки 4. При достижении выборки установленного объема счетчик выборки 4 включает . генератор 7 (при необходимости счетчик 4 блокирует вход 1). К этому времени в регистрах 2 записаны частоты Пг. Тактовые импульсы с генератора 7 поступают вначале только на счетчик 5, так как входы регистров 2 заблокированы сигналами с коммутатора Я а вход регистра 11 - сигналом с триггера 5. При переполнении счетчика 6 запускаетс  одновибратор 8, который выключает на некоторое врем  генератор 7. Возвраща сь в исходное положение, одновибратор 8- записывает . единицу в . коммутатор 9 и вновь включает генератор 7. Сигнал с коммутатора 9 открывает вход регистра 2 и ключа 12. Далее тактовые импульсы поступают iia счетчик 6 и регистр 2i. При поступлении па счетчик 6 и регистр 2 (2™-п) импульсов (т - разр дность регистров 2, п - частота первого интервала распределени ) регистр 2 переполн етс . Импульс переполнени  регистра 2 онрокидывает триггер 5, который открывает вход регистра 11. С этого момента тактовые импульсы начинают поступать и на регистр 11. При поступлении 2™-го импульса счетчик 5 - переполн етс , а в регистре 2 вновь оказываетс  число п-.
Импульс переполнени  счетчика 6 возвращает триггер 5 в исходное положение (вход регистра 11 снова закрыт, одновибратор 8 запущен, а генератор 7 выключаетс ). К этому моменту в регистре // оказываетс  число Я1. Преобразователь 14 преобразует число П1 в пропорциональное ему напр жение Ui, которое поступает через открытый ключ 12i на вход управл ющего каскада 15. При
этом через индикатор 18 течет ток : R
(R - величина опорного сопротивлени  16).
Запоминающа  емкость /7i зар жаетс  до
напр жени  L/I.
При возвращении одновибратора 8 в исходное положение сбрасываетс  регистр 11, переключаетс  коммутатор 9 на второй интервал , и включаетс  генератор 7. Далее аналогично описанному происходит вывод на регистр // числа Ла, преобразование числа Пг
в напр л ение U, которое подаетс  на вход управл ющего каскада 2, в запоминающую емкость /72. Так последовательно включаютс  индикаторы 17, через которые протекают токи, пропорциональные частотам щ. ..
Вывод чисел Пг на регистр П циклически повтор етс  дл  подзар да запоминающих емкостей 17. Суммарный ток индикаторов 18 поддерживаетс  на одном уровне при помощи стабилизатора тока 20 и усилител  обратной св зи 21. При изменении объема выборки и соответственно частот «г измен етс  выходное напр жение усилител  21, которое подаетс 
на шину питани  цифро-аналогового преобразовател . Так как показани  индикаторов пропорциональны п,, а сумма показаний посто нна , то показани  индикаторов равны относительным частотам.
Вместо стабилизатора тока может быть включено сопротивление, электромагнитный или другой датчик суммарного тока индикаторов . Однако в этих случа х может потребоватьс  стабилизаци  источника напр жеии .
В случае вывода каждого числа л, через свой цифро-аналоговый преобразователь выход усилител  обратной св зи 21 подключаетс  к шинам питани  всех цифро-аналоговых преобразователей.
SU1612388A 1970-11-02 1970-11-02 УСТРОЙСТВО дл ОПРЕДЕЛЕНИЯ СТАТИСТИЧЕСКОГО РАСПРЕДЕЛЕНИЯ SU385294A1 (ru)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1488706 1970-11-02

Publications (1)

Publication Number Publication Date
SU385294A1 true SU385294A1 (ru) 1973-05-29

Family

ID=20459259

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1612388A SU385294A1 (ru) 1970-11-02 1970-11-02 УСТРОЙСТВО дл ОПРЕДЕЛЕНИЯ СТАТИСТИЧЕСКОГО РАСПРЕДЕЛЕНИЯ

Country Status (1)

Country Link
SU (1) SU385294A1 (ru)

Similar Documents

Publication Publication Date Title
US4250449A (en) Digital electric energy measuring circuit
US3665305A (en) Analog to digital converter with automatic calibration
GB1270004A (en) Analog to digital converter
SU385294A1 (ru) УСТРОЙСТВО дл ОПРЕДЕЛЕНИЯ СТАТИСТИЧЕСКОГО РАСПРЕДЕЛЕНИЯ
US3062443A (en) Indicating system
US3488588A (en) Digital voltmeter
KR940002811B1 (ko) D/a 콘버터
SU269633A1 (ru) Цифровой измеритель малых токов
SU392447A1 (ru) Цифровой измеритель интервалов времени
SU954885A1 (ru) Устройство дл измерени изменени частоты
SU365713A1 (ru) УСТРОЙСТВО дл СТАТИСТИЧЕСКОЙ ОБРАБОТКИ ИНФОРЛ\АЦИИ
GB989740A (en) Improvements in or relating to digital voltmeters
SU960843A1 (ru) Устройство дл определени энтропии
SU940086A1 (ru) Цифровой измеритель емкости
JPH0522413B2 (ru)
JP2556038B2 (ja) 混成集積回路
SU742819A1 (ru) Измеритель скважности последовательности пр моугольных импульсов
SU354428A1 (ru) Всесоюзная /
SU1112374A1 (ru) Устройство дл логарифмировани отношени сигналов
SU493912A1 (ru) Устройство дл измерени интервала времени между двум сигналами
SU430510A1 (ru) Счетчик импульсов с визуальной индикацией
SU752185A1 (ru) Фазоизмерительное устройство
SU413432A1 (ru)
SU868624A2 (ru) Цифровой фазометр
SU748436A1 (ru) Делительное устройство