SU381171A1 - Двоичный счетчик импульсов - Google Patents

Двоичный счетчик импульсов

Info

Publication number
SU381171A1
SU381171A1 SU1696005A SU1696005A SU381171A1 SU 381171 A1 SU381171 A1 SU 381171A1 SU 1696005 A SU1696005 A SU 1696005A SU 1696005 A SU1696005 A SU 1696005A SU 381171 A1 SU381171 A1 SU 381171A1
Authority
SU
USSR - Soviet Union
Prior art keywords
circuit
input
bit
key
output
Prior art date
Application number
SU1696005A
Other languages
English (en)
Inventor
В. Епихин В.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1696005A priority Critical patent/SU381171A1/ru
Application granted granted Critical
Publication of SU381171A1 publication Critical patent/SU381171A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Description

1
Насто щее устройство может быть использовано (В случае, когда выходы счетчика упраат ют пе(ре1ключающими элементами, максимальна  частота переключепи  которых ниже частоты ра-боты счетчика.
ИзВестбН двоиЧНЫЙ счетчик им/пульсов, содержащий T,pHrrejpbi, схемы «И, «ИЛИ, «НЕ и ключи.
Цель изобретени -уменьшение частоты нервключенл  три1пгера лервого разр да в два раза при сохранении частоты переключени  три1ггеров Остальных разр дов.
В предлагаемом устройстве эта цель достигаетс  благодар  подключенлю нулевого выхода триггера первого разр да к первому входу пе)рвой схемы «И, нулевого выхода триггера второго разр да-.ко второлв входу первой схемы «И, единичного выхода триггера первого разр да- .к -первому входу второй схемы «И, единичного выхода триггера второго разр да-ко второму входу второй схемы «И ,и к счетному входу триггера третьего разр да, выхода .первой схемы , к первому входу схемы «ИЛИ, выхода второй схемы второму входу схемы «ИЛИ, выхода схемы входу схемы «НЕ и iK первому входу ключа второго разр да, выхода схемы первому входу ключа первого разр да, выхода ключа первого разр да-к счетному входу триггера первого разр да, а выхода ключа второго разр да- к счетному входу триггера второго разр да.
На чертеже представлена блок-схема устройства .
Двоичный счетчик содержит триггеры / со счетными входа(ми 2, нулевы.ми выходами 3 и единичными вы.ходами 4, первую схему
«И 5, вторую схему «И 6, схему «ИЛИ 7, схему «НЕ 8, ключ первого разр да 9, ключ BTOipOro разр да 10 и шину :вхадных импульсов //.
Входные ИМ:пульсы поступают по шине
11 с частотой /. В зависимости от состо ни  триггеров / первого и второго разр дов счетчи1ка открыт ключ первого разр да 9 или ключ второго разр да 10. Если триггеры обоих разр дов наход тс  в нуле, собираетс 
.перва  схема «И 5, и на вы-ходе схемы «ИЛИ 7 по вл етс  сигнал, который закрывает .ключ второго разр да 10 и через схему «НЕ 8 открывает Ключ первого разр да 9. В этом случае импульсы с шины 11 поступают
на трипгер 1 первого разр да через ключ 9. Если триггеры обоих разр дов наход тс  в еДИНИЦе, собираетс  втора  схема «И 6, и на выходе схемы «ИЛИ 7 по вл етс  сиглал , который закрывает ключ втхэрого разр да 10 и через схему «НЕ 8 окрывает ключ
первого разр да 9. И в этом случае им-пульсы с ШИны II поступают «а ириггар TiepBoro разр да через ключ 9. Если триггеры обоих разр дов наход тс  в противоположных состо ни х , схемы «И 5 и 5 не собираютс . На выходе схемы «ИЛИ 7 сигнал отсутствует , в ключ первого разр да 9 закрыт, а ключ второго разр да 10 отирыт. В этом случае импульсы с ши ы 11 поступают на триг1Гвр / втараго разр да через «люч 10. Таким образам, после,довательность переключени  триггеров следующа  ( разр д слева):
о.Положение О
00000
ОПоложение 1 10000
Q/Положение 2
I1 .0 О О
ОПоложение 3 01000 00100
ОПоложение 4
ОПоложение 5 10100
ОПоложение- 6
II100
ОПоложение 7 01100
ОПоложение 8 00010
и т. д.
Частота переклю1чени  триггера 1 первого разр да равна //4, а частота переключени  триггеров остальных разр дов не изменилась. СХднако п-Ослеаавательность счета несколько
изменилась, что требуетс  учитывать лри де-. шифрации состо нИЯ двоичного счетчика.
Предмет изобретени 
Двоичный счетчик имлульсов, содержащий Tipimrepbi, схемы «И, «ИЛИ, «НЕ .и ключи, отличающийс  там, что, с целью повышени  быстродействи , в «ем нулевой. выход триггера первого разр да подключен к перво-му входу первой схемы «И, нулевой выход триггера второго разр да- ко второму входу первой схемы «И, единичный выход триггера neipBQfo разр да-IK первому входу второй
схемы «И, единичный выход триггера второго разр да-ко второму входу второй схе-.мы «И и к счетному входу TpHjrirapa третьего разр да, выход первой схемы (к пер.вому входу схемы «ИЛИ, выхОд второй схемы
второму ВХОД} схемы «ИЛИ, выход кото(рой подключен ко входу схемы «НЕ и к первому В1ХОДУ ключа второго разр да, выход схемы «НЕ соединен с первым входом ключа .первого разр да, выход которого соединен
со счетным входом триггера первого разр да, а вькод ключа .второго разр да подключен к сч-ешному входу триггера второго разр да.
SU1696005A 1971-09-13 1971-09-13 Двоичный счетчик импульсов SU381171A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1696005A SU381171A1 (ru) 1971-09-13 1971-09-13 Двоичный счетчик импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1696005A SU381171A1 (ru) 1971-09-13 1971-09-13 Двоичный счетчик импульсов

Publications (1)

Publication Number Publication Date
SU381171A1 true SU381171A1 (ru) 1973-05-15

Family

ID=20487521

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1696005A SU381171A1 (ru) 1971-09-13 1971-09-13 Двоичный счетчик импульсов

Country Status (1)

Country Link
SU (1) SU381171A1 (ru)

Similar Documents

Publication Publication Date Title
GB1210612A (en) A keyboard signalling system
SU381171A1 (ru) Двоичный счетчик импульсов
US3678398A (en) Presettable frequency divider
GB981296A (en) Improvements in or relating to digital registers
SU409387A1 (ru) Счетчик
SU413631A1 (ru)
GB1172843A (en) Improvements in or relating to Calculating Machines.
SU485502A1 (ru) Регистр сдвига
SU473181A1 (ru) Устройство дл сравнени двоичных чисел
SU451073A1 (ru) Распределитель
SU458101A1 (ru) Дес тичный счетчик
SU456368A1 (ru) Многоразр дный число-импульсный делитель
SU409386A1 (ru) Десятичный счетчик
GB948314A (en) Improvements in or relating to adding mechanism
SU974564A2 (ru) Устройство задержки импульсов
SU780205A1 (ru) Реверсивный двоично-дес тичный счетчик
SU147842A1 (ru) Двоичный счетчик
SU485454A1 (ru) Анализатор случайных двоичных последовательностей
SU432492A1 (ru)
SU474760A1 (ru) Цифровой частотомер с автоматическим выбором пределов измерени
SU148595A1 (ru) Двоичный счетчик
SU401985A1 (ru) Генератор случайных чисел
SU444330A1 (ru) Быстродействующий счетчик
SU381172A1 (ru) Двоично-десятичный счетчик
SU369715A1 (ru) Троичный потенциальный триггер