SU372703A1 - - Google Patents
Info
- Publication number
- SU372703A1 SU372703A1 SU1636522A SU1636522A SU372703A1 SU 372703 A1 SU372703 A1 SU 372703A1 SU 1636522 A SU1636522 A SU 1636522A SU 1636522 A SU1636522 A SU 1636522A SU 372703 A1 SU372703 A1 SU 372703A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- ring
- counter
- output
- modulo
- rings
- Prior art date
Links
Description
1one
Изобретение относитс к вычислительной технике. Счетчик может быть использован при построении цифровых вычислительных и измерительных устройств, а также устройств дискретной автоматики.The invention relates to computing. The counter can be used in the construction of digital computing and measuring devices, as well as discrete automation devices.
Известны кольцевые счетчики по модулю М, представл ющие собой схемы на двоичных триггеров. Известны также кольцевые счетчикй по модулю М, представл ющие собой полусчетные кольца по четному модулю с триггерными схемами управлени .Known ring counters modulo M, which are schemes for binary triggers. Also known are ring counters modulo M, which are semi-count rings with even moduli with trigger control circuits.
Однако дл построени кольцевого счетчика по модулю М из двоичных триггеров последних требуетс не менее М штук, т. е. не менее 2уИ активных элементов. При построении же кольцевого счетчика по модулю М в виде полусчетного кольца требуетс М-{-2 активных элементов. Однако с увеличением модул М такого счетчика пропорционально растет число входов логических элементов, что снижает нагрузочную способность активных элементов и ограничивает количество разр дов счетчика.However, to build a ring counter modulo M from the binary triggers of the latter, at least M pieces are required, i.e., at least 2I of active elements. When building a ring counter modulo M in the form of a half-counting ring, M - {- 2 active elements are required. However, with an increase in the module M of such a counter, the number of inputs of logic elements increases in proportion, which reduces the load capacity of the active elements and limits the number of bits of the counter.
Цель изобретени - сокращение числа активных элементов и ч сла входов логических элементов, необходимых дл построени счетчика . Достигаетс она тем, что в предлагаемом счетчике в качестве полусчетных колец выбраны полусчетные кольца по модулю , в каждом из которых первые К-1 выходов представл ют собой выходы соседнихThe purpose of the invention is to reduce the number of active elements and the weak inputs of the logic elements necessary to build a counter. It is achieved by the fact that in the proposed counter, semi-calculating rings modulo are selected as half-counted rings, in each of which the first K-1 outputs are the outputs of adjacent
22
К-1 разр дов кольцевого счетчика по модулю М, причем вход каждого /-го полусчетного кольца, где , 2, 3,..., подключен к выходу схемы «И, котора своими входами св зана со входной шиной счетчика и с выходом схемы «ИЛИ, первый вход которой через схему «НЕ соединен с К-ым. выходом /-го полусчетного кольца, а ее второй вход подведен к К-1-му выходу /-ГО полусчетного кольца.K-1 bits of the ring counter modulo M, with the input of each / -th semi-counting ring, where, 2, 3, ..., is connected to the output of the circuit "AND, which by its inputs is connected with the input bus of the counter and with the output of “OR, the first input of which through the scheme is“ NOT connected to the K-th. output of the / th half-counting ring, and its second input is connected to the K-1st output / -H of the half-counting ring.
На чертеже изображена схема счетчика.The drawing shows a diagram of the counter.
Предлагаемый кольцевой счетчик состоит из полусчетных колец / по модулю К. с триггерными схемами управлени (), схем «НЕ 2, схем «ИЛИ 3 и схем «И 4. Первые К-1 выходов а/(, 2, 3,..., К) каждого кольца представл ют собой выходы /С-1 соседних разр дов М-разр дного кольцевого счетчика. Вход каждого кольца соединен с выходом схемы «И 4, входы которой подключены ко входной шине X т к. выходу схемы «ИЛИ 3. При М, кратном К-1, первый выход схемы 5 через схему «НЕ 2 св зан с /С-ым выходом этого же кольца, а второй - с К-1-м выходом предыдущего кольца. Дл первого кольца предыдущим вл етс последующее . В этом случае дл построени коль ,,. ,МThe proposed ring counter consists of half-counting rings / modulo K. with trigger control circuits (), NOT 2 circuits, OR OR 3 circuits, and AND 4 circuits. The first K-1 outputs are a /, 2, 3, ... , K) of each ring are the outputs / C-1 of the adjacent bits of the M-bit ring counter. The input of each ring is connected to the output of the circuit "AND 4, whose inputs are connected to the input bus X t to the output of the circuit" OR 3. When M is a multiple of K-1, the first output of circuit 5 through the circuit "NOT 2 is connected with / С- th output of the same ring, and the second - with K-1-m output of the previous ring. For the first ring, the previous one is the following. In this case, to build a ring ,,. M
цевого счетчика по модулю Ж требуетс integer counter modulo F required
/С-1, т. е./ C-1, i.e.
колец. Если же М не кратноrings. If M is not a multiple
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1636522A SU372703A1 (en) | 1971-03-16 | 1971-03-16 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1636522A SU372703A1 (en) | 1971-03-16 | 1971-03-16 |
Publications (1)
Publication Number | Publication Date |
---|---|
SU372703A1 true SU372703A1 (en) | 1973-03-01 |
Family
ID=20469587
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1636522A SU372703A1 (en) | 1971-03-16 | 1971-03-16 |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU372703A1 (en) |
-
1971
- 1971-03-16 SU SU1636522A patent/SU372703A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4433372A (en) | Integrated logic MOS counter circuit | |
US3530284A (en) | Shift counter having false mode suppression | |
GB1279182A (en) | Improvements in or relating to parity checking circuits | |
GB1249762A (en) | Improvements relating to priority circuits | |
SU372703A1 (en) | ||
US3350685A (en) | Hamming magnitude comparator using multi-input binary threshold logic elements | |
GB1009681A (en) | Multistable circuits | |
US3576973A (en) | Binary register | |
US3555249A (en) | Self-correcting shift counter | |
GB965749A (en) | Improvements relating to devices for dividing numbers | |
US3423576A (en) | Reversible counting circuit apparatus | |
US3280316A (en) | High-speed tunnel diode adder | |
SU424142A1 (en) | DEVICE COMPARISON OF TWO NUMBERS IN DIGITAL CODE | |
US3562551A (en) | Unit distance counter | |
SU438005A1 (en) | Device for determining the extremum | |
US3207888A (en) | Electronic circuit for complementing binary coded decimal numbers | |
SU415807A1 (en) | MULTIFUNCTIONAL LOGICAL MODULE | |
US3441859A (en) | General purpose boolean function generator utilizing dual-threshold logic elements | |
Haring | On shift-register realizations of sequential machines and finite-state universal sequential machines | |
SU447712A1 (en) | Homogeneous structure element | |
SU911725A1 (en) | Converter of position code to libau-kraio code | |
SU369565A1 (en) | DEVICE FOR CALCULATION OF FUNCTION y = e ^ | |
Reeves | Comment on" A Transform for Logic Networks" | |
US3337721A (en) | Count by six counter | |
SU145068A1 (en) | Koltseva scaling scheme |