SU370701A1 - ALL-UNION - Google Patents

ALL-UNION

Info

Publication number
SU370701A1
SU370701A1 SU1684826A SU1684826A SU370701A1 SU 370701 A1 SU370701 A1 SU 370701A1 SU 1684826 A SU1684826 A SU 1684826A SU 1684826 A SU1684826 A SU 1684826A SU 370701 A1 SU370701 A1 SU 370701A1
Authority
SU
USSR - Soviet Union
Prior art keywords
voltage
code
output
converter
inputs
Prior art date
Application number
SU1684826A
Other languages
Russian (ru)
Inventor
Капицкий бнблкотека Специальное конструкторское бюро промышленной автоматики
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1684826A priority Critical patent/SU370701A1/en
Application granted granted Critical
Publication of SU370701A1 publication Critical patent/SU370701A1/en

Links

Description

Изобретение относитс  к измерительной технике и может быть использовано дл  повышени  чувствительности и быстродействи  измерительной аппаратуры, предназначенной дл  измерени  и обработки частотной информации . Известное устройство умножени  частоты, содержащее последовательно соединенные формирователь импульсов треугольной формы , суммирующий, элемент с двум  входами, элемент сравнени  напр жени  с двум  выходами и включенные последовательно между собой регистр кода коэффициента умножени  с преобразователем «код - напр жение, выход которого соединен с одним из входов элемента сравнени  напр жени , имеет сложную перестройку при изменении коэффициента умножени  частоты. В предлагаемом устройстве упрощение перестройки устройства при изменении коэффициента умножени  частоты достигаетс  тем, что ко входу преобразовател  «код - напр жение и выходу регистра кода коэффициента умножени  включены дополнительно реверсивный счетчик с управл ющими входами и логический блок, которые соединены между собой последовательно, причем управл ющие входы реверсивного счетчика соединены с двум  выходами элемента сравнени  и двум  входами суммирующего элемента. На фиг. 1 представлена блок-с.кема предлагаемого устройства; на фиг. 2 - графики напр жений . Устройство состоит из формировател  / треугольных импульсов из входных сигналов и схемы квантовани  по уровню, в которую вход т последовательно соединенные регистр 2 кода коэффициента умножени , логическа  схема (логический блок) 3, реверсивный счетчик 4, преобразователь 5 «код - напр жение, схема 6 сравнени . Выход формировател  / соединен со вторым входом схемы 6 сравнени , а оба выхода этой схемы 6 подсоединены ко входам реверсивного счетчика 4 и ко входам схемы 7 сборки (суммирующего элемента ). Импульсы входной частоты /вх подаютс  на формирователь /, формирующий из входных сигналов напр жение треугольной формы , которое сравниваетс  при помощи схемы 6 сравнени  с напр жением на выходе преобразовател  5 «код - напр жение, управл емого от реверсивного счетчика 4, коэффициент пересчета которого определ етс  кодом коэффициента умножени  частоты, записанным в регистре 2, и устанавливаетс  логической схемой 3. Максимальное напр жение на выходе преобразовател  5 «код - напр жение должно быть равно амплитзДе треугольного напр жени  на выходе формировател The invention relates to a measurement technique and can be used to increase the sensitivity and speed of measurement instruments for measuring and processing frequency information. A known frequency multiplying device comprising a triangular-shaped pulse generator connected in series, a summing element with two inputs, a voltage comparison element with two outputs and a register of a multiplication factor code with a converter, code-voltage, the output of which is connected to one of inputs of the voltage comparison element, has a complex restructuring as the frequency multiplication factor changes. In the proposed device, simplifying the adjustment of the device by changing the frequency multiplication factor is achieved by including an additional reversible counter with control inputs and a logic unit connected in series with the input of the converter code-voltage and the output of the multiplication factor code register. the inputs of the reversible counter are connected to two outputs of the reference element and two inputs of the summing element. FIG. 1 shows the block s.kem of the proposed device; in fig. 2 - stress graphs. The device consists of a driver / triangle pulses from input signals and a level quantization scheme, which includes a serially connected register 2 of the multiplication factor code, a logic circuit (logic unit) 3, a reversible counter 4, a 5 "code-voltage converter, circuit 6 compare. The output of the driver / is connected to the second input of the comparison circuit 6, and both outputs of this circuit 6 are connected to the inputs of the reversible counter 4 and to the inputs of the circuit 7 of the assembly (summing element). The input frequency pulses (I) are fed to the driver /, which forms a triangular voltage from the input signals, which is compared using a comparison circuit 6 with the output voltage of the converter 5 "code - voltage controlled from a reversible counter 4, the conversion factor of which is determined The code of the frequency multiplier recorded in register 2 is set by logic circuit 3. The maximum voltage at the output of the converter 5 "code - voltage must be equal to the amplitude of the delta voltage at the output of the shaper

Графики напр жений на выходах преобразовател  5 и формировател  / показаны на фиг. 2,а; на выходе устройства - на фиг. 2,6, где иф - напр жение на выходе преобразовател  1; и - напр жение на выходе преобразовател  5 «код - напр жение ; Оо - амплитуда треугольного напр жени .The voltage plots at the outputs of the converter 5 and the driver / are shown in FIG. 2, a; at the output of the device, in FIG. 2.6, where if is the voltage at the output of converter 1; and - the output voltage of the converter 5 "code - voltage; Oo is the amplitude of the triangular voltage.

Первую половину периода роверсивный счетчик 4 работает в режиме суммировани . При иф 1 импульс с выхода схемы 2 сравнени  увеличивает число записанное в счетчике 4, на единицу. Новое состо ние счетчика 4 сохран етс  до тех пор, пока снова Vф не сравн етс  с f/л, и состо ние счетчика 4 снова увеличитс  на единицу и т. д., пока напр жение на выходе преобразовател  5 «код - напр жение не сравн етс  с амплитудой треугольного напр жени  t/o- При по вл етс  сигнал на другом выходе схемы 6 сравнени , который поступает на вычитающий вход реверсивного счетчика 4 и уменьшает число, записанное в нем, на единицу.For the first half of the period, the rovering counter 4 operates in the summation mode. If IF 1, the pulse from the output of the comparison circuit 2 increases the number recorded in the counter 4 by one. The new state of counter 4 is maintained until Vf is again equal to f / l, and the state of counter 4 is again increased by one, etc., while the voltage at the output of the converter 5 "code - voltage is not compared with the amplitude of the triangular voltage t / o. When a signal appears at the other output of the comparison circuit 6, which is fed to the subtracting input of the reversible counter 4 and decreases the number written in it by one.

Таким образом, первую половину периода реверсивный счетчик 4 работает в режиме суммировани  импульсов, вторую - в режимеThus, the first half of the period reversible counter 4 operates in the pulse summing mode, the second in the mode

вычитани . Импульсы с обоих выходов схемы. 6 сравнени  суммируютс  схемой 7 сборки.subtraction. Pulses from both circuit outputs. 6 comparisons are summarized by assembly circuit 7.

Предмет изобретени Subject invention

Устройство умножени  частоты, содержащее последовательно соединенные формирователь импульсов напр жени  треугольной фор.мы, суммирующий элемент с двум  входами , элемент сравнени  напр жени  с двум  выходами и включенные последовательно регистр кода коэффициента умножени  с преобразователем «код-напр жение, выход которого соединен с одним из входов элемента сравнени  напр жени , отличающеес  тем, что, с целЬю упрощени  перестройки устройства при изменении коэффициента умножени  частоты, ко входу преобразовател  «код-напр жение и выходу регистра кода коэффициента умножени  включены дополнительно реверсивный счетчик с управл ющими входами и логический блок, которые соединены между собой последовательно, приче.м управл ющие входы реверсивного счетчика соединены с двум  выходами элемента сравнени  и двум  входами суммирующего элемента.A frequency multiplying device containing a triangular waveform voltage pulse generator connected in series, a summing element with two inputs, a voltage comparison element with two outputs, and a serially connected multiplication factor code register with a code-voltage converter, the output of which is connected to one of the inputs of the voltage comparison element, characterized in that, in order to simplify the adjustment of the device when the frequency multiplication factor changes, to the input of the code-voltage converter and the output of the multiplication coefficient code register includes an additional reversible counter with control inputs and a logic unit, which are interconnected in series, with the control inputs of the reversing counter connected to the two outputs of the comparison element and the two inputs of the summing element.

Фиг fFig f

LJLJ...JULJLLJLJ ... JULJL

SU1684826A 1971-07-21 1971-07-21 ALL-UNION SU370701A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1684826A SU370701A1 (en) 1971-07-21 1971-07-21 ALL-UNION

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1684826A SU370701A1 (en) 1971-07-21 1971-07-21 ALL-UNION

Publications (1)

Publication Number Publication Date
SU370701A1 true SU370701A1 (en) 1973-02-15

Family

ID=20484027

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1684826A SU370701A1 (en) 1971-07-21 1971-07-21 ALL-UNION

Country Status (1)

Country Link
SU (1) SU370701A1 (en)

Similar Documents

Publication Publication Date Title
SU552013A3 (en) Device for blood flow measurement by thermodilution method
US4051434A (en) Digital frequency measuring circuitry
SU370701A1 (en) ALL-UNION
SU451989A1 (en) Digital function generator
SU605314A1 (en) Analogue-digital converter
SU928354A1 (en) Frequency multiplier
SU1088113A1 (en) Phase-shift-to-time interval converter
SU1298831A1 (en) Pulse repetition frequency multiplier
SU792174A1 (en) Apparatus for analysis of electric signal shape
SU362456A1 (en) ALL-UNION
SU911709A2 (en) Device for determining moments of occurence of extremum
SU508925A1 (en) Analog-to-digital converter
SU797065A1 (en) Frequency signal-to-digital code converter
SU788377A1 (en) Voltage-to-digital code converting device
SU877619A1 (en) Analog memory
SU389624A1 (en) ANALOG-DIGITAL CONVERTER
SU363096A1 (en)
SU375566A1 (en) DIGITAL VOLTMETER
SU1018190A1 (en) Pulse recurrence frequency multiplier
SU868783A1 (en) Pulse-width multiplying device
SU1146801A1 (en) Device for digital encoding of rotational speed
SU1562932A1 (en) Device for determining variation of analog signal
SU1115048A1 (en) Frequency multiplier
SU903928A1 (en) Displacement-to-code converter
SU924842A1 (en) Delay device