SU364094A1 - DIFFERENCE-DISCRETE MODULATOR - Google Patents
DIFFERENCE-DISCRETE MODULATORInfo
- Publication number
- SU364094A1 SU364094A1 SU1648350A SU1648350A SU364094A1 SU 364094 A1 SU364094 A1 SU 364094A1 SU 1648350 A SU1648350 A SU 1648350A SU 1648350 A SU1648350 A SU 1648350A SU 364094 A1 SU364094 A1 SU 364094A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- discriminator
- frequency
- sign
- Prior art date
Links
Landscapes
- Measuring Frequencies, Analyzing Spectra (AREA)
Description
1one
Изобретение относитс к вычислительной технике и может быть использовано при построении вычислительных комплексов на базе цифровых шифрующих машин или цифровых дифференциальных анализаторов.The invention relates to computing and can be used in the construction of computer systems based on digital encryption machines or digital differential analyzers.
Известные разностно-дискретные модул торы , содержащие дискриминатор и двоичный умножитель, одни входы которого соединены с выходами разр дов реверсивного счетчика , другие входы - с выходами делител частоты, а выход подключен ко входу дискриминатора , имеют недостаточную точность работы .Known difference-discrete modulators containing a discriminator and a binary multiplier, some of the inputs of which are connected to the outputs of the bits of the reversible counter, the other inputs of the outputs of the frequency divider, and the output connected to the input of the discriminator, have insufficient accuracy of operation.
С целью повышени точности работы в предлагаемый модул тор введены коммутатор знаковых шин реверсивного счетчика и дополнительное вычитающее устройство, к одному входу которого подключена шина опорной частоты , а к другому входу - импульсный выход дискриминатора, знаковый выход которого соединен с одним входом коммутатора знаковых шип реверсивного счетчика, с другим входом которого соединен выход дополнительного вычитающего устройства, а выходы упом нутого коммутатора подключены ко входам реверсивного счетчика.In order to improve the accuracy of the proposed modulator, a switch of sign buses of a reversible counter and an additional subtractive device are introduced, to one input of which a frequency bus is connected, and to another input - a pulse output of the discriminator, the sign output of which is connected to one switch input of a sign spike of a reversible counter The output of the additional subtractive device is connected to another input, and the outputs of the said switchboard are connected to the inputs of the reversible counter.
На чертеже дана блок-схема предлагаемого разностно-дискретного модул тора.The drawing is a block diagram of the proposed differential-discrete modulator.
Разностно-дискретный модул тор состоит из дискриминатора /, в качестве которого используетс частотно-импульсное вычитающее устройство дл неравномерных частот, дополнительного вычитающего устройства 2. коммутатора 3 знаковых шин реверсивного счетчика 4, двоичного умножител 5 ц делител 6 опорной частоты.The difference-discrete modulator consists of a discriminator /, which is used as a pulse-frequency subtraction device for non-uniform frequencies, an additional subtraction device 2. switch 3 is the sign bus of the reversing counter 4, the binary multiplier 5 of the divider 6 of the reference frequency.
Ш.ина входной частоты F соединена со входом дискриминатора 1, импульсный выход которого соединен со входом вычитающего устройства 2, ко второму входу которого подключена шина опорной частоты Г„„ ,а выход которого вл етс импульсным выходом модул тора .The width of the input frequency F is connected to the input of the discriminator 1, the pulse output of which is connected to the input of the subtractive device 2, the second input of which is connected to the frequency reference bus G ", and the output of which is the pulse output of the modulator.
Выходы коммутатора 3 соединены со входами реверсивного счетчика 4, выходы триггеров которого подключены к потенциальным входам двоичного умпол ител 5, выход которого соединен со входом днскриминатора /.The outputs of the switch 3 are connected to the inputs of the reversible counter 4, the outputs of the flip-flops of which are connected to the potential inputs of the binary controller 5, the output of which is connected to the input of the dns-criminator /.
Предлагаемый модул тор работает следующим образом.The proposed modulator works as follows.
Дискриминатор / осуществл ет сравнение входной частоты F. со ступенчато измен юр щейс частотой обратной св зи foe .The discriminator / compares the input frequency F. with a stepwise change in the frequency of the feedback foe.
Выходной сигнал дискриминатора fд.- FOC поступает на вход вычитающего устройства 2, вл ющегос пороговым элементом. Вычитающее устройство 2 выдает выходные имрThe output signal of the discriminator f.d.- FOC is fed to the input of the subtractor 2, which is the threshold element. Subtractive device 2 gives the output imr
пульсы до тех пор, пока F,, тоpulses until f ,, then
есть импульсы снимаютс только с положительного выхода. Выходные импульсы представл ют собой модуль приращени и поступают на выход устройства. Знак приращени поступает на выход устройства с дискриминатора / и представл ет собой знак результата сравнени F - FoeКаждый выходной импульс вычитающего устройства 2, поступа через коммутатор 3 на вход реверсивного счетчика 4, измен ет его содержимое на единицу, измен тем самым частоту обратной св зи Fac на величинуthere are pulses taken only from the positive output. The output pulses are an increment module and are output to the device. The increment sign arrives at the device output from the discriminator / and is the sign of the comparison result F - Foe Each output pulse of the subtractor 2, fed through the switch 3 to the input of the reversing counter 4, changes its content by one, thereby changing the feedback frequency Fac by value
С течением времени изменение хода реверсивного счетчика 4 и частоты обратной св зиOver time, the change in the stroke of the reversing counter 4 and the frequency of the feedback
FOFo
/ особеспечивает условие F. - .Foc /on 9(1/ especially provides the condition F. - .Foc / on 9 (1
При этом количество выходных импульсов k сигнала t будет соответствовать приращениюThe number of output pulses k of the signal t will correspond to the increment
ДР2DR2
др -ь-Jlik - др аГд...fcdr-jlik - dr аГд ... fc
ДГ on-TODG on-TO
В установивщемс режиме F.-foc -oii вычитающее устройство 2 не выдает выходных импульсов , что соответствует отсутствию приращени во входном сигнале.In the steady-state mode F.-foc -oii, the subtractor 2 does not produce output pulses, which corresponds to the absence of an increment in the input signal.
Предмет изобретени Subject invention
Разиостно-дискретиый модул тор, содержащий дискриминатор и двоичный умножитель , одни входы которого соединены с выходами разр дов реверсивного счетчика, другие входы - с выходами делител частоты, а выход подключен ко входу дискриминатора, отличающийс тем, что, с целью повыщени точности работы, .в него введены коммутаторA razrynost-discrete modulator containing a discriminator and a binary multiplier, one input of which is connected to the outputs of the bits of the reversible counter, the other inputs to the outputs of the frequency divider, and the output connected to the input of the discriminator, characterized in that, in order to increase the accuracy of operation,. a switch is entered into it
знаковых щин реверсивного счетчика и дополнительное вычитающее устройство, к одному входу которого подключена щина опорной частоты , а к другому входу - импульсный выход дискриминатора, знаковый выход которого соединен с одним входам «ом.мутатора знаковых шин реверсивного счетчика, с другим входом кото,рого соединен выход дополнительного вычитающего устройства, а выходы упом нутого коммутатора подключены ко входам реверсивного счетчика.reversible counter sign spins and an additional subtracting device, to one input of which a reference frequency is connected, and to another input - a discriminator pulse output, the sign output of which is connected to one input of an om. switch on an iconic tire of a reversible counter, with another input connected to it the output of the additional detracting device, and the outputs of the said switch are connected to the inputs of the reversing counter.
1one
Sign &Ц)Sign & C)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1648350A SU364094A1 (en) | 1971-04-26 | 1971-04-26 | DIFFERENCE-DISCRETE MODULATOR |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1648350A SU364094A1 (en) | 1971-04-26 | 1971-04-26 | DIFFERENCE-DISCRETE MODULATOR |
Publications (1)
Publication Number | Publication Date |
---|---|
SU364094A1 true SU364094A1 (en) | 1972-12-25 |
Family
ID=20472876
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1648350A SU364094A1 (en) | 1971-04-26 | 1971-04-26 | DIFFERENCE-DISCRETE MODULATOR |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU364094A1 (en) |
-
1971
- 1971-04-26 SU SU1648350A patent/SU364094A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3829785A (en) | Circuit arrangement for digital frequency measurement | |
GB1059213A (en) | Computing device | |
SU364094A1 (en) | DIFFERENCE-DISCRETE MODULATOR | |
GB1370981A (en) | Digital electric calculator | |
US3557348A (en) | Digital arithmetic system for computation of square roots and squares employing a rate multiplier | |
US3590231A (en) | Digital signal generator using digital differential analyzer techniques | |
US3456099A (en) | Pulse width multiplier or divider | |
GB991765A (en) | Incremental integrator and differential analyser | |
GB1083838A (en) | Apparatus for combining arithmetically two numbers | |
SU432498A1 (en) | FREQUENCY-PULSE MULTIPLE-PERFORMANCE DEVICE | |
SU544963A1 (en) | Device for forming a sign of the result of a bitwise addition | |
SU758473A1 (en) | Frequency multiplier | |
SU590735A1 (en) | Multiplication arrangement | |
SU416694A1 (en) | ||
SU558275A1 (en) | Minimization device for logic functions | |
SU468252A1 (en) | A frequency-digital device for determining variance and expectation | |
SU660231A1 (en) | Converter of the ratio of two frequencies into code | |
SU367540A1 (en) | DIGITAL FUNCTIONAL TRANSFORMER OF A SERIAL TYPE | |
SU802955A1 (en) | Information collecting and processing device | |
SU617747A1 (en) | Digital follow-up phase meter | |
SU1108441A1 (en) | Digital function generator | |
SU386403A1 (en) | ALL-UNION | |
SU962971A1 (en) | Function generator | |
SU542992A1 (en) | Logarithmic binary number converter | |
SU385275A1 (en) | DEVICE FOR FORMING CONSTANTS IN DIGITAL COMPUTER MACHINES |