SU308517A1 - Реверсивный распределитель импульсов - Google Patents
Реверсивный распределитель импульсовInfo
- Publication number
- SU308517A1 SU308517A1 SU1406397A SU1406397A SU308517A1 SU 308517 A1 SU308517 A1 SU 308517A1 SU 1406397 A SU1406397 A SU 1406397A SU 1406397 A SU1406397 A SU 1406397A SU 308517 A1 SU308517 A1 SU 308517A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- cell
- switch
- distributor
- signal
- cells
- Prior art date
Links
- 230000002441 reversible Effects 0.000 title description 4
- 238000009434 installation Methods 0.000 description 3
- 230000003111 delayed Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 230000000875 corresponding Effects 0.000 description 1
- 229910000529 magnetic ferrite Inorganic materials 0.000 description 1
- 230000000171 quenching Effects 0.000 description 1
- 238000010791 quenching Methods 0.000 description 1
- 230000003068 static Effects 0.000 description 1
- 230000001629 suppression Effects 0.000 description 1
- 229910000859 α-Fe Inorganic materials 0.000 description 1
Description
Предлагаемый реверсивный распределитель импульсов может быть использован в различных устройствах автоматики и вычислительной техники.
Известны реверсивные распределители имнульсов , построенные на феррит-диодных или феррит-транзисторных элементах. В таких распределител х выход каждого элемента соединен со входом предшествующего и последующего элемента через переключатель, который подключает одновременно только входные обмотки предшествующих или последующих элементов. При этом кажда из входных обмоток подключена к переключателю через разв зывающий диод.
Таким образом на каждый элемент приходитс два разв зывающих диода. При большом количестве элементов наличие разв зывающих диодов существенно сказываетс на надежности и стоимости устройства в целом.
Дл упрощени , повышени надежности работы и удешевлени реверсивного распределител импульсов с большим количеством элементов в предлагаемом реверсивном распределителе импульсов считывающие входы чеек распределител разбиты на четыре группы, на которые поданы различные тактовые сигналы, а цепи питани чеек распределител включают и выключают соответствующрми тактовыми сигналами.
Дл изменени направлени продвижени сигнала по распределителю в устройство введена схема переключени тактовых сигналов. Такое выполнение схемы реверсивного распределител позволило исключить применение в схеме разв зывающих диодов.
На фиг. 1 приведена блок-схема реверсивного распределител ; на фиг. 2 - временна диаграмма работы распределител в пр мом
и обратном направлении продвижени импульса .
Индексами Яь 2 Яп обозначены чейки распределител , построенные на основе импульсных магнитных элементов, например
феррит-транзисторных модул х. Цифра, сто ща после буквы Я, обозначает номер чейки, начина со входа распределител .
Цифрой 1 обозначен сигнал записи информации в чейке, цифрой О - считывание информации с чеек. Индексами i, t2, t, t - обозначены тактовые сигналы; цифры, сто щие после буквы t, указывают на очередность по влени тактовых сигналов во времени. Заштрихованными област ми обозначены
подготовленные состо ни чеек (состо ние «/), а полностью закращенными област ми - сигнал срабатывани (см. фиг. 2). шины 2. Входна шина 3 распределител подсоединена к подготавливаюш,им входам чеек Я и Я1. Тактовые сигналы поданы на считывающие входы чеек распределител следующим образом: /i - на чейки с номерами 4/с-|-1; 4 - на чейки с номерами 4к+2; /3 - на чейки с номерами 4«;-4-4; - на чейки с номерами 4«;-f-3; («: 0, 1, 2, ...и т. д.). Питание всех чеек, кроме чейки Я, осуще- ю ствл етс пошине4от коммутатора 5 питани чеек распределител , выполненного например , на статическом триггере со счетным входом . К счетному входу коммутатора питани чеек рапределител подсоединены через схе- is му задержки 6 тактовые шины /2 и t, а также выход 7 переключател 5 тактовых импульсов .- На установочный вход 9 коммутатора подан выход чейки Я. По сигналу, пришедшему на установочный вход коммутатора 20 от чейки Я, коммутатор выключает цепь питани чеек распределител . На считывающий вход чейки Я подан тактовый сигнал /4, предшествующий тактовому сигналу /1, который считывает входную чей-25 ку распределител Я. На вход переключател тактовых импульсов поданы через схему задержки W тактовые шины 1 и 3- По шине 11 на переключатель тактовых импульсов поступает команда, поЗО которой на выход 7 переключател проходит только сигнал в такте /з. По команде, поступающей на шину 12, на выход переключател проходит только сигнал в такте ti. Врем задержки тактовых импульсов рав-35 но или несколько больще времени, необходимого дл срабатывани чеек, переключател тактовых импульсов и коммутатора. Задержка на переключение коммутатора и переключател может осуществл тьс , например, при40 помощи вспомогательных тактовых сигналов в промежутке между ti, 4; 4; 4. Считаем, что при поступлении сигнала на подготавливающий вход чейки она будет находитьс в состо нии 1, а при поступлении сиг-45 нала на считывающий вход чейка будет находитьс в состо нии «О. В исходном положении все чейки распределител наход тс в состо нии «О. Переключатель тактовых импульсов может находитьс в двух положени х50 дл продвижени импульса по распределителю в направлени х: а - от чейки Яг к чейке Яп - на выход переключател проходит только сигнал в такте 4; б - от чейки Яп к чейке Яа - на выход переключател прохо-55 дит только сигнал в такте ti. Рассмотрим работу распределител импульсов в режиме продвижени импульса от чейки Я1 к чейке ЯпПри поступлении сигнала по шине 5 на60 вход распределител чейки Я и Я1 перевод тс в состо ние «I. Входной сигнал поступает в любом такте, кроме такта, в котором считываютс чейки Я и Я1 (в данном случае кроме тактов ti и t). Одновременно с при-65 ходом входного сигнала или ранее на переключатель 8 тактовых сигналов по шине//поступает команда, по которой на выходе 7 по вл ютс импульсы в такте з- По сигналу /4 считываетс чейка Я, и выходной сигнал поступает на установочный вход коммутатора; при этом коммутатор отключит питание чеек распределител . Затем задержанный сигнал 4, приход щий на счетный вход коммутатора со схемы задержки 6, переключит коммутатор , и тот подаст напр жение питани на чейки распределител . В момент поступлени тактового сигнала t считываетс чейка Яь на выходе которой по вл етс импульс, поступающий на выход 2 и на подготовительный вход чейки Яч, перевод ее в состо ние «I. Тактовым сигналом tz считываетс чейка Яг, выдава импульс на выход и перевод в состо ние «I чейки Я и Яз. С задержкой по отношению к сигналу / выключаетс коммутатор питани чеек распределител , а затем задержанным тактовым сигналом и снова включаетс . Сигнал t считывает чейку Яз, импульс на выходе которой поступает на выход и переводит чейки Яа и Я4 в состо ние «I. Импульс t с задержкой по времени выключает коммутатор питани чеек распределител , При поступлении сигнала ti на считывающий вход чейки Яг происходит гашение информации в чейке Я: без выдачи сигнала на выход, так как цепь питани чеек разорвана . Аналогично гаситс информаци и в чейке Я2 при поступлении на ее считывающий вход сигнала tz, сигнал tz с задержкой по времени включает коммутатор питани чеек. По сигналу происходит считывание информации с чейки Я4, импульс с выхода которой поступает и переводит в состо ние «I чейкм Яз и Яб (на фиг. 1 чейку Яь замен ет чейка Яп-з). Затем с задержкой по времени выключаетс коммутатор питани чеек распределител . В такте t осуществл етс гашение информации в чейке Яз- В дальнейщем работа схемы происходит аналогично. Таким образом, импульс на выходе 2 распределител возникает сначала на выходе чейки Яь затем на выходе Я2, Яз и т. д. Дл продвижени импульса по распределителю в обратную сторону подаетс команда на вход 12 переключател 8 тактовых сигналов . При этом на выходе 7 сигнал з замен етс на сигнал ti. Рассмотрим работу схемы в этом режиме, например после момента считывани информации с чейки Я4 в такте t. При этом чейки Яз и ЯБ (Яп-з) были переведены в состо ние одновременно поступила команда в переключатель 8 на переключение такта ts на такт ti. Так как сигнал /з при этом на выход переключател не проходит, коммутатор в третьем такте не выключаетс . В такто U произойдет считывание информации с чейки Яз (а не гашение, как это происходило в ранее описанном режиме) с выдачей импульса тока на выход. При этом чейки Я
И Я4 перевод тс в состо ние «I, сигнал /4 с задержкой осуществл ет выключение коммутатора - цепь питани чеек выключена. По сигналу ti осуществл етс гашение информации в чейке ЯБ (Ятг-з), а затем с задержкой включаетс коммутатор.
В такте tz производитс считывание информации с чейки Я2 с выдачей импульса на выход . При этом чейки Я и Яз перевод тс в состо ние «I, по истечении задержки коммутатор выключит питание чеек распределител . По сигналам и t осуществл етс гащение информации в чейках Я и Яз соответственно , затем включаетс коммутатор. Сигналом ti производитс считывание информации с чейки Я с выдачей импульса тока на выход; чейка Я2 переводитс в состо ние «I, коммутатор выключаетс . По сигналу /2 гаситс информаци в чейке Я2. Схема реверсивного распределител импульсов находитс в исходном состо нии.
Входной сигнал в распределитель может подаватьс на конечную чейку Яп, при этом необходимо ввести в схему добавочную установочную чейку, аналогичную чейке Я на фиг. i. На считывающий вход добавочной установочной чейки необходимо подать тактовый сигнал, предшествующий тактовому сигналу , которым считываетс чейка Яп- Работа реверсивного распределител импульсов в этом случае аналогична вышеописанной.
Предмет изобретени
Реверсивный распределитель импульсов, содержащий последовательно включенные импульсные чейки пам ти, выход каждой из
которых подключен ко входу предыдущей и последующей чеек, коммутатор и переключатель тактовых импульсов, отличающийс тем, что, с целью упрощени схемы и повышени надежности работы, считывающие входы чеек разбиты на четыре группы, подключенные к различным тактовым шинам, причем все чейки соединены с коммутатором, входы которого подключены к тактовым шинам и выходу переключател тактовых импульсов.
Publications (1)
Publication Number | Publication Date |
---|---|
SU308517A1 true SU308517A1 (ru) |
Family
ID=
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU308517A1 (ru) | Реверсивный распределитель импульсов | |
GB1071692A (en) | Digital signal processing system | |
SU752489A1 (ru) | Регистр сдвига | |
SU1280422A1 (ru) | Устройство дл телеуправлени | |
SU1193639A1 (ru) | Релейный распределитель импульсов дл управлени объектом | |
SU1150762A1 (ru) | Пересчетное устройство | |
SU1265971A1 (ru) | Устройство дл формировани пачек импульсов | |
SU306570A1 (ru) | Делитель частоты | |
SU364110A1 (ru) | Релейный реверсивный двоичный счетчик | |
SU961124A1 (ru) | Устройство дл синхронизации сигнала электромеханического переключател | |
SU1539978A1 (ru) | Устройство дл временного разделени импульсных сигналов | |
SU627595A1 (ru) | Счетчик импульсов | |
SU656209A1 (ru) | Реверсивный распределитель импульсов | |
SU942107A1 (ru) | Реверсивный распределитель импульсов | |
SU1112570A1 (ru) | Реверсивное счетное устройство | |
SU1418793A1 (ru) | Устройство дл приема и передачи сигналов контрол от датчиков | |
SU951717A1 (ru) | Разр д счетчика импульсов | |
SU919093A1 (ru) | Реверсивный счетчик импульсов | |
SU1695317A1 (ru) | Резервируема вычислительна система | |
SU1238079A1 (ru) | Устройство дл контрол распределител импульсов | |
SU1283769A1 (ru) | Устройство дл контрол логических блоков | |
SU809384A1 (ru) | Ячейка пам ти дл регистраСдВигА | |
SU1051715A1 (ru) | Импульсный ключ с запоминанием сигнала управлени | |
SU379054A1 (ru) | КОМЛгУТИРУЮЩЕЕ УСТРОЙСТВОtJViU»I _^7»».^«^-- | |
SU1029414A1 (ru) | Счетчик импульсов |