SU218531A1 - POSSIBLE AND DELIVERY DEVICE - Google Patents

POSSIBLE AND DELIVERY DEVICE

Info

Publication number
SU218531A1
SU218531A1 SU1109026A SU1109026A SU218531A1 SU 218531 A1 SU218531 A1 SU 218531A1 SU 1109026 A SU1109026 A SU 1109026A SU 1109026 A SU1109026 A SU 1109026A SU 218531 A1 SU218531 A1 SU 218531A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
frequency
pulse
outputs
input
Prior art date
Application number
SU1109026A
Other languages
Russian (ru)
Original Assignee
Ю. Я. Скачков , А. М. Щербаченко Институт автоматики , электрометрии СССР
Publication of SU218531A1 publication Critical patent/SU218531A1/en

Links

Description

Известные миожительно-делительные устройства частотно-импульсных сигналов обладают сложной схемой управлени , необходимой дл  отработки скачкообразных изменений входной частоты за период меньшей из умножаемых частот.Known flash-dividing devices of pulse-frequency signals possess a complex control circuit necessary for practicing abrupt changes in the input frequency over a period of the smaller of multiplied frequencies.

Предложенное множительно-делительное устройство отличаетс  тем, что с целью упрощени  1зходы двоичных счетчиков импульсов через вентили соединены с одним входным зажимо.м устройства и с выходом управл ющего триггера. Счетный вход последнего подсоединен tKO второму входному зажиму устройства , выходы управл ющего триггера подсоединены также « одному из входов двух групп схем «И, выходы которых соединены со входами схем «ПЛИ, выходы которых в свою очередь соединены с единичными входами триггеров делител  частоты, и через формирователи импульсав - со входами установки триггеров-счетчиков в «единичное состо ние . Вход делител  частоты соединен с источником опорной частоты, а выход его - с выходом устройства и со вторыми входами схем «И, третьи входы которых соединены с выходами триггеров двоичных счетчиков.The proposed multiplier-separating device is distinguished by the fact that, in order to simplify 1, the outputs of binary pulse counters are connected through gates to one input terminal of the device and to the output of the control trigger. The counting input of the latter is connected tKO to the second input terminal of the device, the outputs of the control trigger are also connected to "one of the inputs of two groups of circuits" AND whose outputs are connected to the inputs of circuits "PLI, whose outputs are in turn connected to the single inputs of the frequency splitter triggers, and through impulse formers - with the inputs of the installation of trigger-meters in the "single state. The input of the frequency divider is connected to the reference frequency source, and its output is connected to the output of the device and to the second inputs of the AND circuits, the third inputs of which are connected to the outputs of the trigger of binary counters.

На чертеже приведена блок-схема множительно-лТ ,ел.ительного устройства.The drawing shows the block diagram of the multiplying-LT, el. Device.

частот, состо щих из вентилей 4, 5, формирователей 6, 7 импульсов и счетчиков 8, 9 импульсов . На счетный вход управл ющего триггера поступает одна из частот. Выходы триггера св заны с вентил ми 4, 5 (через которые втора  частота поступает на счетный вход счетчиков 8, 9 импульсов) и через фор: пгрователи 6, 7 импульсов - с шинами установки триггеров счетч.иков ид пульсов в «единичное состо ние. «Единичные входы триггеров делител  частоты 10 соединены с «единичными выходами триггеров счетчиков 8, 9 импульсов через поразр дные схе.мы «ИЛИ 11 и две груипы импульсно-потенциальных схем совпадени  12, 13, входы которых соединены с выходом делител  частоты и с противоположными выходами управл ющего триггера. Поразр дные схемы «ПЛИ П и иМПульсно-потенциальные схемы совпадени frequencies consisting of valves 4, 5, formers 6, 7 pulses and counters 8, 9 pulses. One of the frequencies enters the counting input of the control trigger. The trigger outputs are connected to the valves 4, 5 (through which the second frequency arrives at the counting input of counters 8, 9 pulses) and through the form: drivers 6, 7 pulses - with the installation buses of the counter pulse counters to the “single state”. The “single inputs of the triggers of frequency divider 10 are connected to the“ single outputs of the triggers of counters 8, 9 pulses through bit patterns. ”OR 11 and two groups of potential-potential coincidence circuits 12, 13, whose inputs are connected to the output of a frequency divider and opposite outputs control trigger. The “PLI P and PULP Potential Coincident Circuit Diagrams

12, 13 объединены в блок передачи кодов 14.12, 13 are combined in the transmission unit codes 14.

В исходном состо нии триггеры счетчиков 8, 9 импульсов установлены в «нулевое состо ние , а триггеры делител  частоты и управЛЯЮЩ .ИЙ триггер - в «единичное состо ние. «Единичный выход управл ющего триггера подключен к вентилю и к .выходам формировател  6 и схемы совпадени  13, а «нулевой - к вентилю 5 и к входам фор.мироваПервый импульс, приход щий на счетный вход триггера I, перебрасывает его в HOiBoe состо ние, лри этом на вентиль 4 и схему совпадени  13 поступает разрешающий потенциал , а триггеры счетчика 8 устанавливаютс  в «единичное состо ние имлульсом, поступающим с выхода формировател  6 импульсов.In the initial state, the triggers of the counters 8, 9 pulses are set to the "zero state, and the triggers of the frequency divider and the control trigger are set to" the single state. "The single output of the control trigger is connected to the valve and to the outputs of the former 6 and the coincidence circuit 13, and the zero output to the valve 5 and to the inputs of the global input. The first pulse arriving at the counting input of the trigger I transfers it to the HOiBoe state, In this case, the potential of the gate 4 and the coincidence circuit 13 is applied, and the triggers of the counter 8 are set to "one state by the pulse coming from the output of the driver 6 pulses.

С этого времени начинаетс  измерение первого периода входного сигнала. На выходе устройства до прихода второго импульса будет импульсна  последовательность с опорной частотой, равной Р$, так как код числа, хран щегос  в счетчике 9 н переписываем ого с помощью схемы совпадени  13 и схемы «ИЛИ 11, равен 2 - 1 (п - количество триггеров в счетчиках 8, 9). К моменту прихода второго импульса в счетчике 8 зафиксируетс  код отношени  N двух частотFrom this time, the measurement of the first period of the input signal begins. At the output of the device, before the arrival of the second pulse, there will be a pulse sequence with a reference frequency equal to P $, since the code of the number stored in the counter 9n is rewritten using the matching scheme 13 and the scheme OR 11 is 2-1 (n is the number triggers in counters 8, 9). By the time of arrival of the second pulse, the code N of two frequencies will be fixed in the counter 8

PI PI

1,one,

где FZ - частота импульсов, поступающих на вход измерителей 2, 3 отно шений;where FZ is the frequency of the pulses fed to the input of the meters 2, 3 ratios;

/i - частота импульсов, поступающих на вход управл ющего триггера I./ i is the frequency of the pulses arriving at the input of control trigger I.

С приходом второго импульса производитс  установка триггеров счетчика 9 в «единичное состо ние, а на вентиль 5 и схемы совпадени  12 поступает разрешающий потенциал. Теперь в триггер решающего делител  частоты с помощью схем совпадени  12 ,и схемы «ИЛИ 11 вводитс  код 2 -1-N. В этом случае коэффициент делени  решающего делител With the arrival of the second pulse, the triggers of the counter 9 are set to the "one state," and a gate potential and a matching circuit 12 are fed to the gate 5. Now, the trigger of the decider frequency divider using match schemes 12, and the "OR 11" code 2-1-N is entered. In this case, the division factor of the decisive divider

частоты становитс  равным отношению частоты FI и РЧ.the frequency becomes equal to the frequency ratio FI and RF.

Иа выходе устройства будет импульсна  последовательностьThe output of the device will be a pulse sequence.

3 Л 3 L

Иредмет изобретени Iredmet invention

Множительно-делительное устройство частотно-импульсных сигналов, содержащее двоичные счетчики, делитель частоты, управл ющий триггер, формирователи импульсов, схемы «И и «ИЛИ, отличающеес  тем, что, сA multiplying-dividing device for pulse frequency signals containing binary counters, a frequency divider, a control trigger, pulse drivers, and / and OR circuits, characterized in that

целью упрощени  устройства, входы двоичных счетчиков импульсов через вентилл соединены с одним входным зажимом устройства и с выходо1М управл ющего триггера, счетный вход которого подсоединен .ко второму :входномуIn order to simplify the device, the inputs of binary pulse counters are connected through a fan to one input terminal of the device and to the output of the control trigger, the counting input of which is connected to the second: input

зажиму устройства, выходы управл ющего триггера подсоединены также к одному из входов двух групп схем «И, выходы которых соединены со входами схем «ИЛИ, выходы которых в свою очередь соединены с единичными входами триггеров дел-ител  частоты, и через формирователи импульсов - со входами установки триггеров-счетчиков в «единичное состо ние, вход делител  частоты соединен с источником опорной частоты, а выходthe device's terminal, the outputs of the control trigger are also connected to one of the inputs of two groups of “AND circuits, whose outputs are connected to the inputs of OR circuits, the outputs of which are in turn connected to the single inputs of the del-IT frequency flip-flops, and through pulse shapers — to the inputs setting the trigger-meters to “single state, the input of the frequency divider is connected to the reference frequency source, and the output

его - с выходом устройства и со вторыми входами схем «Pi, третьи входы которых соединены с выходами триггеров двоичных счетчиков .it - with the output of the device and with the second inputs of the circuits “Pi, the third inputs of which are connected to the outputs of the trigger of binary counters.

SU1109026A POSSIBLE AND DELIVERY DEVICE SU218531A1 (en)

Publications (1)

Publication Number Publication Date
SU218531A1 true SU218531A1 (en)

Family

ID=

Similar Documents

Publication Publication Date Title
SU218531A1 (en) POSSIBLE AND DELIVERY DEVICE
US3970995A (en) Slaving calculator chips
SU206892A1 (en) DEVICE FOR THE FORMATION OF IMPULSES WHICH ARE DURING A PROPORTIONAL SPECIFIED
SU257547A1 (en) DEVICE FOR DIMENSION MEASUREMENT OF NONRAYODES- TWO ELECTRICAL SIGNALS
SU508937A1 (en) The recalculation device with the correction of the result of the account
SU1015491A1 (en) Signal delay device
SU466522A1 (en) Graphic reading device
SU400991A1 (en) DEVICE FOR CONVERSION
SU371830A1 (en) Device for setting the program of ratios of selected components
SU343261A1 (en) PROGRAM DISTRIBUTOR OF PULSES
SU809146A1 (en) Interfacing device
SU1275314A2 (en) Digital frequency meter
SU163809A1 (en) DEVICE FOR THE FORMATION OF A VALVE STROBYPULSE
SU236537A1 (en) DEVICE FOR CONVERSING PULSE REVERSE COUNTER
SU312375A1 (en) AMPLIFIER TIME IMPULSE SIGNALS
SU530460A1 (en) Half count ring
SU327514A1 (en) ALL-UNION .- ^ PATENT • <r ^ • "Rtasch? PD?! BI5L ^ OT2KA
SU370736A1 (en) DEVICE FOR IMITATION OF DISTORTIONS OF TELEGRAPHIC SEARCHES
SU311275A1 (en) JET TEMPORARY DISCRIMINATOR
SU319937A1 (en) DEVICE FOR COMPARING DECIMAL PHASE-PULSE CODES
SU652564A1 (en) Arrangement for statistic checking of logic units
SU256363A1 (en) DEVICE FOR COMPARING THE FOLLOWING EACH OTHER NUMBERS
SU427339A1 (en) DEVICE FOR MULTIPLICATION OF THE SEQUENCE OF PULSES PROSTIC COEFFICIENTS
SU411648A1 (en)
SU292153A1 (en) PULSE DISTRIBUTOR