SU217044A1 - TEMPORARY INTERVAL CONVERTER TO DIGITAL WAY - Google Patents
TEMPORARY INTERVAL CONVERTER TO DIGITAL WAYInfo
- Publication number
- SU217044A1 SU217044A1 SU1126544A SU1126544A SU217044A1 SU 217044 A1 SU217044 A1 SU 217044A1 SU 1126544 A SU1126544 A SU 1126544A SU 1126544 A SU1126544 A SU 1126544A SU 217044 A1 SU217044 A1 SU 217044A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- counter
- majority
- converter
- input
- output
- Prior art date
Links
- 230000001960 triggered Effects 0.000 description 4
- 238000006243 chemical reaction Methods 0.000 description 2
- 230000000875 corresponding Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 1
Description
Основные области применени изобретени - вычислительна техника и дерна радиоэлектроника .The main fields of application of the invention are computer technology and turf electronics.
Преобразователи временного интервала в цифровой код, содержащие ключи-преобразоЕ атели , мажоритарные элементы и счетчик, известны.Time interval to digital converters that contain key-converters, majority elements, and a counter are known.
При поступлении временного импульса на кЛюч-преббразователь на выходе последнего образуетс цуг импульсов, следующих с тактовой частотой работы мажоритарных элементов , пропорциональный длительности преобразуемого временного интервала. Этот цуг импульсов пересчитываетс .счетчиком. В итоге на счетчике фиксируетс двоичный код преобразуемого интервала с точностью до периода тактовых импульсов цуга.When a time pulse arrives at the KLUCH-transformer, at the output of the latter a train of pulses is generated, which follow with a clock frequency of the majority elements, proportional to the duration of the converted time interval. This pulse train is recalculated by a counter. As a result, the binary code of the interval to be converted is recorded on the counter up to the clock pulse period of the train.
Дл повыщени точности преОбразовател необходимо увеличивать тактовую частоту работы мажоритарных элементов, что часто технически трудно осуществить.In order to increase the accuracy of the converter, it is necessary to increase the clock frequency of the majority elements, which is often technically difficult to accomplish.
Предложенный преобразователь отличаетс от известных тем, что его вход через ключипреобразователн соединен со схемой совпадени , собирательной схемой и мажоритарным элементом, выходы которых подключены к другому мажоритарному элементу. Выходы мажоритарных элементов подсоединены соответственно: первый - через дополнительный мажоритарный элемент - ко входу второгоThe proposed converter differs from the known ones in that its input through a switch is connected to a coincidence circuit, a collecting circuit and a majority element, the outputs of which are connected to another majority element. The outputs of the majority elements are connected accordingly: the first - through an additional majority element - to the input of the second
разр да счетчика, второй - ко входу первого разр да. Ко входу дополнительного мажоритарного элемента подключен выход первого разр да счетчика. Этим достигаетс повышение точности преобразовани без изменени тактовой частоты.bit counter, the second - to the input of the first bit. The output of the first digit of the counter is connected to the input of the additional major element. This achieves an increase in conversion accuracy without changing the clock frequency.
На чертеже приведена принципиальна схема преобразовател .The drawing shows a schematic diagram of the converter.
Преобразуемый импульс 1 подаетс на ключи-преобразователи 2, 3 и 4, выходы которых подключены к собирательной схеме 5, схеме совпадени 6 и мажоритарному элементу 7, выходы которых, в свою очередь, подключены к мажоритарному элементу 8. Выход элемента 8 посоединен ко входу первого разр да счетчика 9, а выход элемента 7 через дополнительный мажоритарный элемент 10 подключен ко входу второго разр да счетчика //, причем ко входу мажоритарного элемента ,10Convertible pulse 1 is applied to converter keys 2, 3 and 4, the outputs of which are connected to the collecting circuit 5, the matching circuit 6 and the majority element 7, the outputs of which, in turn, are connected to the majority element 8. The output of element 8 is connected to the input of the first the discharge of the counter 9, and the output of the element 7 through the additional majority element 10 is connected to the input of the second discharge of the counter //, and to the input of the majority element, 10
подключен выход первого разр да счетчика 9. Выход мажоритарного элемента 7 подсоедннен также вместо опорного ко входу мажоритарного элемента переноса второго разр да счетчика 12.the output of the first discharge of counter 9 is connected. The output of the majority element 7 is also connected instead of the reference one to the input of the majority transfer element of the second discharge of counter 12.
Ключи-преобразователи 2, 3 и 4 св заны соответственно с фазами питани мажоритарных элементов I, II и ///.The key converters 2, 3 and 4 are associated respectively with the supply phases of the majority elements I, II and ///.
Суть работы преобразовател заключаетс в том, что в каждый такт в счетчик добавл числу сработавших ключей-преобразователей, т. е. временной интервал заполл етс как бы цугом импульсов утроенной частоты. Это достигаетс не увеличением втрое тактовой частоты , а использованием всех трех фаз питаки мажоритарных элементов, сдвинутых относительно друг друга на 120°. При этом в счетчике будет зафиксирован двоичный код преобразуемого интервала с точностью до /з периода тактовых импульсов, причем каждому импульсу в известном преобразователе соответствуют три импульса в предлагаемом устройстве.The essence of the converter operation is that in each clock cycle the number of triggered converter keys is added to the counter, i.e. the time interval is filled with a train of triple frequency pulses. This is achieved not by a threefold increase in the clock frequency, but by using all three phases of the power supplies of the majority elements shifted relative to each other by 120 °. In this case, the binary code of the interval to be converted will be fixed in the counter with an accuracy of up to / 3 the period of clock pulses, with three pulses in the proposed device corresponding to each pulse in the known converter.
Рассмотрим работу преобразовател .Consider the work of the converter.
При подаче импульса на вход в каждом такте возможны три случа :When a pulse is applied to the input, three cases are possible in each cycle:
1)срабатывает один ключ-преобразователь ,1) one key-converter works,
2)срабатывают два ключа-преобразовател ,2) two transducer keys work,
3).срабатывают все три ключа-преобразовател .3). Work all three key-converter.
Пусть сработал какой-либо один из ключейпреобразователей . При этом на его выходе по вл етс сигнал «1. Этот «единичный сигнал проходит через собирательную схему 5, но не проходит через схему совпадени 6. На выходе мажоритарного элемента 7 также будет сигнал «О (так как из трех его входов лишь на одном присутствует сигнал «1).Let one of the transducer keys work. At the same time, the signal "1." Appears at its output. This "single signal passes through the collecting circuit 5, but does not pass through the matching circuit 6. At the output of the majority element 7 there will also be a signal" O (since of its three inputs only the signal "1" is present).
Па выходе мажоритарного элемента 8 будет сигнал «1 благодар инверсной св зи с мажоритарного элемента 7. Таким образом, в счетчик добавитс один импульс.The output of the majority element 8 will be the signal "1 due to the inverse connection with the majority element 7. Thus, one pulse will be added to the counter.
Пусть сработали два из трех ключей-преобразователей , Сигнал «Ь с выходов этих ключей также пройдет через собирательную схему 5, но не пройдет через схему совпадени 6. Однако в этом случае он по витс на выходе мал оритарного элемента 7. При этом блокируетс прохождение «1 через мажоритарный элемент 8 (за счет инверсии с мажоритарного элемента 7). Таким образом, в первый разр д счетчика никакого импульса не добавитс . Зато с выхода мажоритарного элемента 7 «единичный сигнал через мал оритарный элемент 10 поступит на второй разр д счетчика (элемент 10 открыт дл его прохождени инверсией с триггера второго разр да счетчики 11),.410 равнозначно добавлению в счетчик двух импульсов.Let two of the three transducer keys be triggered. The signal L from the outputs of these keys also passes through the collecting circuit 5, but does not pass through the matching circuit 6. However, in this case it turns out to be small at the output of the primary element 7. The passage of 1 through the majority element 8 (due to the inversion from the majority element 7). Thus, no impulse is added to the first counter of the counter. On the other hand, from the output of the majority element 7, a single signal through a small source element 10 will arrive at the second discharge of the counter (element 10 is open for its passage by inversion from the second discharge trigger counters 11), 410 is equivalent to adding two pulses to the counter.
При срабатывании всех трех ключей-преобразователей сигналы «1 по в тс на выходах как мажоритарного элемента 8, так и мажоритарного элемента 7, и соответственно произойдет добавление «Ь как в первый, так и во второй разр ды, т. е. в счетчике зафиксируетс цифра «3.When all three converter keys are triggered, the signals "1 to cc at the outputs of both the major element 8 and the major element 7, and accordingly," b will be added to both the first and second bits, i.e. figure "3.
Первые два из рассмотренных случаев возможны лишь в начале либо в конце преобразуемого временного интервала.The first two of the cases considered are possible only at the beginning or at the end of the converted time interval.
При рассмотрении подразумевалось, что в исходном состо нии все разр ды счетчика наход тс в «О. Однако легко заметить, что если в счетчике уже зафиксирован какой-то код, то при срабатывании определенного числа ключей-преобразователей в данном такте к содержимому .счетчика добавитс соответствующее число импульсов.When considered, it was implied that in the initial state all the bits of the counter are in the "O. However, it is easy to notice that if some code has already been fixed in the counter, then when a certain number of transducer keys are triggered in a given clock cycle, the corresponding number of pulses will be added to the contents of the counter.
Естественно, что после преобразовани очередного временного интервала счетчик должен очиш;атьс (цепи сброса счетчика на чертеже не изображены).Naturally, after converting the next time interval, the counter should be cleared; there is no (the counter reset circuits are not shown in the drawing).
В качестве ключа-преобразовател используетс диод, включенный между двум параметронами , один из которых опорный.As a key converter, a diode is used, connected between two parametrons, one of which is a reference.
Предмет изобретени Subject invention
Преобразователь временного интервала в цифровой код, содержащий ключи-преобразователи , мажоритарные элементы и счетчик, отличающийс тем, что, с целью повышени точности преобразовани , вход устройства через ключи-преобразователи соединен со схемой совпадени , собирательной схемой и мажоритарным элементом, выходы которых подключены к другому мажоритарному элементу , причем выходы мажоритарных элементов соответственно соединены: первый - через дополнительный мажоритарный элемент со входом второго разр да счетчика, второй - со входом первого разр да счетчика, а выход первого разр да подключен ко входу дополнительного мажоритарного элемента.A time interval to a digital code converter containing key converters, majority elements and a counter, characterized in that, in order to improve the accuracy of the conversion, the device input is connected via a converter key to a coincidence circuit, a collective circuit and a majority element. to the majority element, with the outputs of the majority elements being respectively connected: the first through an additional majority element with the input of the second digit of the counter, the second from the input m first discharge counter and the output of the first discharge is connected to the input of additional majority element.
/ В/ AT
Publications (1)
Publication Number | Publication Date |
---|---|
SU217044A1 true SU217044A1 (en) |
Family
ID=
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU217044A1 (en) | TEMPORARY INTERVAL CONVERTER TO DIGITAL WAY | |
SU435518A1 (en) | A DEVICE FOR CONVERSING AN UNLIMITED SIN-BITTING BINARY CODE TO BINARY V BITTING / C-CALCULATIVE DIFFERENCE CODE | |
SU412615A1 (en) | ||
SU292182A1 (en) | DEVICE OF COUNTING OF COUNCILS OF MULTICHANNEL CONVERTER CORNER — PHASE — CODE | |
SU1270717A1 (en) | Two-channel pulse-position transducer | |
SU445144A1 (en) | Binary to time converter | |
SU1580290A1 (en) | Measuring instrument for primary conversion | |
SU126665A1 (en) | Device for converting binary code numbers to decimal | |
SU1376241A2 (en) | Apparatus for digital support of recurrent signal phase | |
SU432547A1 (en) | WALFSH-FURIER COEFFICIENT CALCULATOR | |
SU387370A1 (en) | MULTICHANNEL CORRELATOR | |
SU1243150A1 (en) | Device for transmission of discrete signals | |
SU653613A1 (en) | Multichannel pulse train adding device | |
SU432487A1 (en) | CONVERTER BINDING-DECIMAL CODE TO UNITARY CODE | |
SU141679A1 (en) | Telemetry system for objects with a predominance of the number of receiving points in relation to the number of transmitting points | |
SU437231A1 (en) | Pulse counting counter | |
SU756632A1 (en) | Binary code-to-time interval converter | |
SU220622A1 (en) | ANALOG SIZE CONVERTER IN NUMBER IMPULSES | |
SU881731A1 (en) | Binary coded decimal code coder | |
SU604149A1 (en) | Code-to-time interval converter | |
SU983640A1 (en) | Time interval to binary code converter | |
SU726671A1 (en) | Digital non-coherent discriminator of delay of pseudorandom radio signal | |
SU260961A1 (en) | DEVICE FOR THE FORMATION OF SERIES OF RECTANGULAR PULSES | |
SU255662A1 (en) | ||
SU491947A1 (en) | Dedicated adder |