SU1764062A1 - Analog signal multipliers - Google Patents

Analog signal multipliers Download PDF

Info

Publication number
SU1764062A1
SU1764062A1 SU894654802A SU4654802A SU1764062A1 SU 1764062 A1 SU1764062 A1 SU 1764062A1 SU 894654802 A SU894654802 A SU 894654802A SU 4654802 A SU4654802 A SU 4654802A SU 1764062 A1 SU1764062 A1 SU 1764062A1
Authority
SU
USSR - Soviet Union
Prior art keywords
signal
input
multiplier
output
control
Prior art date
Application number
SU894654802A
Other languages
Russian (ru)
Inventor
Дмитрий Леонидович Орлов
Original Assignee
Львовский Научно-Исследовательский Радиотехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Львовский Научно-Исследовательский Радиотехнический Институт filed Critical Львовский Научно-Исследовательский Радиотехнический Институт
Priority to SU894654802A priority Critical patent/SU1764062A1/en
Application granted granted Critical
Publication of SU1764062A1 publication Critical patent/SU1764062A1/en

Links

Landscapes

  • Amplitude Modulation (AREA)

Abstract

Использование: аналогова  вычислительна  техника. Сущность изобретени : перемножитель содержит 2 узла управлени  пол рностью сигнала-сомножител  (1, 2), 1 двуканальный синхронный широтно- импульсный модул тор (3), 1 сумматор (4) и 1 интегратор (5). 3-1-4, 3-2-4, 4-5. 2 ил. (л С -о - 4 8 XI О 4 О О юUse: analog computing technology. The essence of the invention: the multiplier contains 2 nodes for controlling the polarity of the signal multiplier (1, 2), 1 two-channel synchronous width-pulse modulator (3), 1 adder (4) and 1 integrator (5). 3-1-4, 3-2-4, 4-5. 2 Il. (l С -о - 4 8 XI О 4 О О ю

Description

Изобретение относитс  к аналоговой вычислительной технике и может быть использовано в аналоговых вычислительных устройствах высокой точности.The invention relates to analog computing and can be used in high precision analog computing devices.

Известен аналоговый перемножитель сигналов, содержащий узел управлени  пол рностью сигнала-сомножител , вход которого  вл етс  входом первого сигнала- сомножител , а выход через фильтр нижних частот соединен с выходом устройства, ге- нератор треугольного напр жени , выход которого соединен с первым входом сумматора , выход которого соединен с первым входом компаратора, второй вход которого соединен с общим проводом, а выход - с управл ющим входом узла управлени  пол рностью сигнала-сомножител , причем второй вход сумматора  вл етс  входом второго сигнала-сомножител .The analog signal multiplier is known, which contains the polarity control node of the signal multiplier, whose input is the input of the first signal multiplier, and the output through a low-pass filter is connected to the output of the device, the triangular voltage generator, the output of which is connected to the first input of the adder, the output of which is connected to the first input of the comparator, the second input of which is connected to the common wire, and the output - to the control input of the control unit for polarity of the signal-multiplier, the second input of the adder being in ohm second signal multiplier.

Наиболее близким к изобретению по технической сущности  вл етс  аналоговый перемножитель сигналов, содержащий первый асинхронный дельта-модул тор, вход которого  вл етс  входом первого сигнала- сомножител , а выход аналогового сигнала соединен с входом первого узла управлени  пол рностью сигнала, причем выход импульсного сигнала первого дельта-модул тора соединен с управл ющим входом второго узла управлени  пол рностью сиг- нала, второй асинхронный дельта-модул тор , вход которого  вл етс  входом второго сигнала-сомножител , а выход аналогового сигнала соединен с входом второго узла управлени  пол рностью сигнала, при этом выход импульсного сигнала второго дельта- модул тора соединен с управл ющим вхо- дом первого узла управлени  пол рностью сигнала, выходы первого и второго узлов управлени  пол рностью сигнала соедине- ны соответственно с первым и вторым вхо- .дами сумматора, выход которого соединен с входом интегратора, выход которого  вл етс  выходом устройства.The closest to the invention in its technical nature is an analog signal multiplier comprising a first asynchronous delta modulator, whose input is the input of the first signal multiplier, and the output of the analog signal is connected to the input of the first polar control unit of the signal The delta modulator is connected to the control input of the second signal control node, the second asynchronous delta modulator, whose input is the input of the second signal multiplier, and you One analog signal is connected to the input of the second polar control unit of the signal, while the output of the pulse signal of the second delta modulator is connected to the control input of the first polar control unit of the signal, the outputs of the first and second polar control unit of the signal are connected respectively with the first and second inputs of the adder, the output of which is connected to the input of the integrator, the output of which is the output of the device.

Недостатком известного устройства  в- л етс  наличие в выходном сигнале пара- зитной низкочастотной составл ющей от разностных комбинационных субгармоник первого и второго дельта-модул торов, котора  не может быть отделена интеграто- ром от полезного сигналатсомножител , что обусловливает снижение точности перемножени .A disadvantage of the known device is the presence in the output signal of the parasitic low-frequency component from the difference combinational subharmonics of the first and second delta modulators, which cannot be separated by the integrator from the useful signal multiplier, which causes a decrease in the multiplication accuracy.

Целью изобретени   вл етс  повышение точности перемножени  путем сниже- ни  паразитной переменной составл ющей сигнала - произведени .The aim of the invention is to improve the accuracy of multiplication by reducing the parasitic variable component of the signal - product.

Сущность изобретени  заключаетс  в исключении из спектров импульсных сигналов на выходах первого и второго каналовThe essence of the invention is to exclude from the spectra of pulse signals at the outputs of the first and second channels.

перемножител  гармоник с отличающимис  друг от друга частотами за счет синхронного управлени  каналами перемножени .a harmonic multiplier with different frequencies due to the synchronous control of the multiplication channels.

Поставленна  цель достигаетс  введением в аналоговый перемножитель сигналов двухканального синхронного импульсного модул тора, управл ющего первым и вторым каналами перемножител ,The goal is achieved by introducing into the analog multiplier the signals of a two-channel synchronous pulse modulator, which controls the first and second channels of the multiplier,

На фиг.1 представлена принципиальна  схема предлагаемого перемножител ; на фиг.2 - эпюры работы перемножител .Figure 1 is a schematic diagram of the proposed multiplier; figure 2 - plot of the multiplier.

Аналоговый перемножитель сигналов содержит первый 1 и второй 2 узлы управлени  пол рностью сигнала-сомножител , двухканальный синхронный широтно-им- пульсный модул тор 3, сумматор 4 и интегратор 5. Импульсный модул тор 3 содержит генератор треугольного напр жени  6, первый 7 и второй 8 компараторы. Узлы 1 и 2 содержат каждый операционные усилители 9 и 10 с резисторами 11 во входных цеп х и в цеп х обратной св зи и ключ 12.The analog signal multiplier contains the first 1 and second 2 polarity multipliers of the signal multiplier, a two-channel synchronous pulse-width modulator 3, an adder 4 and an integrator 5. The pulse modulator 3 contains a triangular voltage generator 6, the first 7 and the second 8 comparators. Nodes 1 and 2 contain each opamp 9 and 10 with resistors 11 in the input and feedback circuits and a switch 12.

Вход первого сигнала-сомножител  соединен с входом первого узла управлени  пол рностью сигнала 1 и с вторым входом импульсного модул тора 3. Вход второго сигнала-сомножител  соединен с входом второго узла управлени  пол рностью сигнала 2 и с первым входом импульсного модул тора 3. Первый и второй выходы импульсного модул тора 3 соединены с управл ющими входами соответственно первого 1 и второго 2 узлов управлени  пол рностью сигнала, выходы которых соединены соответственно с первым и вторым входами сумматора 4. Выход сумматора 4 соединен с входом интегратора 5. выход которого  вл етс  выходом устройства. Генератор треугольного напр жени  6 соединен с вторыми входами первого 7 и второго 8 компараторов, первые входы которых соединены соответственно с первым и вторым входами, а выходы - соответственно с первым и вторым выходами импульсного модул тора 3.The input of the first signal multiplier is connected to the input of the first polar control node of signal 1 and to the second input of the pulse modulator 3. The input of the second multiplier signal is connected to the input of the second polar control node of the signal 2 and to the first input of the pulse modulator 3. The first and The second outputs of the pulse modulator 3 are connected to the control inputs of the first 1 and second 2 control nodes of the signal, respectively, the outputs of which are connected respectively to the first and second inputs of the adder 4. The output of the adder 4 is connected An input with an integrator input 5. The output of which is the output of the device. The triangular voltage generator 6 is connected to the second inputs of the first 7 and second 8 comparators, the first inputs of which are connected to the first and second inputs respectively, and the outputs to the first and second outputs of the pulse modulator 3, respectively.

Переключатель работает следующим образом.The switch works as follows.

Первый и второй сигналы-сомножители поступают соответственно на первый и второй входы перемножител , при этом амплитуда импульсного сигнала на выходе первого узла управлени  пол рностью 1 равна амплитуде первого сигнала-сомножител , а коэффициент заполнени  импульса определ етс  вторым сигналом-coiv ножите- лем.The first and second signal factors go to the first and second multiplier inputs, the amplitude of the pulse signal at the output of the first control node polarity 1 is equal to the amplitude of the first signal multiplier, and the pulse fill factor is determined by the second coiv signal.

Аналогично амплитуда импульсного сигнала на выходе второго узла управлели  пол рностью 2 равна амплитуде второго сигнала-сомножител , а коэффициент заполнени  импульса определ етс  вторым сигналом-сомножителем посредством импульсного модул тора 3 Оба импульсных сигнала имеют одну частоту квантовани , определ емую частотой генератора треу- гольного напр жени  6, и, следовательно, линейчатые спектры с одинаковыми частотами гармоник.Similarly, the amplitude of the pulse signal at the output of the second node of the control polarity 2 is equal to the amplitude of the second signal multiplier, and the pulse filling factor is determined by the second multiplier signal by pulse modulator 3 Both pulse signals have the same quantization frequency determined by the frequency of the triangular generator 6, and, therefore, line spectra with the same harmonic frequencies.

Сигналы с выходов узлов управлени  пол рностью 1 и 2 объедин ютс  суммато- ром 4 (см. фиг.2). Интегратор 5 подавл ет высшие гармоники объединенного импульсного сигнала с выхода сумматора 4 вплоть до первой гармоники на частоте генератора 6, формиру  выходной сигнал - произведе- ние устройстваThe signals from the outputs of the control nodes polarity 1 and 2 are combined by a totalizer 4 (see Fig. 2). The integrator 5 suppresses the higher harmonics of the combined pulse signal from the output of the adder 4 up to the first harmonic at the frequency of the generator 6, and the output signal is the product of the device

Claims (1)

Формула изобретени  Аналоговый перемножитель сигналов, содержащий первый и второй узлы управле- UbxAnalogue signal multiplier comprising first and second control nodes Ubx ни  пол рностью сигнала, выходы которых соединены соответственно с первый и вторым входами сумматора, выход которого соединен с входом интегратора, выход которого  вл етс  выходом аналогового перемножител  сигналов, отличающий- с   тем, что, с целью повышени  точности, в него введен двухканальный синхронный широтно-импульсный модул тор причем вход первого сигнала-сомножител  соединен с входом первого узла управлени  пол рностью сигнала и с вторым входом импульсного модул тора, вход второго сигнала-сомножител  соединен с входом второго узла управлени  пол рностью сигнала с первым входом импульсного модул тора, первый и второй выходы которого соединены соответственно с управл ющими входами первого и второго узлов управлени  пол рностью сигналаneither the polarity of the signal, the outputs of which are connected respectively to the first and second inputs of the adder, the output of which is connected to the input of the integrator, the output of which is the output of the analog signal multiplier, characterized in that, in order to improve the accuracy, two-channel synchronous width is introduced -pulse modulator wherein the input of the first signal-multiplier is connected to the input of the first control node of the polarity of the signal and to the second input of the pulse modulator, the input of the second signal-factor is connected to the input of the second the signal polar control node with the first input of the pulse modulator, the first and second outputs of which are connected respectively to the control inputs of the first and second signal control nodes UAUA UbUb о 6about 6 Редактор Г.Вельска Editor G. Velsk Техред М.МоргенталTehred M. Morgenthal Заказ 3458ТиражПодписноеOrder 3458 Circulation: Subscription ВНИИПИ Государственного комитета по изобретени м и открыти м при ГКНТ СССР 113035 Москва. Ж-35 Раушска  наб , 4/5VNIIPI State Committee for Inventions and Discoveries at the State Committee on Science and Technology of the USSR 113035 Moscow. Zh-35 Raushska nab, 4/5 Корректор Т ПалийCorrector T Paly
SU894654802A 1989-02-22 1989-02-22 Analog signal multipliers SU1764062A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894654802A SU1764062A1 (en) 1989-02-22 1989-02-22 Analog signal multipliers

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894654802A SU1764062A1 (en) 1989-02-22 1989-02-22 Analog signal multipliers

Publications (1)

Publication Number Publication Date
SU1764062A1 true SU1764062A1 (en) 1992-09-23

Family

ID=21430685

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894654802A SU1764062A1 (en) 1989-02-22 1989-02-22 Analog signal multipliers

Country Status (1)

Country Link
SU (1) SU1764062A1 (en)

Similar Documents

Publication Publication Date Title
SU1764062A1 (en) Analog signal multipliers
EP0559499B1 (en) A multiplier circuit and method of operation therefor
RU2033684C1 (en) Two-phase harmonic-signal generator
RU2050592C1 (en) Device for calculation of reverse trigonometric functions arcsin(x) and arccos(x)
SU1229921A1 (en) Method of controlling two static frequency converters operating in parallel on common load
SU1584074A1 (en) Device for temperature stabilization
SU1167518A1 (en) Device for measuring active and reactive powers of harmonics in electric circuit
RU2060548C1 (en) Device for calculation of reverse trigonometric functions arcsin x and arccos x
SU773932A1 (en) Frequency doubler
SU661377A1 (en) Measuring convereter
SU721829A1 (en) Computer
SU1367115A1 (en) Method of controlling independent voltage inverter
SU572792A1 (en) Multiplying device
SU980113A1 (en) Displacement-to-code converter
SU1712893A2 (en) Converter of synphase and quadrature components of alternating current fundamental harmonic
SU1522116A1 (en) Instrument transducer of power
SU1004903A1 (en) Three-phase circuit powder transducer
SU721828A1 (en) Multiplier-divider
SU1138384A1 (en) Capacitance electronic motion-to-voltage transducer
SU1190279A1 (en) Active power meter
SU868603A1 (en) Periodic signal swing-to-voltage converter
SU647696A1 (en) Computer
SU1144124A1 (en) Function generator
SU1181149A1 (en) Digital-to-analog converter
SU1403076A1 (en) Four-quadrant analog multiplier or low-frequency voltages