SU1757115A1 - Устройство приемо-передачи двоичной информации - Google Patents

Устройство приемо-передачи двоичной информации Download PDF

Info

Publication number
SU1757115A1
SU1757115A1 SU904853601A SU4853601A SU1757115A1 SU 1757115 A1 SU1757115 A1 SU 1757115A1 SU 904853601 A SU904853601 A SU 904853601A SU 4853601 A SU4853601 A SU 4853601A SU 1757115 A1 SU1757115 A1 SU 1757115A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
register
clock
modulo
Prior art date
Application number
SU904853601A
Other languages
English (en)
Inventor
Иван Гаврилович Безгинов
Нина Витальевна Волчкова
Александр Николаевич Волчков
Original Assignee
Воронежский научно-исследовательский институт связи
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Воронежский научно-исследовательский институт связи filed Critical Воронежский научно-исследовательский институт связи
Priority to SU904853601A priority Critical patent/SU1757115A1/ru
Application granted granted Critical
Publication of SU1757115A1 publication Critical patent/SU1757115A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

Сущность изобретени : устройство содержит на передающей стороне 1 формирующий регистр 1,4 сумматора по модулю два 2, 4, 6, 31, 1 датчик синхропосылки 3, 1 коммутатор 5,1 генератор тактовой частоты 7. 1 датчик служебной информации 8, 1 генератор псевдослучайной последовательности (ПСП) 32, 1 источник информации 30. На приемной стороне - 1 коммутатор 9, 1 регистр проверочных кодов 10, 1 регистр информационных символов 11,7 сумматоров по модулю два 12, 15, 18, 27, 36, 38, 2 анализатора пр мой синхропосылки 13, 16, 2 анализатора инверсной синхропосылки 22, 23, 2 дополнительных регистра 14, 37, 1 элемент И 17,1 регистр обнаружени  ошибки 19,1 опорный датчик синхропосыл ки 20, 2 элемента ИЛИ 24, 25,1 триггер формировани  импульсов служебной информации 26, 2 регистра задержки 28, 29. 1 тактовый синхронизатор 33, 1 триггер управлени  коммутатором 34,1 опорный генератор ПСП 35. 1-2-4-5-9-11-12-29-21-19-17-18-38, 1-2, 11-28-18, 9-10-12. 10-15-16-25-34-9, . 11-14-15-23-25. 13-24-35-36-37-38,22-И 13- 26-27-21,22-26-36.19-17,24-20-27Д 33-11,33- 10, 33-16. 33-21, 33-11. 33-14. $3-28, 33-29, 33-19. 33-22, 12-13, 12-22; 33-20, 33-35, 33- 37. 10-15, 1-2, 1-5, 7-8-6-4. 7-32-31-1. 7-3-6, 7-32. 7-30-31. 7-5, 7-5, &31, 7-1. 1ил. сл с

Description

Изобретение относится к передаче дискретных сообщений и может быть использовано в системах передачи двоичной информации непрерывными кодами по каналам связи.
Известно устройство для одновременной тактовой и групповой синхронизации рабочими посылками в каналах с относительной фазовой и частотно-фазовой манипуляцией и информационными кодами, В устройстве производится вращение фазы на границах элементарных посылок и на границах кодовых групп на угол 'вдвое меньше угла информационной модуляции, а на приеме производится оценка угла враще- 15 соответствующих разрядов которого соединил и. следовательно, выделение границ кодовых групп.
Недостатком этого устройства является снижение помехоустойчивости выделения 1 синхросигнала при увеличении длины кодо- : вого слова в нестационарных каналах.
Известно также устройство для совместной передачи кодированной двоичной информаций и . сигналов цикловой синхронизации по общему каналу, в кото- ! ром проверочные символы непрерывного информационного кода суммируются по модулю два с элементами цикловой синхропосылки, а на приеме производится суммирование' по модулю два элементов ‘ суммарной последовательности с информа- вого ционными символами, в результате которого на выходе сумматора выделяется сигнал цикловой синхронизации.
Однако это устройство не обеспечивает передачу по общему каналу служебной информации. '
Известно устройство приемопередачи двоичной информации, обеспечивающее начала синхропосылки, вход которого соединен с вторым выходом датчика синхропосылки, а выход соединен с входом датчика служебной информации, на приемной Стороне - коммутатор, первый и второй выходы которого соединены с входами регистра проверочных символов и регистра информационных символов, соответственно, причём выходы соответствующих разрядов регист10 ра информационных символов соединены с первым й вторым входами первого сумматора по модулю два, третий вход которого сое д й н е н с со о т в е т с т в у ю щ и м в ы х о д о м регистра проверочных символов, выходы йены с первым и вторым входами второго сумматора по модулю два, третий вход которого соединен с выходом дополнительного регистра, вход которого соединен с выхоI дом регистра информационных символов и входом первого регистра задержки, выход которого соединен с первым входом третьего сумматора по модулю два, выход которого является выходом основной ί информации, выход первого сумматора по модулю два соединен с входом второго регистра задержки и входами первых анализаторов прямой и инверсной синхропосылок, выход первого анализатора прямой синхро30 посылки соединен с первыми входами перί элемента ИЛИ и триггера формирования импульсов служебной информации, вторые входы которых соединены с выходом первого анализатора 35 инверсной синхропосылки, выход второго сумматора по модулю два соединен с входами вторых анализаторов прямой и инверсной сйнхропосылок, выходы которых соединены с входами второго элемента передачу основной информации, кодйро- 40 ИЛИ, последовательносоединенныеопорванной непрерывным кодом, служебной ин- ны'й датчик синхропосылки, четвертый, пяформации и сигналов цикловой тый сумматоры по модулю два и регистр синхронизации по общему каналу путем до- обнаружения ошибок, причем вход установполнительной инверсной манипуляции син- ки начального состояния опорного датчика ' хропосылки символами служебной 45 синхропосылоксоединенсвыходомпервоинформации. Устройство содержит на пере- го элемента ИЛИ, второй вход четвёртого дающей стороне источник информаций. сумматора ПО модулю два подключен к вы-формирующий регистр, выходы соотвётст- ; ходу триггера формирования импульсов вующих разрядов которого через первый служебной информации, второй вход пятого .сумматор по модулю два соединены с пёр- 50 сумматора по модулю два соединен с выходом второго регистра задержки, выходы регистра обнаружения ошибок соединены с входами элемента И. выход которого соединен с вторым входом третьего сумматора по модулю два. а выход триггера формирования импульсов служебной информации является выходом служебной информации устройства.
Однако известное устройство не обеспечивает информационной скрытности певым входом второго сумматора по модулю дом второго регистра задержки, выходы редва. выход которого соединен с первым входом коммутатора, второй вход которого соединен с выходом формирующего регистра.
. последовательно соединенные датчик синх- 55 ропосылок и третий сумматор по модулю два, второй вход которого соединен с выходом Датчика служебной информации, а выход соединен с вторым входом второго сумматора по модулю два. и блок фиксации__ редаваемых сообщений, так как информационные символы поступают в канал связи поочередно с символами суммарной последовательности без какого-либо преобразования. 5
Цель изобретения - обеспечение информационной скрытности передаваемых сообщений.
Поставленная цель достигается тем, что в устройство приемопередачи двоичной ин- 10 формации, содержащее на передающей стороне источник информации, формирующий регистр, выходы соответствующих разрядов которого через первый сумматор по модулю два соединены с первым входом 15 второго сумматора по модулю два, выход Которого соединен с первым входом коммутатора, второй вход которого соединен с выходом формирующего регистра, последовательно соединенные датчик синхропосы- 20 лок и третий сумматор по модутб два, второй вход которого соединён с выходом датчика служебной информации, а выход соединен с вторым входом второго сумматора по модулю два, на приемной стороне - ком- 25 мутатор, первый и второй выходы которого соединены с входами регистра проверочных символов и регистра информационных символов соответственно, причем выходы соответствующих разрядов регистра ин- 30 формационных символов соединены с первым и вторым входами первого сумматора по модулю два, третий вход которого соединен с соответствующим выходом регистра проверочных символов, выходы соответст- 35 вующих разрядов которого соединены с первым и вторым входами второго сумматора по модулю два. третий вход которого соединен с выходом дополнительного регистра, вход которого соединен с выходом ре- 40 гистра информационных символов.и входом первого регистра задержки, выход которого соединен с первым входом третьего сумматора по модулю два. выход первого сумматора по модулю два соединен с входом 45 второго регистра задержки и входами первых анализаторов прямой и инверсной сйнхропосылок, выход первого анализатора прямой синхропосылки соединен с первыми входами первого элемента ИЛИ и триг- 50 гера формирования импульсов служебной информации, вторые входы которых соединены с выходом первого анализатора инверсной синхропосылки, выход второго сумматора по модулю два соединен с входа- 55 ми вторых анализаторов прямой и инверс- х ной синхропосылок, выходы которых соединены с входами второго элемент^ ИЛИ. последовательно соединенные опорный датчик синхропосылки. четвертый, пя тый сумматоры по модулю два и регистр обнаружения ошибок, причем вход установки начального состояния опорного датчика синхропосылки соединен с выходом первого элемента ИЛИ, второй вход четвертого сумматора по модулю два подключен к выходу триггера формирования импульсов служебной информации, второй вход пятого сумматора по модулю два соединен с выходом второго регистра задержки, выходы регистра обнаружения ошибок соединены с входами элемента И, выход которого соединен с вторым входом третьего сумматора по модулю два, а выход триггера формирования импульсов служебной информации является выходом служебной информации устройства, введены на передающей стороне четвертый сумматор по модулю два, генератор тактовых частот и генератор псевдослучайной последовательности (ПСП), причем первый вход четвертого сумматора по модулю два соединен с источником информации, второй и третий входы соединены соответственно с выходом датчика служебной информации и генератора ПСП, а выход соединен с входом формирующего регистра, первый выход генератора тактовых частот соединен с тактовыми входами датчика синхропосылки. генератора ПСП, формирующего регистра и источника информаций, второй выход генератора тактовых частот соединен с тактовым входом датчика служебной информации и входами установки начальной фазы синхропосылки датчика синхропосылки и генератора ПСП, а третий выход генератора тактовых частот - С управляющим входом коммутатора, а на приемной стороне - последовательно соединенные тактовый синхронизатор и триггер управления коммутатором, последовательно соединенные опорный генератор ПСП, шестой сумматор по модулю два, второй дополнительный регистр и седьмой сумматор по модулю два, причем вход тактового синхронизатора соединен с входом коммутатора, второй выход тактового синхронизатора подключен к тактовым входам регистра проверочных символов, регистра информационных символов, первого и второго анализаторов синхропосылки, пер-7, вого и второго анализаторов инверсной синхропосылки, первого и второго дополнительных регистров, первого и второго регистров задержки, регистра обнаружения ошибок, опорного датчика синхропосылки и опорного генератора ПСП, управляющий вход триггера управления коммутатором соединен с выходом второго элемента ИЛИ, выход триггера управления коммутатором подключен к управляющему входу коммутатора, вход установки начальной фазы генератора ПСП соединен с выходом первого элемента ИЛИ; второй вход шестого сумматора по модулю два подключен к выходу триггера формирования им- 5 пульсов служебной информации, а второй вход седьмого сумматора по модулю два - к выходу третьего сумматора по модулю два, выход седьмого сумматора по модулю два является выходом информации устройства, 10 ' Суммирование по модулю два информационных символов с элементами ПСП, формируемой генератором ПСП, и с Символами служебной информации препятствует раскрытию информационного содержания пе- 15 редаваемых сообщений при несанкционированном вхождении С канал связи путем радиоперехвата или подключения к кабельной линии связи, так как для выделения информации требуется знание 20 как структуры ПСП, выполняющей функцию ключа, так и смыслового содержания передаваемой служебной информации.
На чертеже приведена структурная электрическая схема устройства. ; 25
Устройство приемопередачи двоичной информации содержит на передающей стороне формирующий регистр 1, первый сумматор 2 по модулю два, датчик 3 синхропосылки, второй сумматор 4 по моду- 30 лю два, коммутатор 5, третий суммйтор 6 по модулю два, генератор 7 тактовых частот, датчик 8 служебной информации, источник 30 информации, четвертый сумматор 31 по модулю два и генератор 32 ПСП, на прием- 35 ной стороне - коммутатор 9, регистр 10 проверочных символов, регистр 11 информационных символов, первый сумматор 12 по модулю два, первый анализатор 13 синхропосылки, дополнительный регистр 40 14, второй сумматор 15 по модулю два, второй анализатор 16 синхропосылки.элемент И 17, третий сумматор 18 по модулю два, регистр 19 обнаружения ошибок, опорный датчик 20 синхропосылки, четвертый сумма- 45 тор 21 по модулю два, первый 22 и второй 23 анализаторы инверсной синхропосылки, первый 24 и второй 25 элементы ИЛИ, триггер 26 формирования импульсов служебной информации, пятый сумматор 27 по модулю 50 два, первый 28 и второй 29 регистры задержки, тактовый синхронизатор 33, триггер 34 управления коммутатором, опорный генератор 35 ПС.П, шестой сумматор 36 по модулю два, второй дополнительный регистр 37 55 и седьмой сумматор 38 по модулю два.
J Устройство работает следующим образом,.·'У,.,..··',.’
Генератор 7 тактовых частот формирует тактовые импульсы, следующие с частотой,__ равной скорости передачи служебной информации, которые с второго выхода генератора 7 тактовых частот поступают на вход установки начальной фазы синхропосылки датчика 3 синхропосылки и вход установки начальной фазы ПСП генератора 32 ПСП, а также на вход запроса выдачи символов служебной информации датчика 8 служебной информации. При поступлении каждого очередного тактового импул ьса на вход датчика 8 служебной информации он выдает очередной символ служебной информации, который с выхода датчика 8 поступает на второй вход сумматора 6 по модулю два и на второй вход сумматора 31 по модулю два. Одновременно генератор 7 тактовых частот формирует на первом выходе тактовые импульсы, следующие с частотой, равной скорости передачи основной информации, которая превышает скорость передачи служебной информации в число раз, равное количеству элементов (символов) синхропосылки, формируемой датчиком 3 синхропосылки. Указанные импульсы поступают на вход запроса выдачи информационных символов источника 30 информации и тактовые входы датчика 3 синхропосылки, генератора 32 ПСП и формирующего регистра 1'
Таким образом, обеспечивается синхронность по времени выдачи символов информации источника. 30 информации и. элементов синхропоследовательности и .ПСП, формируемых датчиком 3 синхропосылки и генератором 32 ПСП соответственно, а также совпадение периодов генерации данных последовательностей с периодом выдачи символов служебной информации датчиком 8 служебной информации.
Элементы ПСП, формируемые генера-. тором 32 ПСП, поступают на третий вход сумматора 31 по модулю два, на первый вход которого поступают информационные символы с выхода источника 30 информации. На выходе сумматора 31 по модулю два последовательность информационных символов преобразуется в скремблированную последовательность, каждый элемент которой представляет собой результат суммирования по модулю два информационного символа, символа служебной информации и элемента ПСП, формируемой, генератором 32 ПСП. С выхода сумматора 31 по модулю два скремблированная последовательность поступает на вход формирующего регистра 1 и после соответствующей задержки в этом регистре подается на первый вход коммутатора 5. Одновременно формируется последовательность проверочных символов путем суммирования по модулю два скремблированных информационных символов.
сов. равную половине частоты следования тактовых импульсов первой последовательности, т.е. скорости передачи информации, осуществляет тактирование всех регистров сдвига, входящих в состав устройства, а также анализаторов 16, 23,13 и 22 синхропосылок, опорного датчика 20 синхропосылки и опорного генератора 35 ПСП. С выхода триггера 34 управления коммутатором.управляющая последовательность импульсов в виде ' меандра с частотой следования импульсов, равной скорости передачи информационных символов, подаётся на управляющий вход коммутатора 9.
При правильной фазе коммутации коммутатор 9 направляет скремблированную последовательность информационных символов в регистр 11 информационных символов, а суммарную последовательность - в регистр 10 проверочных символов. С выхода регистра 10 проверочных символов суммарная последовательность поступает на третий вход сумматора 12 по модулю два, на первый и второй входы которого подаются скремблированные информационные символы с выходов соответствующих разрядов, регистра 11 информационных символов. При этом на выходе первого сумматора 12 по модулю два выделяется прямая или ин20 поступающих на входы первого сумматора 2 по модулю два с выходов соответствующих разрядов формирующего регистра 1, Датчик 3 синхропосылки периодически, с периодом, равным длительности символа 5 служебной информации, генерирует синхропоследователь.ность, которая подается на первый вход сумматора 6 по модулю два. На выходе сумматора 6 по модулю два формируется в зависимости от поступающего на 10 его второй вход символа служебной информации (0 или ”1)либо прямая, либо инверсная синхропосылка. Так, при подаче на второй вход сумматора 6 по модулю два символа 0 на выходе сумматора 6 по модулю два присутствует прямая синхропосылка, а при подаче ”1 - инверсная. С выхода сумматора 6 по. модулю два прямая или инверсная синхропосылкэ поступает на второй вход сумматора 4 по модулю два, на первый вход которого подается последовательность проверочных символов с выхода сумматора 2 по модулю два. Суммарная последовательность с выхода сумматора 4 по модулю два подается на второй вход коммутатора 5, который поочередно выдает на выход символы скремблированной и суммарной последовательностей^ Работой коммутатора 5 управляет генератор 7 тактовых частот, с третьего выхода которого на управляющий вход коммутатора 5 подается управляющая последовательность импульсов в виде меандра с частотой следования импульсов. равной скорости передачи информационных символов. Последовательность кодовых символов в виде поочередно следу. ющих символов суммарной и скремблированной последовательностей с выхода коммутатора 5 передается по каналу связи и поступает далее на вход коммутатора 9, работающего синхронно и синфазно с коммутатором 5, и вход тактового синхронизатора 33.
Синхронизация работы обоих коммутаторов, прием символов служебной инфор- 45 мации И выделение информационной последовательности символов осуществляется следующим образом.
Тактовый синхронизатор 33 осуществляет подстройку моментов выдачи тактовых ! импульсов по принимаемым сигналам (символам) и формирует две последовательности тактовых импульсов: первая последовательность тактовых импульсов, . которая имеет частоту следования импуль- ! сов, равную’скорости передачи двоичных символов в канале связи, поступает на триггер 34 управления коммутатором 9, а вторая последоватёльность тактовых импульсов, которая имеет частоту следования импуль30 по модулю два выделяется прямая или инверсная (в зависимости от передаваемого в данный момент символа Служебной информации) синхронизирующая последовательность (синхропосылка), которая подается далее на входы первых анализаторов 13 и 22 . прямой и инверсной синхропосылок,'анализирующих поступающую на их вход последовательность на принадлежность её прямой или инверсной синхрбпосылке. Ес40 ли передается прямая синхропосылка, то на выходе первого анализатора 13 синхропосылки формируется Импульс опознания этой синхропосылки. Аналогично при передаче инверсной синхропосылки импульс опознания формируется на выходе первого анализатора 22 инверсной синхропосылки. Так как выходы первых анализаторов 13 и 22 прямой и инверсной сйнхропосылок объединены первым элементом ИЛИ 24, то при правильной фазе коммутации' коммутатора 9 на выходе первого элемента ИЛИ 24 формируется синхронизирующий импульс, подтверждающий правильность фазы коммутации коммутатора 9. который подается на входы установки начальных фаз ПСП, генерируемых опорным датчиком 20 синхропосылки и опорным генератором 35 псп. .
Одновременно с формированием синхронизирующих импульсов происходит вы55 деление символов служебной информации на выходе триггеров формирования импульсов служебной информации путем установки выхода триггера 26 в состояние ”0 при подаче импульса опознания прямой синхро- 5 посылки с выхода первого анализатора 13 синхропосылки на нулевой вход триггера 26 и, соответственно, в состояние Г при подаче импульса опознания инверсной синхропосылки с выхода первого анализатора 22 10 инверсной синхропосылки на единичный вход триггера 26 формирования кмпульсОв служебной информации.
Последовательность символов, поступающих на входы вторых анализаторов 16 и 15 23 прямой и инверсной синхропосылок, при правильной фазе коммутатора 9 является случайной и, следовательно, не приводит к формированию импульсов опознания на выходе второго элемента ИЛИ 25, объединяю- 20 щего выходы вторых анализаторов 16 и 23 прямой и инверсной синхропосылок. В случае неправильной фазы коммутации коммутатора 9 скремблированная информационная последовательность на- 25 правляется коммутатором 9 в регистр 10 проверочных символов, а суммарная последовательность - в регистр 11 информационных символов. Прямая или инверсная синхропосылка при этом выделяется на вы- 30 ходе сумматора 15 по модулю два, а на выходе сумматора 12 по модулю два выделяется некоторая случайная последовательность символов. Следовательно, импульс опознания синхропосылки 35 формируется в этом случае на выходе второго анализатора 16 синхропоСылки или второго анализатора 23 инверсной синхропосылки, выходы которых объединены вторым элементом ИЛИ 25. Импульс цик- 40 ловой синхронизации формируется при этом на выходе второго элемента ИЛИ 25, что свидетельствует об обратной фазе коммутации коммутатора 9 и, следовательно, о необходимости изменения этой фазы на 45 противоположную. Для этого импульс цикловой синхронизации с выхода второго элемента ИЛИ 25 подаётся на управляющий вход триггера 34 управления коммутатором, что вызывает внеочередное срабатывание 50 триггера 34 и, следовательно, приводит к изменению фазы меандра на выходе триггера 34 на обратную. Это, в свою очередь, вызывает изменение фазы коммутации коммутатора 9 на противоположную, чем и до- 55 стигается правильная работа коммутатора 9, т.е. обеспечение синфазности работы коммутаторов 5 и 9.
После установления цикловой синхронизации декодирование непрерывного кода осуществляется следующим путем. Опорный датчик 20 синхропосылки фазируется синхронизирующими импульсами, выдаваемыми первым элементом ИЛИ 24, и периодически генерирует синхропоследовательность, которая с выхода датчика 20 синхропосылки поступает на второй вход сумматора 21 по модулю два, на первый вход которого подаются символы служебной информации с выхода триггера 26 формирования импульсов служебной информации.
При этом сумматор 21 по модулю два осуществляет манипуляцию фазы синхропосылок на 180° в моменты смены символов служебной информации, что позволяет синхронизировать смену знаков синхропосылбк на передающей и приемной сторонах с задержкой, определяемой защитным промежутком используемого кода и длительностью синхропосылки. Для правильного декодирования элементов кода скремблированная информационная последовательность, поступающая С выхода регистра 11, информационных символов, и прямая или инверсная синхропоследовательность, поступающая с выхода сумматора 12 по модулю два (искаженные в общем случае помехами), также задерживаются на длительность синхропосылки посредством регистров 28 и 29 задержки соответственно и подаются: скремблированная информационная последовательность - на второй вход сумматора 18 по модулю два, а синхропоследовательность в соответствующей фазе на второй вход сумматора 27 по модулю два, на первый вход которого подается синхропоследовательность с выхода сумматора 21 по модулю два в фазе, совпадающей с фазой синхропоследовательности, поступающей на второй вход этого сумматора. На выходе сумматора 27 по модулю два выделяется исправляющая последовательность, состоящая из одних нулей при отсутствии ошибок в передаваемой информации. Если же в ней имеются ошибки, то исправляющая последовательность содержит единицы в определенном расположении, позволяющем исправить ошибки, С выхода сумматора 27 по модулю два исправляющая последовательность поступает на вход регистра 19 обнаружения ошибок. При появлении единиц в разрядах регистра 19 обнаружения ошибок, соединенных с входами элемента И 17, появляется единица на выходе этого элемента и, следовательно, на первом входе третьего сумматора 18 по модулю два, соединенном с выходом элемента 14 17. В этом случае ошибочно принятый скремблированный информационный символ, поступающий на второй вход сумматора 18 по модулю два, заменяется на противоположный в.результате суммирования его по модулю два с единицей, присутствующей на его втором входе, чем и достигается исправление ошибки. Если же ошибка произошла” при 5 приеме символа суммарной последовательности, то после снятия синхропослёдовательностй в сумматоре 21 по модулю два . формирующаяся на его выходе исправляющая последовательность будет содержать 10 лишь один единичный символ, который, продвигаясь по ячейкам регистра 19 обнаружения ошибок, не вызывает формирования единицы на выходе элемента И 17. Следовательно, ошибка в приеме символа суммар- 15 ной последовательности не приводит к появлению ошибки в информационной последовательности Символов, ' ·''
Поскольку последовательность'информационных символов подвергалась на пере- 20 дающей стороне преднамеренному’ искажению путем суммирования ее пр модулю два с ПСП и последовательностью сим- ‘ волов служебной информации (т.е. скремблированию), то на приемной стороне 25 необходимо восстановить.истинные значё- .... ния информационных символов. Это осуществляется посредством последовательно соединенных опорного генератора 35 ПСП,. сумматора 36 по модулю два, второго допол- 30 нительного регистра 37 сдвига и сумматора 38 по модулю два. Опорный генератор 35 ПСП фазируется синхронизирующими импульсами, поступающими на его вход установки начальной фазы ПСП с выхода 35 первого элемента ИЛИ 24 и периодически генерирует. ПСП, совпадающую по структуре с ПСП, генерируемой на передающей стороне генератором 32 ПСП. Эти последовательности поступают на первый вход сум- 40 матора 36 по модулю два, на второй вход которого поступают символы служебной информации с выхода триггера 26 формирова- ’ ния импульсов служебной информации. С выхода сумматора 36 по модулю два сум- 45 мерная последовательность символов через, второй дополнительный регистр 37 задержки поступает на второй вход сумматора 38 по модулю два, на первый вход которого поступает последовательность скремблиро- 50 ванных информационных символов. Второй дополнительный регистр 37 служит для обеспечения синхронности поступления скремблированных информационных символов и суммарных символов ПСП и служёб- 55 ной информации на входы сумматора 38 по модулю два и компенсирует дополнительную задержку скремблированных информационных символов в регистре 11 информационных символов по отношению к начальной фазе генерации ПСП генератором 35 ПСП и моментам выдачи символов служебной информации триггером 26 формирования импульсов служебной информа5 ции. В результате суммирования по модулю два скремблированных информационных символов с элементами ПСП и символами служебной информации на выходе сумматора 38 по модулю два восстанавливаются ис10 тинные значения информационных символов, которые и выдаются на выход устройства. ' ';
Таким образом, для раскрытия информационного содержания передаваемого со15 общения необходимо знать структуру ПСП, которая генерируется генератором Г1СП, и вид информации, передаваемой по каналу передачи служебной информации. В свою очередь, прием символов служебной инфор20 мации невозможен без знания структуры синхропоследовательности, выдаваемой датчиком синхропос'ылкй. Следовательно, информационная скрытность передачи сообщений определяется как структурой ПСП, 25 так и структурой синхро посылки. Причем, если в качестве синхропоследовательности необходимо с целью обеспечения высокой помехоустойчивости синхроканала выбирать последовательность с хорошими авто30 корреляционными свойствами, то на структуру генерируемой генератором ПСП не налагается никаких ограничений и она может представлять собой любую последовательность из полного кода, т.е. любую из 35 2П последовательностей,где η - число элементов ПСП, равное числу элементов синхропосылки, ;

Claims (1)

  1. . Формула изобретения
    Устройство приемопередачи двоичной 40 информации, содержащее на передающей стороне источник информаций, формирующий регистр, выходы соответствующих разрядов которого через первый сумматор по модулю два соединены с первым входом 45 сумматора по модулю два, выход которого соединён с первым входом коммутатора, второй вход которого соединен с выходом формирующего регистра, последовательно соединенные датчик синхропосылок и тре50 тий сумматор по модулю два, второй вход которого соединен с выходом датчика служебной информации, а выход соединен с вторым входом второго сумматора по модулю два, на приемной стороне - коммутатор, 55 первый и второй выходы которого соединены к входам регистра проверочных символов и регистра информационных символов соответственно, причем выходы соответствующих разрядов регистра информационных символов соединены с первым и вторым входами первого сумматора по модулю два, третий вход которого соединен с соответствующим выходом регистра проверочных символов, выходы соответствующих разрядов которого соединены с первым и вторым входами второго сумматора по модулю два, третий вход которого соединен с выходом дополнительного регистра, первый вход которого соединен с выходом регистра информационных символов и первым входом первого регистра задержки, выход которого соединен с первым входом третьего сумматора по модулю два, выход первого сумматора по модулю два соединен с входом второго регистра задержки и входами первых анализаторов прямой и инверсной синхропосылок, выход первого анализатора прямой синхропосылки соединен с первыми входами первого элемента ИЛИ и триггера формирования импульсов служебной информации, вторые входы которых соединены с выходом первого анализатора инверсной синхропосылки, выход второго сумматора по модулю два соединен с входами вторых анализаторов прямой и инверсной синхропосылбк, выходыкоторых соединены с входами второго элемента ИЛ И, последовательное соединенные опорный датчик синхропосылки. четвертый и пятый сумматоры по модулю два и регистр 30 обнаружения ошибок, причем вход установки начального состояния опорного датчика синхропосылки соединен с выходом первого элемента ИЛИ, второй вход четвертого сумматора по модулю два подключен к выходу триггера формирования импульсов служебной информации, второй вход пятого сумматора по модулю два соединен с выходом второго регистра задержки, выходы регистра обнаружения ошибок соединены с входами элемента И, выход которого соединен с вторым входом третьего сумматора по модулю два, выход триггера формирования служебной информаций является выходом (ПСП), причем первый вход четвертого сумматора по модулю два соединен с источником информации, второй и третий входы соединены соответственно с выходом датчика служебной информации и генератора ПСП, а выход соединен с входом формирующего регистра, первый выход генератора тактовых частот соединен с тактовыми входами датчика синхропосылки, генератора ПСП, формирующего регистра и источника информации, второй выход генератора тактовых частот соединен с тактовым входом датчика служебной информации и входами установки начальной фазы синхропосылки датчика синхропосылки и генератора ПСП, третий выход генератора тактовых частот с управляющим входом коммутатора, а на приемной стороне - последовательно соединенные тактовый синхронизатор и триггер управления коммутатором, последовательно соединенные опорный генератор ПСП, шестой сумматор по модулю два, второй дополнительный регистр и седьмой сумматор по модулю два, причем вход 25 тактового синхронизатора соединен с входом коммутатора, второй выход тактового синхронизатора подключен к тактовым входам регистра проверочных символов, регистра информацйонных символов, первого и второго анализаторов синхропосылки, первого и второго анализаторов инверсной синхропосылки, первого и второго дополнительных регистров, первого и второго регистров задержки, регистра обнару
    35 жения ошибок, опорного датчика синхропосылки и опорного генератора ПСП, управляющий вход триггера управления коммутатором соединен с выходом второго элемента ИЛИ, выход триггера управления коммутатором подключен к управляющему входу коммутатора, вход установки начальной фазы генератора ПСП соединён с выходом первого элемента ИЛИ, второй вход шестого сумматора по модул ю два подкл ioслужебной информации устройства, от л и- 45 чен к вухбДУ триггера формирования импульсов служебной информации, а второй вход седьмого сумматора по модулю два к выходу третьего сумматора по модулю два, выход седьмого сумматора по модулю 50 два является выходом информации устройства.
    чаю Щ е е с я тем, что, с цельюобёсПёчёнйя информационной скрытности передаваемых сообщений, введены на передающей стороне четвертый сумматор по модулю два. генератор тактовых частот и генератор псевдослучайной последовательности
SU904853601A 1990-07-23 1990-07-23 Устройство приемо-передачи двоичной информации SU1757115A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU904853601A SU1757115A1 (ru) 1990-07-23 1990-07-23 Устройство приемо-передачи двоичной информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU904853601A SU1757115A1 (ru) 1990-07-23 1990-07-23 Устройство приемо-передачи двоичной информации

Publications (1)

Publication Number Publication Date
SU1757115A1 true SU1757115A1 (ru) 1992-08-23

Family

ID=21528946

Family Applications (1)

Application Number Title Priority Date Filing Date
SU904853601A SU1757115A1 (ru) 1990-07-23 1990-07-23 Устройство приемо-передачи двоичной информации

Country Status (1)

Country Link
SU (1) SU1757115A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1019654,кл. Н 04 L 7/06, 1982. *

Similar Documents

Publication Publication Date Title
US4761778A (en) Coder-packetizer for random accessing in digital communication with multiple accessing
US4918689A (en) Asynchronous communication system
WO1992003002A1 (en) Novel spread spectrum codec apparatus and method
US5410309A (en) Method and system for communicating data
RU2147793C1 (ru) Дешифрование повторно передаваемых данных в системе шифрованной связи
WO1992017970A1 (en) Channel codec apparatus and method utilizing flat codes
SU1757115A1 (ru) Устройство приемо-передачи двоичной информации
KR100669573B1 (ko) 데이터 비트 송신 방법
SU1019654A1 (ru) Устройство приемо-передачи двоичной информации
RU2260251C1 (ru) Устройство для кодирования-декодирования данных
RU2272360C1 (ru) Устройство для передачи данных
SU1758887A1 (ru) Устройство передачи и приема сигналов
RU2262201C1 (ru) Способ формирования сигнала в мобильной системе связи с временным разделением каналов
EP0476968A2 (en) Clock recovery circuit
SU341172A1 (ru)
RU2271612C1 (ru) Устройство для передачи данных
RU2314647C2 (ru) Устройство передачи и приема формализованных сообщений
SU1506580A1 (ru) Система св зи дл передачи и приема двоичных сообщений
RU2262205C1 (ru) Устройство для передачи данных
SU1480129A1 (ru) Устройство дл передачи информации с контролем ошибок высокой кратности
SU1160576A1 (ru) Многоканальное устройство приемопередачи данных
JP2958733B2 (ja) 同期信号伝送装置
SU578648A1 (ru) Устройство передачи информации
RU2214044C1 (ru) Устройство для кодирования - декодирования данных
SU1515379A1 (ru) Устройство дл формировани биимпульсного сигнала