SU1737760A1 - Устройство дл автоматического установлени соединений и обмена сообщени ми - Google Patents

Устройство дл автоматического установлени соединений и обмена сообщени ми Download PDF

Info

Publication number
SU1737760A1
SU1737760A1 SU894759491A SU4759491A SU1737760A1 SU 1737760 A1 SU1737760 A1 SU 1737760A1 SU 894759491 A SU894759491 A SU 894759491A SU 4759491 A SU4759491 A SU 4759491A SU 1737760 A1 SU1737760 A1 SU 1737760A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
block
outputs
control
output
Prior art date
Application number
SU894759491A
Other languages
English (en)
Inventor
Алексей Алексеевич Гаврилов
Владислав Алексеевич Гаврилов
Original Assignee
Научно-Исследовательский Институт Вэф
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-Исследовательский Институт Вэф filed Critical Научно-Исследовательский Институт Вэф
Priority to SU894759491A priority Critical patent/SU1737760A1/ru
Application granted granted Critical
Publication of SU1737760A1 publication Critical patent/SU1737760A1/ru

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)

Description

вход 26 тактовой синхронизации, первые информационные входы 27, вторые информационные входы 28, информационные выходы 29.
Блок 3 формировани  адресов (фиг. 2) содержит узел 30 запоминани , первый арифметико-логический узел (АЛУ) 31, четвертый регистр 32, п тый элемент И 33, первый 34 и второй 35 счетчики, формирователь 36, кодопреобразователь 37, второй ариф- метико-логический узел (АЛУ) 38.
Формирователь 4 управл ющих импульсов (фиг. 3) содержит третий счетчик 39, второй дешифратор 40, первый инвертор 41, D-триггер 42, п тый 43, шестой 44, седь- мой 45, восьмой 46, дев тый 47 элементы И, первый 48, второй 49, третий 50 и четвертый 51 элементы или.
Блок 8 сопр жени  (фиг. 4) содержит четвертый регистр 52, буфер 53 данных, первый 54 и второй 55 l-К-триггеры, второй 56, третий 57, четвертый 58 инверторы, дес тый элемент И 59, п тый элемент ИЛИ 60.
Работа устройства осуществл етс  следующим образом.
Первые 27 и вторые 28 информационные входы и информационные выходы 29 устройства представл ют собой тракты с временным уплотнением каналов и подключаютс  к цифровому коммутационному по- лю. Входы 27 и 28 подключаютс  через коммутатор к абонентам. Входы 25 и 26 подключаютс  к генератору тактовых сигналов.
Тракт с временным уплотнением представл ет собой две линии: линию передава- емых и линию принимаемых данных, по которым соответственно передаетс  и принимаетс  информаци  по нескольким (например , по 32) каналам с временным уплотнением. В каждом канальном интерва- ле передаетс  по передающему тракту и принимаетс  по приемному тракту одно слово данных. Разр дность слова данных - 16. Старшие разр ды данных определ ют код передаваемой и принимаемой инфор- мации.
В каждом канале может приниматьс  (по приемному тракту) и передаватьс  (по передающему тракту) сообщение. В каждом канале может передаватьс  последователь- ность команд установлени  соединени . В каждом канале может приниматьс  подтверждение выполнени  переданной команды установлени  соединени .
Каждому передающему (пр мому) кана- лу поставлен в соответствие приемный (обратный ) канал, по которому принимаетс  ответна  информаци .
Прием и передача информации может осуществл тьс  одновременно по всем каналам . Передаваема  информаци  записываетс  в область передаваемых данных блока 1 пам ти. Принимаема  информаци  записываетс  в область принимаемых данных блока 1 пам ти. Дл  каждого канала в блоке пам ти выдел етс  область определенной емкости. Емкость этих областей определ етс  длиной сообщени .
Устройство предназначено также дл  автоматического выполнени  функций установлени  соединени  в цифровом коммутационном поле. Процесс установлени  соединени  может происходить одновременно по всем каналам.
Дл  ЭАТС с распределенным управлением установление соединени  - это процесс , состо щий из последовательной посылки команд установлени  соединений и их выполнени  коммутационным полем, причем число команд зависит от числа ступеней коммутационного пол  и может достигать 7. Поэтому здесь правомерно говорить об одновременности процессов установлени  соединений по различным каналам . Здесь речь идет о самом процессе установлени  соединени , который в принципе мог бы осуществл тьс  последовательно , то есть процесс установлени  соединени , например, по 2-му каналу мог бы начинатьс  после его завершени  по первому каналу. В предлагаемом устройстве это ограничение не накладываетс , Теоретически и практически процессы установлени  соединений данное устройство может осуществл ть одновременно по всем каналам, поскольку внешн   микро-ЭВМ не вмешиваетс  в этот процесс и не накладывает ограничение на быстродействие устройства.
Дл  возможности запоминани  в блоке 1 пам ти всей информации (в частности, сообщений ), принимаемой по всем каналам, и передачи из блока пам ти информации (в частности, команд и сообщений) во все каналы необходимо хранить и выдавать текущие адреса буферной пам ти дл  каждого канала, как передающего, так и приемного. При этом при приеме или передаче слов сообщений необходимо обеспечить по соответствующим каналам последовательное увеличение текущего адреса на единицу в каждом цикле. При передаче команд необходимо обеспечить вывод следующей команды лишь при поступлении подтверждени  по обратному каналу.
Функции хранени  и вычислени  текущих адресов дл  каждой области блока 1 пам ти выполн ет блок 3 формировани  адресов .
Информаци , поступающа  по первому информационному входу 27 устройства, поступает из цифрового коммутационного пол  в устройство и к абонентам. Устройство определ ет и запоминает состо ни  приемных каналов и принимает по ним сообщени . Информаци  от абонентов поступает на вторые информационные входы 28 устройства и выдаетс  в коммутационное поле через информационные выходы 29 в заданных каналах. В режиме установлени  соединений через коммутационное поле и обмена сообщени ми между модул ми системы информаци  из устройства в заданных каналах поступает в коммутационное поле также через информационные выходы 29.
Устройство обеспечивает в каждом ка- нале перевод передающего канала в одно из заданных состо ний, подключение заданного выходного тракта к коммутационному полю или к абонентам путем перевода данного передающего канала в состо ние Речь/данные, автоматическое установление соединени  через коммутационное поле путем посылки команд в передающем канале, прием и передачу сообщений по установленному соединению.
Каждому приемному и каждому передающему каналу в блоке 1 пам ти выделена подобласть дл  запоминани  вход щих сообщений и состо ний приемных каналов и дл  записи выводимых команд, сообщений и состо ний передающих каналов.
Сканирование состо ний приемных каналов и изменение состо ний передающих каналов осуществл етс  со стороны внешней микро-ЭВМ. Прин тые сообщени  за- поминаютс  в блоке 1 пам ти и могут быть прочитаны внешней микро-ЭВМ.
Передаваемые сообщени  или команды установлени  соединени  записываютс  внешней микро-ЭВМ в блок 1 пам ти. Пере- данные сообщени  автоматически уничтожаютс  в блоке 1 пам ти по мере вывода слоев сообщени . Выводимые команды также уничтожаютс  по мере вывода очередной команды.
Пакеты сообщений могут приниматьс  по всем каналам без вмешательства внешней микро-ЭВМ. Вывод команд установлени  соединени  начинаетс  сразу после загрузки пакета команд.
Процесс установлени  соединени  осуществл етс  без вмешательства внешней микро-ЭВМ и происходит в режиме с подтверждением (или без подтверждени ) по- еле выполнени  каждой команды. Передача сообщений и установление соединений может осуществл тьс  сразу по всем каналам.
Пример кодировани  состо ний приемных и передающих каналов (использованы
четыре старших разр да 16-разр дного слова ) приведен в таблице 1.
Кодом Речь/даиные кодируетс  информаци , поступающа  от абонентов. Кодом Сообщение кодируетс  информаци  в пакете сообщени , который начинаетс  кодом Начало и заканчиваетс  кодом Конец . Код Свободно предназначен дл  освобождени  канала (разъединение установленного соединени  в коммутационном поле) и присутствует в свободном канале.
Кодом Команда кодируютс  команды установлени  соединени . Код Подтверждение выдаетс  коммутационным полем как ответ на выполнение одной команды установлени  соединени , осуществл ющей проключение пути через одну матрицу цифрового коммутационного пол . При неустановлении соединени  матрица коммутационного пол  посылает код Зан то.
В процессе установлени  соединени  и в режиме межпроцессорного обмена сообщени ми в передающем канале присутствует код Речь/данные.
Коды Неисправность присутствуют в канале в случае неисправного канала или неисправного оконечного модул . Код Нет св зи присутствует в приемном канале, например , при обрыве линии или при переводе канала в режим блокировки.
Устройство обеспечивает прием состо ний приемных каналов. Состо ни  приемных каналов определ етс  по содержимому 0-х  чеек подобластей приемной области блока 1 пам ти. Приемный канал может находитьс  в одном из следующих состо ний: Свободно - информирует о том, что канал свободен, Речь/данные - информирует о том, что канал проключен к абонентам, Зан то - информирует о том, что соединение не установлено, и необходимо разъединить частично установленное соединение и осуществить повторную попытку установлени  соединени , Конец - информирует о том, что в данном канале поступило сообщение, Неисправность - информирует о неисправности канала или оконечного модул ,
Нет св зи - информирует об отсутствии св зи в тракте.
Состо ни  каналов и сообщени  могут быть прочитаны из блока 1 пам ти внешней микро-ЭВМ через информационные входы- выходы 24.
Устройство обеспечивает перевод передающих каналов в необходимое состо ние. Состо ние передающих каналов задаетс  в необходимое состо ние. Состо ние передающих каналов задаетс  содержимым 0-х  чеек подобластей передающей области блока 1 пам ти. Передающий канал может быть переведен в одно из следующих состо ний:
Свободно - канал переводитс  в состо ние , информирующее внешнюю среду о необходимости разъединени  установленного соединени , Речь/данные - канал подключаетс  к абоненту, Команда - канал переводитс  в состо ние, информирующее о необходимости вывода пакета команда или начального пакета сообщени , Начало - канал переводитс  в состо ние, информирующее о необходимости вывода очередного пакета сообщени , Неисправность - канал переводитс  в состо ние, информирующее внешнюю среду о невозможности использовани  данного канала ввиду неисправности, Нет св зи - канал переводитс  в состо ние, информирующее внешнюю среду о блокировке данного канала , например, на врем  самодиагностики.
Дл  установлени  соединени  в заданную область блока 1 пам ти, соответствующую свободному каналу, записываетс  начальный пакет сообщени  (пакет команд плюс пакет сообщени ). Соединение будет осуществл тьс  автоматически. После установлени  соединени  автоматически будет выведен пакт сообщени .
Блок 1 пам ти выполн етс  в виде стандартного оперативного запоминающего устройства с произвольной выборкой и предназначен дл  промежуточного хранени  команд и сообщений.
Мультиплексор 2 предназначен дл  выбора адреса от одного из трех источников: блока 3 формировани  адресов, преобразовател  кодов 5 и адресного выхода блока 8 сопр жени .
Блок 3 формировани  адресов предназначен дл  хранени  и формировани  текущих адресов блока 1 пам ти дл  всех передающих и всех приемных каналов. Текущий адрес состоит из номера канального интервала (фиг. 2, выход к мультиплексору 2) и адреса подобласти блока 1 пам ти. Блок 3 самоинициализируетс  и формирует текущие адреса в зависимости от принимаемой и передаваемой информации.
Формирователь 4 управл ющих импульсов предназначен дл  синхронизации
работы устройства и формировани  временной диаграммы. Устройство синхронизируетс  от входа 26 тактовой синхронизации.
Блок 9 последовательно-параллельных преобразователей предназначен дл  приема
входной информации с первых информационных входов 27. Блок 15 параллельно- последовательных преобразователей предназначен дл  вывода информации. Далее приводитс  описание дл  случа 
двух входных и двух выходных трактов.
Число преобразователей определ етс  исход  из необходимого числа двунаправленных трактов передачи данных, которое в большинстве применений равно двум.
Вторые регистры 12 предназначены дл  промежуточного запоминани  четырех старших разр дов принимаемого слова данных , с целью их анализа блоком 3.
Первые регистры 11 предназначены дл 
промежуточного запоминани  принимаемого слова данных дл  последующей записи его в блок 1 пам ти.
Буферный регистр 7 предназначен дл  промежуточного запоминани  старшего
байта данных, прин того в обратном канале и считанного из блока 1 пам ти (кода Подтверждение ).
Третьи регистры 16 предназначены дл  промежуточного запоминани  передаваемого слова данных, считываемого из блока 1 пам ти.
Первые и вторые регистры сдвига 10 и 17 предназначены дл  ввода информации с
входа 27 устройства и вывода информации на выход 29 устройства соответственно.
Преобразователь кодов 5 предназначен дл  преобразовани  кода пр мого канала в код обратного канала по определенному закону .
То есть каждому передающему каналу ставитс  в соответствие приемный канал, по которому поступает ответна  информаци . В частном случае, при совпадении
пр мого и обратного каналов блок 5 вырождаетс . Однако, его необходимость объ сн етс  тем, что при использовании другого соотношени  между обратным (ОК) и пр мым (ПК) каналами (ОК 32-ПК) достигаетс  более высокое быстродействие процесса установлени  соединени . Так при совпадении пр мых и обратных каналов обратна  информаци  (подтверждение выполнени  команды) может поступить не ранее 125 мкс (врем  одного цикла в ИКМ-32), в то
врем  как в других случа х это врем  сокращаетс .
Код пр мого канала (выход блока 3) и код обратного канала (выход блока 5) поступают на мультиплексор 2 и через него на часть адресных входов блока 1 пам ти. На адресные входы блока 1 пам ти в цикле ТЗ (выход блока 4) поступает код обратного канала , в циклах ТО и Т4 - адрес с блока 9, и код пр мого канала - в остальных циклах.
Преобразователь кодов 5 реализуетс  на ПЗУ.
Формирователь кодов 6 предназначен дл  формировани  определенного кода (Речь-данные) дл  записи в блок 1 пам ти на место переданных кодов Команда, Начало , Подтверждение.
Блок 8 сопр жени  предназначен дл  сопр жени  с внешней микро-ЭВМ через шину, представл ющую собой общую магистраль (общую шину), и обеспечивает доступ внешней микро-ЭВМ к блоку 1 пам ти как по записи, так и по чтению. Сопр жение через общую шину осуществл етс  стандартным образом.
Коммутаторы 21 предназначены дл  коммутации информации на информационные выходы 29 либо с вторых информационных входов 28, либо с вторых регистров сдвига 17 дл  возможности вывода служебной информации, поступающей из блока 1 пам ти. Из пам ти на информационные выходы 29 выводитс  только служебна  информаци .
Устройство работает полностью синхронно . Синхронизаци  поступлени  служебной информации достигаетс  тем, что прежде чем осуществить коммутацию, слово из блока 1 считываетс  в регистр и дешифрируютс  его старшие биты. Это происходит в канальном интервале, предшествующем тому, в котором это слово должно быть выведено. Таким образом , информаци  о том, что будет выводитьс  служебное слово, известна заранее и не представл ет труда воврем  (при переходе из данного к следующему канальному интервалу ) переключить соответствующий коммутатор 21 сигналом с первого триггера 19. Триггер 19 включаетс  при обнаружении первым дешифратором 18 кода Речь/данные.
Вход 25  вл етс  входом цикловой синхронизации (частотой 8 кГц) и предназначен дл  синхронизации 0-го канального интервала . По перепаду 0-1 сигнала цикловой синхронизации блок 3 формирует сигнал сброса, поступающий на вход блока 4.
Вход 26  вл етс  входом тактовой синхронизации битов данных трактов с временным уплотнением каналов.
Область адресации блока 1 пам ти разделена на области передаваемых и принимаемых данных. Как приемна , так и передающа  области разбиты на 64 подобласти . Каждой подобласти поставлен в соответствие один из 64-х каналов (два тракта). В каждом канальном интервале осуществл етс  чтение передаваемых и запись принимаемых данных соответствующего
0 канала.
Формирователь 4 управл ющих импульсов в каждом канальном интервале формирует 8 циклов (ТО, Т1, ... Т7) обращени  к блоку 1 пам ти. Временна  диаграмма
5 формируетс  на базе третьего счетчика 39 и второго дешифратора 40. Инициализаци  третьего счетчика 39 осуществл етс  сигналом , формируемым формирователем 36 блока 3 по перепаду 0-1 сигнала 25 цикловой
0 синхронизации. Третий счетчик 39 измен ет свое состо ние по перепаду 0-1 сигнала 26 тактовой синхронизации. Элементы 41-51 формируют управл ющие сигналы. С выхода последнего разр да третьего счетчика 39
5 блока 4 снимаетс  сигнал канальной синхронизации , поступающий на счетный вход второго счетчика 35 блока 3, формирующего номера канальных интервалов.
Поскольку блоки 6, 8 и первые регистры
0 11 включены встречно друг другу на шину данных блока 1 пам ти, необходимы раздельные сигналы управлени , перевод щие эти блоки в режим подключени  (отключени ) своих выходов. Поэтому формирова5 тель 4 вырабатывает эти сигналы в соответствующие интервалы времени.
Работу устройства достаточно рассмотреть дл  одного канального интервала, поскольку в остальных канальных интервалах
0 устройство работает аналогично.
Работа устройства сведена к периодическому выполнению восьми циклов и зависит лишь от информации, принимаемой и передаваемой в данном канальном интер5 вале.
В циклах ТО и Т4 разрешен доступ к блоку 1 пам ти от внешней микро-ЭВМ через информационные входы-выходы 24. Доступ осуществл етс  через блок 8 сопр 0 жени . Управл ющий сигнал с блока 4 разрешает передачу через мультиплексор 2 адреса через блок 8.
Наличие сигнала записи или чтени  от микро-ЭВМ (1 на входе 1-К-триггера 54,
5 фиг. 4) вызывает включение данного триггера 54 в начале цикла ТО или Т4. В цикле записи при этом на соответствующем выходе блока 8 по вл етс  сигнал записи, который через блок 4 поступает на вход записи блока 1. Этот же сигнал вызывает подключение выходов блока 8 (буфера 53) на шину данных. В цикле чтени  по окончании циклов ТО или Т4 данные с выходов блока 1 загружаютс  в четвертый регистр 52 и поступают на информационные входы-выходы 24. В обоих случа х по окончании операции формируетс  сигнал подтверждени .
Взаимодействие устройства с внешней микро-ЭВМ осуществл етс  асинхронно. При этом микро-ЭВМ никак не вмешиваетс  в работу устройства, а имеет лишь пассивный доступ к блоку 1 пам ти как к обычной пам ти с произвольным доступом.
В циклах Т1 иТ2 осуществл етс  запись в блок 1 пам ти соответственно старшего и младшего байтов принимаемых данных, загружаемых в первый регистр 11.
Старшие разр ды принимаемых данных загружаютс  также во второй регистр 12 с целью анализа блоком 3 кода принимаемых данных.
В циклах Т5 и Т6 осуществл етс  чтение из блока 1 пам ти соответственно старшего и младшего байтов передаваемых данных и загрузка их в третий регистр 16с целью их последующего вывода через второй регистр сдвига 17 на выход 29 устройства. Старшие разр ды данных, загружаемых в третий регистр 16, через буфер 20 поступают на вход блока 3 с целью анализа кода передаваемых данных.
В цикле ТЗ осуществл етс  чтение данных, прин тых в обратном канале, и запоминание четырех старших разр дов в буферном регистре 7. Информаци  считываетс  из 0-х  чеек приемных подобластей блока 1 пам ти. Состо ние регистра 7 поступает на вход блока 3 с целью анализа кода данных, прин тых в обратном канале.
В цикле ТЗ обеспечиваетс  передача адреса на блок 1 пам ти через мультиплексор 2 с преобразовател  кодов 5, который преобразует код пр мого канала в код обратного канала.
В цикле Т7 осуществл етс  запись в блок 1 пам ти на место считанного в цикле Т5 байта-кода Речь/даные с целью автоматической инициализации пам ти после вывода команд и сообщений. При этом в данном цикле открываютс  выходы формировател  кода 6, формирующего на своих выходах код Речь/данные.
В циклах Т1, Т2, Т5, Т6, Т7 мультиплексор 2 передает на адресный вход блока 1 пам ти адрес, формируемый блоком 3 на своих выходах.
Дл  возможности параллельного приема сообщений по каждому каналу, передачи сообщений или команд установлени  соединений из блока 1 пам ти необходимо
хранить и выдавать текущие адреса подобластей блока 1 пам ти. Эту функцию выполн ет блок 3 формировани  адресов.
Поскольку информаци  принимаетс  и
5 передаетс  не одновременно, текущие адреса дл  каждой подобласти блока 1 пам ти, соответствующие разным канальным интервалам , будут различными и зависеть от вида передаваемой или принимаемой информа0 ции. Так при приеме или передаче сообщени  текущий адрес каждый раз должен увеличивать на единицу. При передаче команд текущий адрес увеличиваетс  на 1 лишь при обнаружении подтверждени  в
5 обратном канале. При передаче или приеме кодов Свободно, Зан то, Нет св зи, Неисправность текущий адрес инициализируетс . Блок 3  вл етс  одним из основных в предлагаемом устройстве. Он
0 выполн ет функцию формировани  адресов дл  блока 1 пам ти в режиме разделени  времени (как и все устройство) дл  каждого канала.
В блоке 3 формировани  адресов име5 етс  первый счетчик 34, формирующий текущие отсчеты. Канальные отсчеты дл  каждого канального интервала записываютс  и хран тс  в узле запоминани  30, представл ющем собой оперативное запо0 минающее устройство с произвольной выборкой . Номер канального интервала (адрес подобласти блока 1) формируетс  вторым счетчиком 35.
Первый арифметико-логический узел 31
5 обеспечивает формирование текущего адреса путем некоторой операции над состо нием первого счетчика 34 (С) и содержимым узла 30(А). Второй АЛУ 38 обеспечивает формирование канальных отсчетов, запи0 сываемых в узел 30, путем операции над состо нием первого счетчика 34 (С) и содержимым четвертого регистра 32 (В), в который загружаетс  текущий адрес.
Таким образом, блок 3 как бы выполн ет
5 функцию 2К счетчиков, где К - число канальных интервалов, поскольку адреса формируютс  как дл  приема, так и дл  передачи. При этом благодар  использованию относительных отсчетов обеспечиваетс  периоди0 ческа  самоинициализаци  текущих адресов, что повышает надежность устройства .
Операции,выполн емые первым и вторым АЛУ 31 и 38, приведены ниже. Код опе5 рации формируетс  кодопреобразователем 37 и зависит от прин того кода (от блока 9) в цикле приема, переданного кода (блок 15) в циклах передачи, и кода, прин того в обратном канале, прочитанного в цикле ТЗ и
загруженного в буферный регистр 7. Первый АЛУ 31 вычисл ет значение текущего адреса дл  блока 1. Второй АЛУ 38 вычисл ет код, записываемый в узел 30.
В цикле ТО организованы цикл чтени  узла 30 запоминани  и загрузка в четвертый регистр 32 результата операции первого АЛУ 31: С-А - если прин т код Сообщение (вывод адреса, увеличенного на единицу), С-А-1 - если прин т код Речь/данные (вывод текущего адреса), О-в остальных случа х (установка 0-го адреса).
В цикле Т2 организован цикл записи в узел 30 результата операции второго АЛУ 38: С-В - если прин т код Речь/данные или Сообщение (сохранение текущего адреса ), С - в остальных случа х (инициализаци  текущего адреса).
В цикле Т4 организованы цикл чтени  узла 30 и загрузка в четвертый регистр 32 результата операции первого АЛУ 31: С-В - если в обратном канале прин т код Подтверждение (вывод адреса, увеличенного на единицу), С-А-1 - в остальных случа х (вывод текущего адреса).
В цикле Тб организован цикл записи в узел 30 результате операции второго АЛУ 38: С-В - если передаетс  код Команда, Начало или код Речь/данные без подтверждени  в обратном канале (сохранение текущего адреса), С - в остальных случа х (инициализаци  текущего адреса).
Запись в узел 30 запрещена, если принимаетс  код Конец или Команда, либо передаетс  код Сообщение или код Начало без подтверждени  в обратном канале (увеличение текущего адреса на единицу).
Запись в блок 1 пам ти в цикле Т7 разрешена , если передаетс  код Подтверждение , Команда или Начало.
Запись в блок 1 пам ти в циклах Т1, Т2 запрещена, если принимаетс  код Речь/данные.
Второй счетчик 35 инициализируетс  сигналом 25 цикловой синхронизации. По перепаду 0-1 сигнала цикловой синхронизации формирователь 36 формирует сигнал сброса, который также инициализирует блок 4.
В исходном состо нии после инициализации блока 1 пам ти кодом Свободно во все  чейки узла 30 посто нно записываетс  состо ние первого счетчика 34. Первое АЛУ 31 выполн ет операцию С-А-1, благодар  чему на адресном выходе блока 3 формируетс  код О дл  всех каналов. Коды Неисправность, Нетсв зи, Зан то вызывают то же действие, что и код Свободно .
При приеме сообщени  по одному из каналов каждый код Сообщение по этому
каналу вызывает запись в узел 30 результата операции второго АЛУ 38 С-В. Первое АЛУ 31 выполн ет операцию С-А, обеспечива  постепенное увеличение текущего адреса на единицу. Код Начало, следующий в начале пакета сообщени , инициализирует адрес данной приемной подобласти блока 1 путем разрешени  записи состо ни  первого счетчика 34 в узел 30 и этим обеспечивает
0 запись поступающего сообщени  в начале данной подобласти.
Поступление кода Конец вызывает установку на выходе первого АЛУ 31 кода О, вызыва  запись Конец в 0-ю  чейку
5 данной подобласти. При передаче пакета сообщени  коды Начало и Сообщение вызывают запрет записи в узел 30, благодар  чему обеспечиваетс  постепенное увеличение текущего адреса на единицу. Вывод
0 кода Конец вызывает инициализацию текущего адреса в узле 30 дл  данного канала. В циклах приема вс  принимаема  информаци  записываетс  в соответствующие подобласти области принимаемых данных
5 блока 1 пам ти. При Этом коды Конец, Подтверждение, Свободно, Неисправность , Нет св зи, Зан то всегда записываютс  в 0-е  чейки подобластей блока 1. В циклах передачи вс  передаваема 
0 информаци , кроме кодов Речь/данные , выводитс  в выходной тракт через коммутатор 21. При обнаружении кода Речь/данные коммутатор 21 переводитс  на передачу информации с второго инфор5 мационного входа 28.
С целью самоинициализации передающей области блока 1 пам ти на место переданных кодов Начало, Команда, Подтверждение в блок 1 пам ти записыва0 етс  код Речь/данные.
Дл  установлени  соединени  через коммутационное поле в свободный канал необходимо послать пакет сообщени , включающий команды установлени  соеди5 нени . Дл  этого в свободную подобласть передающей области блока 1 пам ти со стороны внешней микро-ЭВМ необходимо записать требуемую последовательность команд и пакет сообщени .
0 Рассмотрим дл  примера один передающий канал. В исходном состо нии блок 1 инициализирован кодом Свободно. Блок 3 в этом случае формирует на своем выходе код О дл  каждого канала. Код Свободно
5 выводитс  в каждом канальном интервале. Блок 3 анализирует старшие биты и, в зависимости от кода, выполн ет соответствующую операцию и формирует код О. То есть из блока 1 выводитс  код свободно из 0-й  чейки соответствующей области.
После того, как из внешней микро-ЭВМ в данную область блока 1 будет записан пакет команд установлени  соединени , на выход в данный канал выводитс  перва  команда. Код Команда поступает на блок 3, который продолжает формировать код О в данном канале с целью возможности получени  подтверждени  о выполнении 1-й команды . Чтобы из блока 1 повторно не выводилась 1-  команда, после ее вывода она стираетс  в цикле Т7 кодом Речь/данные и из блока 1 на вывод вывод тс  эти коды, пока в обратном канале не поступит код Подтверждение. При поступлении кода подтверждени  (считываетс  из блока 1 в буферный регистр 70 блок 3 должен обеспечить увеличение адреса на единицу с целью возможности вывода следующей команды . Далее процесс аналогично повтор етс  дл  всех команд пакета.
При передаче пакета сообщени  все происходит аналогично, за исключением того , что адрес увеличиваетс  на 1 без ожидани  подтверждени  в обратном канале.
Вызываемый модуль обнаруживает вызов со стороны вызывающего модул  определением перехода приемного канала из стро  Свободно в состо ние Конец.
Прием сообщени  начинаетс  с по влени  кода Начало. Код Начало инициализирует адрес подобласти приемной области болка 1 пам ти. Коды пакета сообщени  записываютс  в данную подобласть начина  с первой  чейки. Код Конец записываетс  в данную подобласть в 0-ю  чейку дл  возможности определени  поступлени  всего сообщени  путем сканировани  со стороны внешней микро-ЭВМ только 0-х  чеек приемных подобластей блока 1 пам ти.
Технико-экономические преимущества предлагаемого устройства по сравнению с прототипом следующие.
Обеспечиваетс  управление установлением соединени  одновременно по всем каналам за счёт введени  блоков 3, 5, 6, 7, сокращение аппаратурных затрат за счет объединени  функции запоминани  информации в одном блоке 1 пам ти и использовани  одних и тех же схем адресации, входных и выходных регистров дл  записи и считывани  на всех канальных интервалах последовательно, использование дл  передачи сообщений, установлени  соединений, подтверждени  установлени  соединени  и дл  обмена речевой информацией одних и тех же дуплексных трактов с временным уплотнением каналов за счет возможности кодировани  информации в старших разр дах , что исключает необходимость дополнительных линий св зи, повышение
быстродействи  и надежности системы коммутации , благодар  возможности задани  состо ний передающих каналов и запоминани  состо ний приемных каналов в определенных  чейках блока 1 пам ти, что обеспечивает более быстрое и надежное взаимодействие с внешней средой, возможность использовани  дл  диагностики трактов с временным уплотнением каналов.

Claims (1)

  1. Формула изобретени 
    Устройство дл  автоматического установлени  соединений и обмена сообщени ми , содержащее формирователь управл ющих импульсов, блок пам ти, входы которого подключены к выходам блока последовательно-параллельных преобразователей , первые входы блока параллельнопоследовательных преобразователей подключены к выходам блока пам ти, о т- личающеес  тем, что, с целью повышени  скорости установлени  соединени , в него введены последовательно соединенные блок формировани  адресов, преобразователь кодов и мультиплексор, выход которого подключен к адресным входам блока пам ти, буферный регистр, выходы которого подключены к первым входам блока формировани  адресов, формирователь кода, выходы которого соединены с входами блока пам ти и блок сопр жени , первые выходы которого подключены к вторым входам мультиплексора, третьи и четвертые
    входы которого подключены соответственно к первым и вторым выходам блока формировани  адресов, вторые и третьи входы которого подключены соответственно к первым выходам блока параллельно-последовательных и блока последовательно- параллельных преобразователей, первый и второй управл ющие входы которого соединены соответственно с первым и вторым выходом формировател  управл ющих импульсов , третий и четвертый выходы которого подключены соответственно к первому и второму управл ющему входу блока параллельно-последовательных преобразователей , третий управл ющий вход которого
    объединен с третьим управл ющим входом блока последовательно-параллельных преобразователей, первыми управл ющими входами мультиплексора, блока формировани  адресов и подключен к п тому
    выходу формировател  управл ющих импульсов , шестой и седьмой выходы которого подключены соответственно к второму и третьему управл ющим входам блока формировани  адресов, первый и второй управ- л ющие выходы которого подключены
    соответственно к первому и второму входам формировател  управл ющих импульсов, восьмой управл ющий выход которого подключен к четвертому управл ющему входу блока формировани  адресов и второму управл ющему входу мультиплексора, третий управл ющий вход которого подключен к дев тому выходу формировател  управл ющих импульсов, дес тый и одиннадцатый выход которого соединены с соответствующими управл ющими входами формировател  кода и блока пам ти, выходы которого соединены с информационными входами блока сопр жени  и буферного регистра , управл ющий вход которого объединен с четвертым управл ющим входом мультиплексора и подключен к двенадцатому выходу формировател  управл ющих импульсов, тринадцатый выход которого соединен с п тыми управл ющими входами мультиплексора и блока формировани  адресов, а также управл ющим входом блока сопр жени , выход которого подключен к третьему входу формировател 
    управл ющих импульсов, четырнадцатый выход которого соединен с четвертым управл ющим входом блока параллельно- последовательных преобразователей,
    тактовый вход которого объединен с соответствующими входами блока последовательно-параллельных преобразователей и формировател  управл ющих импульсов и  вл етс  входом тактовой синхронизации
    устройства, входом цикловой синхронизации которого  вл етс  шестой вход блока формировани  адресов, причем информационные входы блока пам ти подключены к вторым выходам блока сопр жени , информационные входы-выходы которого  вл ютс  соответствующими входами-выходами устройства, первыми и вторыми информационными входами и информационными выходами которого  вл ютс  соответственно информационные входы блока последовательно-параллельных преобразователей, вторые входы и вторые выходы блока параллельно-последовательных преобразователей .
    25
    t29 28
    Фиг.З
    от б/юка4
    Фиг А
SU894759491A 1989-11-20 1989-11-20 Устройство дл автоматического установлени соединений и обмена сообщени ми SU1737760A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894759491A SU1737760A1 (ru) 1989-11-20 1989-11-20 Устройство дл автоматического установлени соединений и обмена сообщени ми

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894759491A SU1737760A1 (ru) 1989-11-20 1989-11-20 Устройство дл автоматического установлени соединений и обмена сообщени ми

Publications (1)

Publication Number Publication Date
SU1737760A1 true SU1737760A1 (ru) 1992-05-30

Family

ID=21479779

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894759491A SU1737760A1 (ru) 1989-11-20 1989-11-20 Устройство дл автоматического установлени соединений и обмена сообщени ми

Country Status (1)

Country Link
SU (1) SU1737760A1 (ru)

Similar Documents

Publication Publication Date Title
US4377859A (en) Time slot interchanger and control processor apparatus for use in a telephone switching network
US4157458A (en) Circuit for use either as a serial-parallel converter and multiplexer or a parallel-serial converter and demultiplexer in digital transmission systems
US4413338A (en) Communication system for interconnecting a plurality of asynchronous data processing terminals
US4524440A (en) Fast circuit switching system
US3961138A (en) Asynchronous bit-serial data receiver
WO1985002735A1 (en) Time-slot interchanger for fast circuit switching
US4564936A (en) Time division switching network
US4769813A (en) Ring communication system
USRE32900E (en) Fast circuit switching system
US4028495A (en) Time division communication system adapted to structural expansion
RU2142646C1 (ru) Система для мультиплексирования/демультиплексирования данных межпроцессорного обмена в режиме асинхронной передачи при обмене в режиме асинхронной передачи
SU1737760A1 (ru) Устройство дл автоматического установлени соединений и обмена сообщени ми
US3881064A (en) Pulse code modulation time division switching system
US3859467A (en) Method of operating file gates in a gate matrix
US4060698A (en) Digital switching center
US3558827A (en) Telephone switching system with independent signalling channels employing time-division multiplex
US4815070A (en) Node apparatus for communication network having multi-conjunction architecture
EP0409168B1 (en) Elastic store memory circuit
JP2527994B2 (ja) 通話路導通試験方式
SU1125617A1 (ru) Устройство дл сопр жени вычислительной машины с аппаратурой передачи данных
SU1538172A1 (ru) Устройство дл сопр жени оконечного устройства с мультиплексным каналом передачи информации
SU1083174A1 (ru) Многоканальное устройство св зи дл вычислительной системы
SU1282108A1 (ru) Устройство дл сопр жени датчиков с ЭВМ
SU1410041A1 (ru) Устройство дл сопр жени абонентов с ЭВМ
SU1464165A1 (ru) Устройство дл сопр жени вычислительной машины с каналами св зи