SU1716500A1 - Information input device - Google Patents
Information input device Download PDFInfo
- Publication number
- SU1716500A1 SU1716500A1 SU894758985A SU4758985A SU1716500A1 SU 1716500 A1 SU1716500 A1 SU 1716500A1 SU 894758985 A SU894758985 A SU 894758985A SU 4758985 A SU4758985 A SU 4758985A SU 1716500 A1 SU1716500 A1 SU 1716500A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- group
- decoder
- inputs
- key
- outputs
- Prior art date
Links
Landscapes
- Input From Keyboards Or The Like (AREA)
Abstract
Изобретение относитс к вычислительной технике и автоматике и может быть использовано дл ввода информации в ЭВМ. Цель изобретени - снижение энергопотреблени и упрощение устройства. Устройство содержит матрицу коммутационных элементов 1, группу ключей 2, входы 6 и 9, группу элементов нагрузки 3, ключ 4 и дешифратор 5. За счет различных проводимостей транзисторов ключа 4 и ключей 2 питание на дешифратор 5 подаетс только при замыкании контактов матрицы 1,The invention relates to computing and automation and can be used to enter information into a computer. The purpose of the invention is to reduce power consumption and simplify the device. The device contains a matrix of switching elements 1, a group of keys 2, inputs 6 and 9, a group of load elements 3, a key 4 and a decoder 5. Due to the different conductivities of the transistors of the key 4 and the keys 2, the decoder 5 is powered only when the contacts of the matrix 1 are closed,
Description
Изобретение относитс к цифровой вычислительной технике и автоматике и может быть использовано дл ввода, информации в ЭВМ.The invention relates to digital computing and automation and can be used to enter information into a computer.
Целью изобретени вл етс снижение энергопотреблени и упрощение устройства.;The aim of the invention is to reduce power consumption and simplify the device .;
На чертеже представлена функциональна схема устройства.The drawing shows the functional diagram of the device.
Устройство содержит матрицу элементов коммутации 1, группу ключей 2, группу элементов нагрузки 3 ключ 4 и дешифратор 5, управл ющий вход 6, информационные выходы 7, известительный выход 8 и управл ющий вход 9.The device contains a matrix of switching elements 1, a group of keys 2, a group of elements of loading 3 a key 4 and a decoder 5, a control input 6, information outputs 7, a notification output 8 and a control input 9.
В качестве ключа 4 в устройстве используетс транзистор р-п р-про- водимости, а ключи 2 группы выполнены на транзисторах п-р-п-проводи- мости. Дешифратор 5 выполнен на I базе ППЗУ.As the key 4, the device uses a p-p p-transistor, and the keys of group 2 are made on p-p-transistors. The decoder 5 is made on the basis of the EPROM.
Если ни один контакт матрицы 1 не замкнут, то ключи 2 и 4 закрыты, питание на дешифратор 5 не подаетс и известительный сигнал на выходе 8 не формируетс , и питание на дешифратор 5 не подаетс . Потребление энергии схемой минимально.If no contact of matrix 1 is closed, then keys 2 and 4 are closed, power is not supplied to decoder 5, and a signal is not generated at output 8, and power is not supplied to decoder 5. The power consumption of the circuit is minimal.
При замыкании какого-либо контакта матрицы 1 откроетс ключ 4 за счет протекани базового тока транзистора через переход эмиттер-база .соответствующего транзистора группы ключей 2 либо непосредственно с шины первой строки матрицы. На выходе 8 по витс известительный сигнал. Через открытый ключ 4 будет подано напр жение питани на дешифратор 5.When any contact of matrix 1 closes, key 4 is opened by flowing the base current of the transistor through the emitter-base junction of the corresponding transistor of key group 2 or directly from the bus of the first row of the matrix. At exit 8, a Witness signal is heard. Through the public key 4, the voltage will be applied to the decoder 5.
Одновременно будут сформированы сигналы низкого уровн напр жени на информационных входах дешифратора 5 с соответствующего элемента нагрузки 3 и ключа 2 группы.At the same time, low voltage signals will be generated at the information inputs of the decoder 5 from the corresponding load element 3 and key 2 of the group.
i СОi WITH
оэ спoh cn
По известительному сигналу 8 ЭВМ установит активные.уровни на управл ющих входах 6 и 9 дешифратора и считает код нажатой клавиши матрицы с информационных выходов 7 дешифратора 5 Коды клавиш записываютс в соответствующие адреса ППЗХ дешифратора 5 при программировании. После отпускани клавиши оператором пи- тание с дешифратора 5 будет сн то, и устройство перейдет в режим малого электропотреблени .Using the signal 8, the computer sets the active levels at the control inputs 6 and 9 of the decoder and reads the code of the pressed matrix key from the information outputs 7 of the decoder 5 The key codes are written to the corresponding addresses of the decoder 5 of the decoder 5 during programming. After the key is released by the operator, power will be removed from the decoder 5, and the device will switch to low power consumption mode.
Ф о р м у л а изобретени F o rmu l invention
Устройство дл ввода информации, содержащее матрицу коммутационных элементов, группу ключей, группу элементов нагрузки, ключ и дешифратор , выходы матрицы коммутационных элементов соединены с входами ключей I A device for entering information containing a matrix of switching elements, a group of keys, a group of load elements, a key and a decoder, the outputs of the matrix of switching elements are connected to the inputs of keys I
группы, выходы которых подключены к первой группе информационных входов дешифратора, выходы которого вл ютс информационными выходами устройства , втора группа информационных входов дешифратора подключена к выходам элементов нагрузки группы, входы которых объединены между собой отличающеес тем, что, с целью снижени электропотреблени и упрощени устройства, вход ключа соединен с входами элементов нагрузки группы, выходы которых соединены с входами матрицы коммутационных элементов, выход ключа соединен с входами питани дешифратора и ключей группы и вл етс иэвеститель- ным выходом устройства, управл ющие входы дешифратора вл ютс управл ющими входами устройства.the groups whose outputs are connected to the first group of information inputs of the decoder, the outputs of which are informational outputs of the device, the second group of information inputs of the decoder are connected to the outputs of load elements of the group whose inputs are interconnected, in order to reduce power consumption and simplify the device, the key input is connected to the inputs of the load elements of the group, the outputs of which are connected to the inputs of the matrix of switching elements, the output of the key is connected to the power inputs of the decipher The controller and keys of the group and is the investment output of the device, the control inputs of the decoder are the control inputs of the device.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894758985A SU1716500A1 (en) | 1989-08-18 | 1989-08-18 | Information input device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894758985A SU1716500A1 (en) | 1989-08-18 | 1989-08-18 | Information input device |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1716500A1 true SU1716500A1 (en) | 1992-02-28 |
Family
ID=21479536
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU894758985A SU1716500A1 (en) | 1989-08-18 | 1989-08-18 | Information input device |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1716500A1 (en) |
-
1989
- 1989-08-18 SU SU894758985A patent/SU1716500A1/en active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1198504, кл. G об F 3/02, 1983. Авторское свидетельство СССР № Т405043, кл. G Об F 3/02, 1986. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR950020069A (en) | Data driver | |
SE8301128L (en) | CONTROL CIRCUIT FOR MONOLITIC INTEGRATABLE LOADS | |
JPS5480041A (en) | Decoder circuit using power switch | |
KR960015196A (en) | Semiconductor device, and arithmetic unit, signal converter, and signal processing system using the semiconductor device | |
KR910008424A (en) | Semiconductor integrated circuit device with inspection circuit | |
KR910015127A (en) | DA converter | |
CH627616B (en) | VOLTAGE SELECTOR CIRCUIT. | |
SU1716500A1 (en) | Information input device | |
KR860003712A (en) | Logic Gate Circuit | |
KR960012016A (en) | Address input buffer with signal converter | |
DE60014986D1 (en) | Differential output stage for three states | |
KR100209553B1 (en) | A circuit for testing key input | |
KR870001581Y1 (en) | Zoom varying control circuit of image camera | |
KR920004868Y1 (en) | Locker using logic circuit | |
JPS61112220A (en) | Data terminal equipment | |
KR860002616Y1 (en) | Binary logic signal output circuit | |
RU2025041C1 (en) | Commutator | |
KR940003194A (en) | Current switch circuit of digital-to-analog converter | |
SU1322464A1 (en) | Relay flip-flop | |
SU1550614A1 (en) | Reversing current switch for control of inductive load | |
SU731585A1 (en) | Switching device | |
KR900006921Y1 (en) | Electronic lock device | |
SU1624681A1 (en) | Static switch | |
KR910012884A (en) | Keypad switch input system | |
JPS5583339A (en) | Signal converter circuit |