SU1714803A2 - Переключатель тока - Google Patents
Переключатель тока Download PDFInfo
- Publication number
- SU1714803A2 SU1714803A2 SU904784646A SU4784646A SU1714803A2 SU 1714803 A2 SU1714803 A2 SU 1714803A2 SU 904784646 A SU904784646 A SU 904784646A SU 4784646 A SU4784646 A SU 4784646A SU 1714803 A2 SU1714803 A2 SU 1714803A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- transistor
- base
- transistors
- resistor
- control
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
Description
Изобретение относитс к импульсной технике и может быть использовано дл реверсивного управлени пол ризованными реле и другими злектромагнитными устройствами .
Целью изобретени вл етс повышение надежности переключател за счет задержки включени первого плеча мостовой схемы по окончании выключени второго и наоборот.
На фиг. 1 представлен пример выполнени схемы электрической принципиальной лредложенного устройства.
Устройство содержит первый 1 и второй 2 силовые транзисторы первого типа проводимости , третий 3 и четвертый 4 силовые транзисторы второго типа проводимости, первые управл ющие 5 и блокирующий 6 транзисторы первого типа проводимости, вторые управл ющий 7 и блокирующий 8 транзисторы второго типа проводимости, семь резисторов 9... 15. Коллекторы первого 1 и четвертого 4 силовых транзисторов подключены к первому выводу нагрузки 16, второй вывод которой соединен с коллекторами второго 2 « третьего 3 силовых транзисторов , эмиттеры первого 1 и второго 2 силовых транзисторов подключены к первой шине 17 питани . Эмиттеры третьего 3 и четвертого 4 силовых транзисторов-соединены с второй шиной 18 питани , база первого силового транзистора 1 подключена к эмиттеру первого управл ющего транзистора 5, коллектор которого через первый резистор 9 соединен с базой третьего силового транзистора 3 а база подключена к коллектору первого блокирующего транзистора 6, база которого через второй резистор 10 соединена с первой входной шиной 19, а эмиттер подключен к первой шине 17 питани , коллектор второго управл ющего транзистора 7 соединен с первым выводом третьего резистора 11, а база подключена к первому выводу четвертого резистора 12 и коллектору второго блокирующего транзистора В,база которого соединена с первым выводом п того резистора 13, первый вывод шестого резистора 14 подключен к BTOJJOH
входной шине 20, база второго силозогл транзистора 2 соединена с вторыг-л выподог третьего резистора И, г ервь;й (orfvрого через седьмой резистор 15 г:о,;;/;очен к базе первого блокирующего транзистора 6,-коллектор которого соединен с вторым выводом четвертого резистора 12, эмиттеры вторых управл ющего и блокирующего транзисторов 7 м 8 соответствеино подключены к базе четвертого силового транзистора 4 и второй шмне 18 питани , второй ьывод п того резистора 13 соединен с коллектором первого управл ющего транзистора 5,второй вывод шестого резистора 14 подключен к базе второго управл ющего транзистора 7. Кроме того, база второго блокирующего транзистора 8 через восьмой резмстор 21 соединена с третьей вх.одкой шиной 22, база первого управл ющего трз; iзистора 5 через дев тый резмстор 23 гидключена к четвертой входной щкне 24. Дл статического режима управлени
.перва входна шина 19 через зосьмой резистор 21 подключена к базе второго блокирующето транзмстора 8,Дл режима управлени с помощью источника питани перва шина 17 г-И-ачи через диод 25 соединзкэ с дополните/ ь-К;й
.входной шиной 26, котора чере;-1 восьмой резистор 21. подк/момена к базе rnopfjro 6лг кирующего траизистора 8 {даннао свчз1, на
чертеже не показана), китора ЧЗПРЗ кииденеатор27 соединена со второй ил.чгои 18 питани , база второго управл ющее;: гракзистора 7 через первый дополн.:4Тй.м:i,;ый рс зистор 28 подключена к первой . питани ,
Также на чертеже показана шина 29, котора в режиме статического ytrp3E.nf;i;;-1. подключена к первой и третьей вхс.дньгм шинам 19 и 22,
Кроме того, на чертеже показг-нь второй 30 и третий 31 допол.нительные резисторы , включенные между коллекгорати четвертого силового транзистора 4 и базой первого блокирующего транзистора . 6 и между коллектором первого силового транзистора 1 и базой второго блокируюгцего транзистора 8, соотзетстеенно,
Переключатель тока работает следующим образом. Во всех режимах управлени устройство работает также как и известное, Второй и третий дополнительные размсторы на работу устройства практически не вли ют, так как лищь дублируют с задержкой , равной времени выключени силовых транзисторов 1 или 4, потенциалы нэ базах блокирующих транзисторов 8 и 6, формируемые на колл/гкторах управл ющих транзисторов 5 и 7 и передаваемые чере.з
резисторы 13 м 15, соответственно. Пусть течерь. нззав/1Г, от ре.жи)ма управлени , устпоцстг х нюсод щеес в первом состо |-п-:и (тг5амз.гсторы 2, 1, 6, 7 открыты, транзиогоры 1, 3,5, В закрыты) переводитс во второй о раизисторы 1, 3, 5, 8 открыты, транSMCTOi .ib.; 2, 4, 6, 7 закрыты), -и затем через врем Meiibijjee, чем врем выключени транзистора 4 снова г йреводг/1тс в первое со0 сто ние,
В этог.1 случае, происходи г относительно быстрое .ание транзисторов 5 и 7 ускор емое действием положительной обратной са зи. При отсутствии дополнмтельIjoro резистора 30, ничто не преп тствует быстрому OTKDbisaMMio транзисторов 5, 3, 1, п о прмво,цит к сквозному току теорб ически (неограниченной величины, через еще не закрытым транзистор 4 и уже открытый транзистор 1, При наличии дополнительного разистора 30, до нор пока не закроетс транзистор 4, потенциал на его коллекторе через резистор 30 удерживает транзистор 6 п открыгом СОСТОЯВ /, соторь й преп тству ji BK/uoMGHUso тран.з1 сторов 5, 3, 1. После окончани процесса рассасывани неоснов Ь .:-;. иос.лт8лей на базе транзистора 4 (запиозии трэн , 4) трзнзйстор 6 зап1гр ес л устройство переходит во втолее состо ние.Аизлоги-: (о устройство работает при к псапде го кз второго состо ни в первое, :: затем за врем , f.eHbfj.:e чем г;ре.1 зыклю:ен1/: трзкз Ютора 1 оп ть в первое состо :пле Прм этом, за счет удерживаний тр |;- зисгора 8, с помои,ьк резисторз 31, в oткpытo i сосголг 1.1и на врем вык/1юч8Н 1 трачзмстора 1. искл;очаетс сквозной ток,:--:оторый возник бы npi-i преж,дезремениом
0КрЫВ2ИИ1-: ТрЭНЗИСТОра 4-.
Г1р 1веденна выше защита от сквозных токов эффективна при допу.цеиии, что врем выкпю.чеии транзисторов 4, 1 больше,
;.ли равно времени выключен / транзисторов 2 м 3 соответственно. Это допущение справедливо поскольку ток базы транзисторов 4 и 1 больще тока базы транзмсторов 2 ш 3 на вепичину тока базы транзисторов 7 и
5 соответственно. Т.е. транзисторы 4 и 1, при том же токе ко.п.пектора что и транзисторы 2 и 3 имеют больший ток ба.зы, т.е, больше насыщение и врем рассасывани (выключени ). Очевидно, что формирозание
токов транзисторов 4 и 7,5 и 1 производитс с помощью либо резистора 12, либо с помощь резисторов 14 и 23 сопротивление которых может быть выбрано такирл, чтобы скомпенсировать разброс транзисторон 4 и 1, 2 к 3 пг.) , к чем, при интегральной технологии или подборе транзисторов по усилению, обычно необходимость отсутствует ,
Использование предложенного технического решени , по сравнению с прототипом обеспечило безотказную работу устройства при любых временных соотношени х при подаче и сн ти управл ющих сигналов, что значительно упростило управл ющее устройство за счет сн ти выше описанных ограничений.
Claims (1)
- Формула изобретени Переключатель тока авт. св. N 1649654, отличающийс тем, что, с целью повышени надежности, в него введены второй и третий дополнительные резисторы , второй из которых включен между коллектором четвертого силового и базой первого блокирующего транзисторов, а третий включен между коллектором первого силового и базой второго блокирующего транзистора.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904784646A SU1714803A2 (ru) | 1990-01-19 | 1990-01-19 | Переключатель тока |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904784646A SU1714803A2 (ru) | 1990-01-19 | 1990-01-19 | Переключатель тока |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1649654 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1714803A2 true SU1714803A2 (ru) | 1992-02-23 |
Family
ID=21492702
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU904784646A SU1714803A2 (ru) | 1990-01-19 | 1990-01-19 | Переключатель тока |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1714803A2 (ru) |
-
1990
- 1990-01-19 SU SU904784646A patent/SU1714803A2/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1649654. кл. Н 03 К 17/66,1988. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5103116A (en) | CMOS single phase registers | |
JPS6361507A (ja) | 電力mosfetゲ−ト駆動回路 | |
US5130569A (en) | Power-on reset circuit | |
KR890005992A (ko) | 상보신호 출력회로 | |
EP0383554A3 (en) | Bimos tri-state output buffer | |
SU1714803A2 (ru) | Переключатель тока | |
JPH0154890B2 (ru) | ||
GB813860A (en) | Improvements in or relating to transistor circuits | |
IL109798A (en) | Non-inverter circuit | |
US4408137A (en) | Break-before-make solid state relay | |
US6292023B1 (en) | Spike-triggered asynchronous finite state machine | |
US3489922A (en) | Polarity sensitive bi-stable regenerative switching circuit | |
JPH05335917A (ja) | トランスファーゲート及びこれを用いたダイナミック型分周回路 | |
JPS5928296B2 (ja) | 電流スイツチ論理回路 | |
US3121846A (en) | Solid state commutator with sequentially operated oscillators | |
US3660690A (en) | Electrical adjustment of time-constant apparatus | |
JP2563570B2 (ja) | セット・リセット式フリップフロップ回路 | |
US2975305A (en) | Transistor line switch | |
KR100247419B1 (ko) | 길치 제거 회로를 이용한 이중화 액티브/스탠바이제어 방법 | |
JP2877305B2 (ja) | ダイオードスイッチ回路 | |
GB1598679A (en) | Digital data transmission system line driver circuits | |
US3334246A (en) | Technique for gating a vhf-uhf signal | |
US3237022A (en) | Pulse driver circuits | |
SU1359901A1 (ru) | Транзисторный переключатель | |
US3178585A (en) | Transistorized trigger circuit |