SU1709524A1 - Преобразователь сдвига фазы в код - Google Patents

Преобразователь сдвига фазы в код Download PDF

Info

Publication number
SU1709524A1
SU1709524A1 SU894630365A SU4630365A SU1709524A1 SU 1709524 A1 SU1709524 A1 SU 1709524A1 SU 894630365 A SU894630365 A SU 894630365A SU 4630365 A SU4630365 A SU 4630365A SU 1709524 A1 SU1709524 A1 SU 1709524A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
control unit
counter
Prior art date
Application number
SU894630365A
Other languages
English (en)
Inventor
Сергей Игоревич Созинов
Original Assignee
Предприятие П/Я А-3325
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3325 filed Critical Предприятие П/Я А-3325
Priority to SU894630365A priority Critical patent/SU1709524A1/ru
Application granted granted Critical
Publication of SU1709524A1 publication Critical patent/SU1709524A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  св зи аналоговых источников информации с цифровым вычислительным устройством. С целью повышени  быстродействи  в преобразователь сдвига фазы в код.содержащий формирователь 1 опорных сиг» налов, триггер 2, элемент И 5, счетчик 6, компаратор 7, шифратор 8, входную шину 10 и общую шину 11, введены элементы 3, 4 ИСКЛЮЧАЮЩЕЕ ИЛИ и блок 9 управлени . Блок 9 управлени  содержит триггеры 12, 13, 14 и шину 15 управлени . Дважды за период опорного сигнала на установочные входы счетчика 6 записываетс  с выхода шифратора 8 код, соответствующий  , если сдвиг по фазе превышает пол'овину периода. На счетный вход счетчика 6с выхода элемента И .5 поступает пачка импульсов, число которых пропорционально сдвигу по фазе внутри ^. При нулевом сигнале на шине 15 код в счетчике б не обнул етс . 1 з.п. ф-лы, 2 ил.

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  св зи аналоговых источников информации с цифровым вычислительным устройством.
Целью изобретени   вл етс  повышение быстродействи  преобразовател .
Структурна  схема преобразовател  представлена на фиг. 1; временна  диаграмма его работы - на фиг. 2.
Преобразователь сдвига фазы в код содержит формирователь 1 опорных сигналов, триггер 2, элементы 3 и 4 ИСКЛЮЧАЮЩЕЕ ИЛИ, элемент И 5, счетчик 6. компаратор 7. шифратор 8. блок 9 управлени , входную шину 10, общую шину 11. Блок 9 управлени  содержит триггеры 12, 13 и 14, шину 15 управлени .
Преобразователь работает следующим образом.
Сигналы на третьем, четвертом и первом выходах формировател  1 представлены на фиг. 2, а, б. в. Сигнал на втором выходе формировател  1 имеет вдвое большую частоту , чем сигнал на его первом выходе.
Входной сигнал поступает на компаратор 7, который формирует пр моугольные импульсы, соответствующие положительным полуволнам входного сигнала. Сигнал с выхода компаратора 7 (фиг. 2, г) в начале каждого измерительного интервала записываетс  в триггер 2 (фиг. 2, д) по сигналу с четвертого выхода формировател  1 (фиг. 2, б). Элемент 3 формирует сигнал антисовпадений выходной информации компаратора 1 и триггера 2 (фиг. 2, е), длительность которого пропорциональна фазовому сдвигу в пределах угла л входного сигнала по отношению к опорному. Элемент 4 формирует из сигнала с третьего выхода формировател  1
(фиг. 2а) и выходного сигнала триггера 2 сигнал, который через шифратор 8 записывает б счетчик 6 код N/2, соответствукзщий углу д .При наличии единичных сигналов на выходе триггера 12 (фиг. 2,з} и на выходе элемента 3 счетчик 0 осуществл ет счет по фронтам сигнала тактовой частоты с первого выхода формировател  1 (фиг. 2, в), прошедшего через элемент И 5 (фиг. 2, и). Таким образом, к моментам окончани  измерительных интервалов в счетчике 6 формируютс  оценки фазы, соответствующие этим интервалам (фиг. 2, л).
Г1ри наличии единичного сигнала на шине 15 управлени  (фиг. 2, ж) триггер 12 устанавливаетс  в 1 и открывает элемент И 5. По фронту сигнала с четвертого выхода формировател  1 на инверсном выходе триггера 13 формируютс  импульсы (фиг. 2, к), длительностью 8 четверть периода сигнала с первого выхода формировател  1, поступающие на вход управлени  записью счетчика 6. По этому импульсу выходной код шифратора 8 заноситс  в счетчик 6. На инверсном выходе триггера 14 формируетс  короткий отрицательный импульс, устанавлиёдющий в О триггер 13. Длительность выходного импульса Триггера 14 равен времени срабатывани  триггеров 13 и 14.
В результате при единичном управл ющем сигнале на шине 15 по каждому положительному фронту сигнала с четвертого выхода формировател  1 на выходе счетчика 6 формир тс  код, пропорциональный сдвигу по фазе входного сигнала 10 относительно опорного сигнала. При нулевом управл ющем сигнале на шине 15 триггеры 12 и 13 блока 9 наход тс  в нулевом состо нии . Элемент И 5 закрыт, код в счетчике 6 не обновл етс .
Формул а изобретени  1. Преобразователь сдвига фазы в код, содер)Кащйй формирователь опорных сигналов , первый выход которого соединен с первым входом элемента И, выход элемента
И соединен со счетным входом счетчика, установочные входы которого подключены к выходам шифратора, компаратор, первый и второй входы которого подключены соответственно к входной и общей шинам, триггер , о т л и ч а ю щ и и с   тем, что, с целью повышени  быстродействи  преобразовател , в него введены первый и второй элементы ИСКЛЮЧАЮЩЕЕ ИЛИ и блок
управлени , выход триггера соединен с первыми входами первого и второго элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, выходы которых соединены соответственно с вторь входом элемента И и входом шифратора, выход
компаратора соединен с информационным входом триггера и вторым входом первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ. второй и третий выходы формировател  опорнь|х сигналов соединены соответственно с первым
входом блока управлени  и вторым входом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ. четвертый выход формировател  опорных сигналов соединен с вторым входом блока управлени  и тактовым входом триггера,
Первый и второй выходы блока управлени  соединены соответственно с третьим входом элемента И и управл ющим входом счетчика.
2. Преобразователь по п. 1, о т л и ч а ющ и и с   тем, что блок управлени  содержит три триггера и шину управлени , соединенную с информационными входами первого и второго триггеров, тактовые входы третьего и первого триггеров  вл ютс  соответственно Первым и вторым входами блока управлени , пр мой выход первого триггера и инверсный выход второго триггера  вл ютс  соответственно первым и вторым выходами блока управлени , пр мой выход
второго триггера соединен с установочным входом третьего триггера, инверсный выход которого соединен с установочным входом второго триггера и информационным входом третьего триггера, а тактовый вход второго триггера подключен к тактовому входу первого триггера.

Claims (2)

  1. Формула изобретения
    1. Преобразователь сдвига фазы в код, содержащий формирователь опорных сигналов, первый выход которого соединен с первым входом элемента И, выход элемента
    И соединен со счетным входом счетчика, установочные входы которого подключены к выходам шифратора, компаратор, первый и второй входы которого подключены соответственно к входной и общей шинам, триггер, о т л и ч а ю щ и й с я тем, что, с целью повышения быстродействия преобразователя, в него введены первый и второй элементы ИСКЛЮЧАЮЩЕЕ ИЛИ и блок управления, выход триггера соединен с первыми входами первого и второго элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, выходы которых соединены соответственно с вторь^м входом элемента И и входом шифратора, выход компаратора соединен с информационным входом триггера и вторым входом первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ. второй и третий выходы формирователя опорных сигналов соединены соответственно с первым входом блока управления и вторым входом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, Четвертый выход формирователя опорных сигналов соединен с вторым входом блока управления и тактовым входом триггера, первый и второй выходы блока управления соединены соответственно с третьим входом элемента И и управляющим входом счетчика.
  2. 2. Преобразователь по п. 1, о т л и ч а ющ и й с я тем, что блок управления содержит три триггера и шину управления, соединенную с информационными входами первого и второго триггеров, тактовые входы третьего и первого триггеров являются соответственно Первым и вторым входами блока управления, прямой выход первого триггера и инверсный выход второго триггера являются соответственно первым и вторым выходами блока управления, прямой выход второго триггера соединен с установочным входом третьего триггера, инверсный выход которого сдединен с установочным входом второго триггера и информационным входом третьего триггера, а тактовый вход второго триггера подключен к тактовому входу первого триггера.
    ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж-35, Раушская наб., 4/5
    Производственно-издательский комбинат Патент, г. Ужгород, ул.Гагарина, 101
SU894630365A 1989-01-02 1989-01-02 Преобразователь сдвига фазы в код SU1709524A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894630365A SU1709524A1 (ru) 1989-01-02 1989-01-02 Преобразователь сдвига фазы в код

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894630365A SU1709524A1 (ru) 1989-01-02 1989-01-02 Преобразователь сдвига фазы в код

Publications (1)

Publication Number Publication Date
SU1709524A1 true SU1709524A1 (ru) 1992-01-30

Family

ID=21419642

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894630365A SU1709524A1 (ru) 1989-01-02 1989-01-02 Преобразователь сдвига фазы в код

Country Status (1)

Country Link
SU (1) SU1709524A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1470164. кл. Н 03 М 1/64, 1987.Побережский Е.С. Цифровые радиоприемные устройства. М., Радио и св зь, 1987, с, 78-80, рис. 3.21.3.22. *

Similar Documents

Publication Publication Date Title
SU1709524A1 (ru) Преобразователь сдвига фазы в код
SU1337819A1 (ru) Устройство счета фазовых циклов
SU798817A1 (ru) Устройство дл сравнени чисел
SU1737732A1 (ru) Устройство дл формировани счетных импульсов в преобразователе перемещени в код
SU1029193A1 (ru) Гибридное вычислительное устройство
SU711679A2 (ru) Устройство дл формировани импульсов разностной частоты
SU953717A2 (ru) Устройство программируемой задержки импульсов
SU750480A1 (ru) Устройство дл сравнени чисел с допусками
SU855656A1 (ru) Цифрочастотное вычислительное устройство
SU1495640A1 (ru) Устройство дл измерени перемещений
SU1510000A1 (ru) Устройство дл измерени колебаний скорости перемещени магнитной ленты
SU997240A1 (ru) Устройство задержки
SU1666964A1 (ru) Устройство дл измерени частоты вращени
SU1193658A1 (ru) Устройство дл сравнени двоичных чисел
SU767753A1 (ru) Устройство дл сравнени чисел
SU1014153A1 (ru) Многоканальный счетчик импульсов
SU1267411A1 (ru) Устройство дл дифференцировани частотно-импульсных сигналов
SU1196908A1 (ru) Устройство дл определени среднего значени
SU834713A1 (ru) Устройство дл определени знакапЕРВОй пРОизВОдНОй
SU1336216A1 (ru) Устройство задержки импульсов
SU1383473A1 (ru) Преобразователь серии импульсов в пр моугольный импульс
SU1187276A1 (ru) Многоканальный преобразователь частоты в код
SU1163334A1 (ru) Устройство дл вычислени отношени временных интервалов
SU1555835A1 (ru) Устройство дл синхронизации импульсов
SU687590A1 (ru) Преобразователь временных интервалов в код