SU1688380A1 - Фазовый дискриминатор - Google Patents

Фазовый дискриминатор Download PDF

Info

Publication number
SU1688380A1
SU1688380A1 SU894712387A SU4712387A SU1688380A1 SU 1688380 A1 SU1688380 A1 SU 1688380A1 SU 894712387 A SU894712387 A SU 894712387A SU 4712387 A SU4712387 A SU 4712387A SU 1688380 A1 SU1688380 A1 SU 1688380A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
phase discriminator
inverter
flip
Prior art date
Application number
SU894712387A
Other languages
English (en)
Inventor
Валерий Федорович Одиноков
Игорь Николаевич Козлов
Original Assignee
Рязанский Радиотехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рязанский Радиотехнический Институт filed Critical Рязанский Радиотехнический Институт
Priority to SU894712387A priority Critical patent/SU1688380A1/ru
Application granted granted Critical
Publication of SU1688380A1 publication Critical patent/SU1688380A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

Изобретение относитс  к радиотехнике и предназначено дл  выделени  разности фаз двух колебаний. Цель изобретени  - повышение точности детектировани  при отклонении формы входных импульсов от меандра. Фазовый дискриминатор содержит первый элемент И-НЕ 1, первый инвертор 2, второй инвертор 3, второй элемент И-НЕ 4, третий элемент И-НЕ 5, первый Вход1 Вход2 RS-триггер 6, второй RS-триггер 7, первый формирователь импульсов 8, третий инвертор 9, четвертый элемент И-НЕ 10, п тый элемент И-НЕ 11. четвертый 12 и п тый 13 инверторы, шестой элемент И-НЕ 14, второй формирователь импульсов 15, третий 16 и четвертый 17 RS-триггеры и четыре блока выделени  фронта сигнала 18-21. В предлагаемом фазовом дискриминаторе обеспе- чиваетс  повышенна  точность детектировани  при отклонении формы входных импульсов от меандра. Предлагаемый фазовый дискриминатор сохран ет работоспособность при любой скважности входных импульсов, если эти импульсы имеют хот  бы и малое перекрытие во времени . 1 ил. ел С о 00 со со 00 о

Description

Изобретение относитс  к радиотехнике и предназначено дл  выделени  разности фаз двух колебаний.
Цель изобретени  - повышение точности детектировани  при отклонении формы входных сигналов от меандра.
На чертеже представлена принципиальна  электрическа  схема предлагаемого фазового дискриминатора.
Фазовый дискриминатор содержит первый элемент И-НЕ 1, первый 2 и второй 3 инверторы, второй 4 и третий 5 элементы И-НЕ. первый 6 и второй 7 RS-триггеры, первый формирователь импульсов 8, третий инвертор 9, четвертый 10 и п тый 11 элементы И-НЕ, четвертый 12 и п тый 13 инверторы.шестой элемент И-НЕ 14. второйфор- мирователь импульсов 15, третий 16 и четвертый 17 RS-триггеры, первый 18, второй 19, третий 20 и четвертый 21 блоки выделени  фронта сигнала.
Предлагаемый фазовый дискриминатор работает следующим образом.
Условно принимают последовательность импульсов на первом входе эталонной . По отношению к передним фронтам импульсов этой последовательности оценивают положени  передних фронтов импульсов последовательности на втором входе фазового дискриминатора. Если передний фронт импульса эталонной последовательности по вл етс  раньше того же фронта импульса на втором входе, то считают , что имеет место положительный сдвиг фаз {формируетс  сигнал Х& ), если наоборот, то отрицательный (Х ).
Третий 16 и четвертый 17 RS-триггеры формируют стробы, во врем  действи  которых возможен положительный или отрицательный сдвиг фаз. Формирование этих стробов и их расположение на временной оси по отношению к остальным сигналам показывает, что строб, формируемый третьим RS-триггером 16, есть импульс полржи- тельной пол рности, начинающийс  по приходу заднего фронта импульса на первом входе фазового дискриминатора и заканчивающийс  в момент прихода переднего фронта импульса на входе первого инвертора 2. Аналогично, строб, формируемый четвертым RS-триггером 17, есть импульс положительной пол рности, начало которого совпадает с задним фронтом импульса на втором входе фазового дискриминатора , а окончание - с задним фронтом импульса на выходе четвертого инвертора 12. Очевидно, что в выделенные указанным способом интервалы времени в виде стробов попадают импульсы с выхода
третьего 9 и п того 13 инверторов, по длительности пропорциональные разности фаз, причем, в зависимости от знака разности совпадение происходит со своим стробом .
Импульсы (логические нули), соответствующие разности фаз, формируютс  на выходе первого 1 и шестого 14 элементов И-НЕ. Сигнал с выхода первого 1 элемента
И-НЕ инвертируетс  третьим инвертором 9 и приходит на выход устройства в виде сигнала Х# в момент совпадени  со стробом, формируемым третьим RS-триггером 16, на четвертом элементе И-НЕ 10. При отрицательном сдвиге фаз аналогичное совпадение произойдет на п том элементе И-Н Е 11, но уже инвертированного п тым инвертором 13 сигнала с выхода шестого элемента И-НЕ 14 со стробом, формируемым четверТым RS-триггером 17.
Формирователи импульсов 8 и 15 имеют то же назначение, что и в прототипе: они служат дл  ликвидации паразитных сигналов на выходах четвертого 10 и п того 11
элементов И-НЕ, обусловленных задержками в логических элементах. Аналогично прототипу выполнен знаковый канал фазового дискриминатора. На пр мом выходе второго RS-триггера 7 по вл етс  уровень 1 д  
случа  положительной разности фаз, на инверсном выходе уровень 1 по вл етс  при отрицательной разности фаз входных сигналов .
Блоки выделени  фронта сигнала 18-21
 вл ютс  по существу асинхронными узлами формировани  короткого импульса по фронту входного сигнала. Они предназначены дл  превращени  потенциальных входов установки RS-триггеров в дифференциальные .
Предлагаемый фазовый дискриминатор сохран ет работоспособность в услови х скачкообразного изменени  фазы при форме входных сигналов типа меандр, а также
при отклонении формы входных сигналов от меандра, т.е. при условии подачи на вход устройства коротких импульсов. Единственное требование - наличие перекрыти  этих импульсов во времени, пусть и малое, зэвис щее от быстродействи  примененной элементной базы.

Claims (1)

  1. Формула изобретени 
    Фазовый дискриминатор, содержащий первый элемент И-НЕ, первый вход которого  вл етс  первым входом фазового диск- .риминатора, первый инвертор, вход которого  вл етс  вторым входом фазового
    дискриминатора, а выход соединен с вторым входом первого элемента И-НЕ и входом второго инвертора, выход которого соединен с первыми входами второго и третьего элементов И-НЕ, первый RS-триг- гер, R-вход которого подключен к второму входу фазового дискриминатора и к вторым входам второго и третьего элементов И-НЕ, выходы которых соединены соответственно с S-входом и R-входом второго RS-триггера, первый формирователь импульсов, вход которого подключен к выходу первого элемента И-НЕ и к входу третьего инвертора, выход которого соединен с первым входом четвертого элемента И-НЕ, второй вход которого соединен с выходом первого формировател  импульсов, и п тый элемент И-НЕ, при этом выходы второго RS-триггера  вл ютс  знаковыми выходами фазового дискриминатора , а выходы четвертого и п того элементов И-НЕ - информационными выходами , отличающийс  тем, что, с целью повышени  точности детектировани  при отклонении формы входных сигналов от меандра , введены четвертый и п тый инверторы , шестой элемент И-НЕ, второй формирователь импульсов, третий и четвертый RS-триггеры и четыре блока выделени 
    фронта сигнала, при этом вход четвертого инвертора соединен с первым входом фазового дискриминатора, а выход - с первым входом шестого элемента И-НЕ и входом
    второго блока выделени  фронта сигнала, выход которого соединен с S-входом третьего RS-триггера, второй вход шестого элемента И-НЕ соединен с.вторым входом фазового дискриминатора и с входом третьего блока выделени  фронта сигнала, выход которого соединен с R-входом третьего RS- триггера, выход шестого элемента И-НЕ соединен с входом п того инвертора и входом второго формировател  импульсов, выходы
    которых подсоединены к первому и второму входам п того элемента И-НЕ соответственно , вход и выход четвертого блока выделени  фронта сигнала подсоединены соответственно к выходу первого инвертора и к S-входу четвертого RS-триггера. R- вход которого соединен с выходом первого блока выделени  фронта сигнала, вход которого подключен к первому входу фазового дискриминатора, причем пр мые входы
    третьего и четвертого RS-триггеров соединены с третьими входами соответственно четвертого и п того элементов И-НЕ.
SU894712387A 1989-06-29 1989-06-29 Фазовый дискриминатор SU1688380A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894712387A SU1688380A1 (ru) 1989-06-29 1989-06-29 Фазовый дискриминатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894712387A SU1688380A1 (ru) 1989-06-29 1989-06-29 Фазовый дискриминатор

Publications (1)

Publication Number Publication Date
SU1688380A1 true SU1688380A1 (ru) 1991-10-30

Family

ID=21457646

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894712387A SU1688380A1 (ru) 1989-06-29 1989-06-29 Фазовый дискриминатор

Country Status (1)

Country Link
SU (1) SU1688380A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1568207, кл. Н 03 D 13/00, 1989. *

Similar Documents

Publication Publication Date Title
SU1688380A1 (ru) Фазовый дискриминатор
SU884103A1 (ru) Формирователь импульсов
US3783389A (en) Median frequency generator
SU1190502A1 (ru) Устройство дл формировани импульсов разностной частоты
SU1304062A1 (ru) Устройство дл магнитной записи цифровой информации
SU1077046A1 (ru) Устройство дл задержки импульсов
SU1187145A1 (ru) Устройство фиксации переходов через нуль периодического сигнала
SU1457160A1 (ru) Управл емый делитель частоты
SU1693714A1 (ru) Фазовый детектор
SU1531202A1 (ru) Цифровое фазосдвигающее устройство
SU1167523A1 (ru) Фазовый дискриминатор
SU1248026A1 (ru) Фазовый дискриминатор
SU746862A1 (ru) Фазовый дискриминатор
SU809557A1 (ru) Преобразователь кода во временнойиНТЕРВАл
SU1539976A1 (ru) Устройство дл синхронизации импульсов
SU1432724A2 (ru) Фазовый дискриминатор
SU1312743A1 (ru) Устройство дл декодировани кода Миллера
SU758500A1 (ru) Синхронизатор импульсов
SU834687A1 (ru) Устройство дл ввода акустическихСигНАлОВ
SU1070684A1 (ru) Фазовый дискриминатор
SU1234778A1 (ru) Устройство дл определени величины и знака разности двух частот
SU1160550A1 (ru) Формирователь одиночного импульса
SU1141509A2 (ru) Устройство дл подгонки частоты одного источника напр жени к частоте другого источника напр жени
SU1238225A1 (ru) Синхронный детектор
SU1401458A1 (ru) Генератор случайной последовательности импульсов