SU1656515A1 - Таймер - Google Patents

Таймер Download PDF

Info

Publication number
SU1656515A1
SU1656515A1 SU894722203A SU4722203A SU1656515A1 SU 1656515 A1 SU1656515 A1 SU 1656515A1 SU 894722203 A SU894722203 A SU 894722203A SU 4722203 A SU4722203 A SU 4722203A SU 1656515 A1 SU1656515 A1 SU 1656515A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
output
timer
counter
Prior art date
Application number
SU894722203A
Other languages
English (en)
Inventor
Владимир Александрович Селиванов
Анатолий Петрович Шляхов
Анатолий Викторович Королев
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU894722203A priority Critical patent/SU1656515A1/ru
Application granted granted Critical
Publication of SU1656515A1 publication Critical patent/SU1656515A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Abstract

Изобретение может быть использовано в управл ющих вычислительных системах дл  обеспечени  работы в реальном масштабе времени. Отличительной особенностью таймера  вл етс  то, что он позвол ет считать информацию со счетчика в случае прекращени  подачи тактовых импульсов и повысить надежность функционировани  за счет исключени  выдачи ложного кода времени в процессе перехода счетчика из одного состо ни  в другое. Целью изобретени   вл етс  расширение функциональных возможностей за счет обеспечени  режима считывани  при прекращении подачи тактовых импульсов. Поставленна  цель достигаетс  за счет введени  элемента НЕ 7, формирователей 14. 15 импульсов и новых св зей. 6 ил.

Description

Изобретение относитс  к вычислительной технике и может быть использовано в управл ющих вычислительных системах дл  обеспечени  работы в реальном масштабе времени.
Цель изобретени  - расширение функциональных возможностей за счет обеспечени  режима считывани  при прекращении подачи тактовых импульсов.
На фиг. 1 представлена функциональна  схема таймера; на фиг.2 - функциональна  схема первого формировател  импульсов; на фиг.З - функциональна  схема второго формировател  импульсов; на фиг.4, 5 и 6 - диаграммы работы таймера.
Таймер содержит триггер 1, счетчик 2, регистр 3, триггеры 4 и 5, элементы 6 и 7, элементы И 8-11, элементы ИЛИ 12 и 13, формирователи 14 и 15 импульсов, группу 16 входов задани  временного интервала, вход 17 разрешени  записи, вход 18 начальной установки, тактовый вход 19. вход 20
чтени , вход 21 разрешени  считывани , группу 22 информационных выходов, входы 23 и 24 первого формировател  импульсов, выход 25 первого формировател  импульсов , вход 26 второго формировател  импульсов , выход 27 второго формировател  импульсов.
В качестве формирователей 14 и 15 импульсов могут быть использованы триггеры 28 с RC-цеп ми, содержащими резистор 29, диод 30 и конденсатор 31.
Формирователь (фиг.2) вырабатывает импульс в момент, когда на информационном входе присутствует сигнал 1, а на синхров- ходе - импульс. Формирователь (фиг.З) вырабатывает импульс, когда на синхровходе по вл етс  импульс. Длительность импульса определ етсм  параметрами RC-цепей. По окончании выходного импульса формирователи возращаютс  в исходное состо ние.
. Таймер работает следующим образом .
Ё
с ел о ел
ел
В исходном состо нии (фиг.4) сигналом 1, поступающим по входу 18 (фиг.4а) начальной установки таймера, устанавливаютс  в нулевое состо ние триггер 1, счетчик 2 и регистр 3. Элемент И 8 закрыт по первому входу сигнапом О с пр мого выхода триггера 1 (фиг.4е). На входе 17 разрешени  записи (фиг.46) установлен сигнал О, который не дает возможности опрокинуть триггер 1 по входу установки в единицу, а также осуществить запись информации в счетчик 2. На тактовом входе 19 таймера (фиг.4в) - присутствует сигнал О, который по второму входу закрывает элемент И 8 и поступает на синхровход триггера 4 и на информационный вход триггера 5, а также на вход эле; мента НЕ 6, На входе 21 разрешени  считывани  таймера (фмг.4д) установлен сигнал О, который поступает на входы сброса в ноль триггеров4 и5,устанавливает их в исходное состо ние и удерживает их в этом состо нии. Кроме того, сигнал О подаетс  на вход элемента И 10 и закрывает его. На входе 20 чтени  таймера (фиг.4г) - присутствует сигнал О, который поступает на информационный вход триггера 4 и синхровход триггера 5, а также на вход элемента VI 9 и закрывает его.
Таким образом, в исходном состо нии в таймер не может быть записана уставка, не может начатьс  счет импульсов и невозможно чтение состо ни  таймера.
Таймер может работать в следующих режимах: считывание информации в исходном состо нии; считывание информации в режиме счета.
В режиме считывани  информации в исходном состо нии таймер работает следующим образом.
На вход 20 чтени  (фиг.4г) подаютс  импульсы с частотой чтени , которые поступают на информационный вход триггера 4 и синхровход триггера 5, а также на вход элемента И 9, который закрыт по второму входу сигналом О с выхода элемента И 10 (фиг.4л), По приходе сигнала 1 на вход 21 разрешени  считывани  (фиг.4д) триггера 4 и 5 не могут сработать, поскольку на синх- ровходе триггера 4 и информационном входе триггера 5 присутствует сигнал О с тактового входа 19 (фиг.4в). Но этим сигналом открываетс  элемент И 10, на втором входе которого сигнал 1 с инверсного выхода триггера 5. Сигнал 1 с выхода элемента И 10 (фиг.4л) подаетс  на второй вход элемента И 9, открывает его (фиг.4к) дл  прохождени  импульсов чтени  через элемент ИЛИ 13 (фиг.4п) на вход разрешени  записи регистра 3, и информаци  со счетчика 2 переписываетс  в регистр 3. Импульсы
чтени  подаютс  также на вход формировател  14, но поскольку на втором его входе установлен сигнал О с пр мого выхода триггера 4, то он не формирует импульсов
(фиг.4и). По приходе сигнала О на вход 21 разрешени  чтени  процесс чтени  прекращаетс ,
При считывании информации в режиме счета возможны следующие случаи:
01. Импульс чтени  поступает до прихода
импульса счета.
2.Импульс чтени  поступает после прихода импульса счета.
3.Импульс счета поступает в момент 5 действи  импульса чтени .
4.Импульс чтени  поступает в момент действи  импульса счета.
Таймер в первом и втором случа х работает так же, как и в исходном состо нии, Но
0 при этом после прихода сигнала 1 по входу 17 разрешени  записи (фиг.46) срабатывает триггер 1 по входу установки в единицу (фиг.4е) и производитс  запись уставки с группы 16 входов задани  временного ин5 тервала в счетчик 2. Сигнал 1 с пр мого выхода триггера 1 поступает на вход элемента И 8 и дает разрешение на прохождение с его выхода тактовых импульсов (фиг.4ж) через элемент ИЛИ 12 (фиг.4и) на
0 счетный вход счетчика 2.
Рассмотрим третий случай (фиг.5). На вход 21 разрешени  считывани  (фиг.5д) подаетс  сигнал 1. На вход 20 чтени  (фиг.5г) поступает импульс чтени ,
5 который также подаетс  и на синхровход триггера 5 и на информационный вход триггера 4. Но триггер 5 не срабатывает, поскольку на его информационном входе сигнал О. По приходе тактового импульса
0 на тактовый вход 19 (фиг.бв) он поступает на синхровход триггера 4, который срабатывает и сигналом О с инверсного выхода закрывает элемент И 8 по третьему входу, чем прекращает подачу импульсов на тактовый
5 вход счетчика 2 (фиг.бж).
Сигнал Г с пр мого выхода триггера 4 подаетс  на вход 23 формировател  14. Элемент И 10 открыт сигналами Г по первому входу с инверсного выхода триггера 5, а по
0 второму входу - с входа 21 разрешени  считывани . Сигнал Г с выхода элемента И 10 (фиг.бл) поступает на вход элемента И 9 и открывает его, в результате чего импульс чтени  с его выхода (фиг.5к) поступает через
5 элемент ИЛИ 13 (фиг.5п) на вход разрешени  записи регистра 3, и информаци  со счетчика 2 переписываетс  в регистр 3, а также через элемент НЕ 7 поступает на вход 24 формировател  14, и по заднему фронту формируетс  импульс (фиг.бн), который через элемент ИЛИ 12 (фиг.Би) поступает на вход счетчика 2.
Таким образом, если в момент чтени  информации из таймера на его тактовый вход 19 поступает тактовый импульс, он не подаетс  на счетчик 2, а после окончани  считывани  информации он досчитываетс  счетчиком 2, т.е. в этом случае со счетчика 2 считываетс  достоверна  информаци  и нет потери тактового импульса.
Рассмотрим четвертый случай (фиг.б).
На вход21 разрешени  считывани  таймера подаетс  сигнал 1 (фиг.бд). На тактовый вход 19 поступает тактовый импульс (фиг.бв), который подаетс  также на синх- ровход триггера 4 и информационный вход триггера 5. Триггер 4 не срабатывает, поскольку на информационном входе - сигнал О. Триггер 5 срабатывает по приходе им- пульсч чтени  с входа 20 чтени  таймера (фиг.бг). Сигналом О с инверсного выхода триггера 5 элемент И 10 закрываетс  (фиг.бл) и тем самым закрывает элемент И 9 (фиг.бк), что не позвол ет импульсу чтени  поступить через элемент ИЛИ 13 (фиг.бп) на вход разрешени  записи регистра 3. Элемент И 11 по одному входу открыт сигналом 1 с пр мого выхода т риггера Ь, а по второму входы закрыт сигналом О с выхода элемента НЕ б. По окончании тактового импульса элемент И 11 открываетс  (фиг.бм; и импульсом с его выхода запускаетс  формирователь 15 импульсов (фиг.бо), импульс с выхода которого через элемент ИЛИ 13 (фиг.бп) поступает на вход разрешени  за- писи регистра 3. Информаци  со счетчика 2 переписываетс  в регистр 3.
Таким образом, если в момент счета тактового импульса счетчиком 2 на вход 20 чтени  таймера поступает импульс чтени , то он задерживаетс  на врем  действи  тактового импульса, после чего формируетс  импульс считывани . Это позвол ет переписать из счетчика 2 в регистр 3 достоверную информацию.

Claims (1)

  1. Формула изобретени  Таймер, содержащий счетчик, регистр, три триггера, четыре элемента И, два элемента ИЛИ, первый элемент НЕ, причем группа информационных входов счетчика  вл етс  группой входов задани  временного интервала таймера, группа разр дных выходов счетчика соединена с группой информационных входов регистра, группа вы- ходов которого  вл етс  группой
    информационных выходов таймера, вход разрешени  записи счетчика соединен с входом установки в 1 первого триггера и  вл етс  входом разрешени  записи таймера , пр мой выход первого триггера соединен с первым входом первого элемента И, второй вход которого  вл етс  тактовым входом таймера, инверсный выход второго триггера соединен с третьим входом первого элемента И, вход сброса первого триггера соединен с входом сброса счетчика, с входом сброса регистра и  вл етс  входом начальной установки таймера, выход первого элемента ИЛИ соединен с входом разрешени  записи регистра, выход второго элемента И соединен с первым входом первого элемента ИЛИ, выход третьего элемента И соединен с первым входом второго элемента И, первый вход третьего элемента И  вл етс  входом разрешени  считывани  таймера, инверсный выход третьего триггера соединен с вторым входом третьего элемента И, отличающийс  тем, что, с целью расширени  функциональных возможностей за счет обеспечени  режима считывани  при прекращении подачи тактовых импульсов, в таймер введены два формировател  импульсов и второе элемент НЕ BW ход которого соединен с пепвым вхоЈ г. первого формирователь импульсе, эыход которого соединен с первым входом второго элемента ИЛИ, второй вход которого соединен с выходом правого элемента И, выход второго элемента И ПИ соединен сосчетным входом счетчика, второй вход второго элемента И соединен с информационным входом второго триггера, с синхрсйходом третьего триггера и  вл етс  входом чтеьи  таймера, пр мой выход третьего триггера соединен с первым входом четвертого элемента И, второй вход которого соединен с выходом первого элемента НЕ, выход четвертого элемента И соединен с входом второго формировател  импульсов, выход которого соединен с вторым входом первого элемента ИЛИ, синхровход второго триггера соединен с информационным входом третьего триггера, с входом первого элемента НЕ и подключен к тактовому входу таймера , второй вход первого формировател  импульсов соединен с пр мым выходом второго триггера, вход сброса которого соеди- не с входом сброса третьего триггера и подключен к входу разрешени  считывани  таймера, выход первого элемента ИЛИ соединен с входом второго элемента НЕ.
    15 17 18
    : 22
    19.
    г
    20.
    27
    /
    21Ґ 5 Гг:
    ВДЯ
    - 13
    74 -I
    25
    ю Н
    гш
SU894722203A 1989-06-19 1989-06-19 Таймер SU1656515A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894722203A SU1656515A1 (ru) 1989-06-19 1989-06-19 Таймер

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894722203A SU1656515A1 (ru) 1989-06-19 1989-06-19 Таймер

Publications (1)

Publication Number Publication Date
SU1656515A1 true SU1656515A1 (ru) 1991-06-15

Family

ID=21462466

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894722203A SU1656515A1 (ru) 1989-06-19 1989-06-19 Таймер

Country Status (1)

Country Link
SU (1) SU1656515A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1221646, кл. G 06 F 1/00, 1984. Авторское свидетельство СССР № 1310792, кл. G 06 F 1/04, 1986. *

Similar Documents

Publication Publication Date Title
SU1656515A1 (ru) Таймер
SU1088114A1 (ru) Программируемый преобразователь код-временной интервал
SU1732328A1 (ru) Устройство дл допускового контрол временных интервалов
SU1728665A1 (ru) Устройство дл измерени временных интервалов
SU1555841A2 (ru) Устройство дл контрол серий импульсов
SU1265775A1 (ru) Устройство дл контрол последовательности импульсов и фильтрации помех
SU1383463A1 (ru) Устройство дл формировани серии импульсов
SU1672429A1 (ru) Таймер
SU1280600A1 (ru) Устройство дл ввода информации
SU1506432A1 (ru) Устройство дл измерени временных интервалов
SU1647573A1 (ru) Устройство дл контрол последовательностей импульсов
SU1756894A1 (ru) Устройство дл контрол цифровых узлов
SU1640697A1 (ru) Устройство дл контрол времени выполнени команд
SU1675875A1 (ru) Устройство дл ввода информации
SU1522187A1 (ru) Генератор цифровых сигналов
SU1499347A1 (ru) Устройство дл контрол дискретных сигналов
RU1830194C (ru) Формирователь стробирующего сигнала
SU997024A1 (ru) Устройство дл ввода информации
SU1188743A1 (ru) Устройство дл имитации объекта контрол
SU1310776A1 (ru) Устройство дл программного управлени и контрол циклическими процессами
RU1800593C (ru) Генератор серии импульсов
SU762210A1 (en) Pulse distributor
SU1656514A2 (ru) Таймер
SU1305771A1 (ru) Устройство управлени буферной пам тью
SU1605235A1 (ru) Устройство дл контрол временных рассогласований импульсных последовательностей