SU1635201A1 - Устройство дл выбора медианного сигнала - Google Patents
Устройство дл выбора медианного сигнала Download PDFInfo
- Publication number
- SU1635201A1 SU1635201A1 SU4434068K SU4434068K SU1635201A1 SU 1635201 A1 SU1635201 A1 SU 1635201A1 SU 4434068 K SU4434068 K SU 4434068K SU 4434068 K SU4434068 K SU 4434068K SU 1635201 A1 SU1635201 A1 SU 1635201A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- current
- transistors
- repeaters
- outputs
- unipolar
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
- Electronic Switches (AREA)
- Amplifiers (AREA)
Abstract
Изобретение относитс к аналоговой- вычислительном технике и автоматике . Целью изобретени вл етс повышение быстродействи и упрощение устройства. Устройство содержит одно- пол рные повторители тока 1g, токостабилизирующие двухполюсники 5, 5t и 5Э, амплитудные селекторы 6,, 6Z и 63 максимального тока, блок 7 задани вида функции, который может быть выполнен на дешифраторе 8 и схемах 9 совпадени , источники, Ю, 10 и Юз входных напр жений, ключи 11 4, 11 и 11 э. 1 ил.
Description
Изобретение относится к аналоговой вычислительной технике, автоматике и может быть использовано для выбора ι медианного сигнала. * $
Целью изобретения является повышение быстродействия и упрощение устройства.
На чертеже представлена схема устройства для выбора медианного сиг- jq нала.
Устройство содержит однополярные повторители тока (ОПТ) 1<, 1 п, ... ,· 16, каждый из которых выполнен на транзисторе с эмиттером 2, базой 3 15 и коллектором 4, токостабилизирующие двухполюсники 5|, 5^ и 53, амплитудные селекторы 6(, 6^ и 63 максимального тока, информационные входы которых подключены к коллекторам 4 соот- 20 ветствующих однополярных повторителей тока, а выходы - к блоку 7 задания вида функции, который может быть выполнен на дешифраторе 8 и схемах совпадения 9( , 9г и 9Э, источники 25 10 10^ и 10з входных напряжений и ключи 11<, 1 1 г. и И3.
Устройство.работает следующим об разом.
На базы.3 транзисторов однополярных повторителей тока подаются напряжения от источников Юр lOg. и ΙΟ3 входных напряжений, при этом эмиттеры транзисторов однополярных пов- | торителей тока объединены парами 1 и 1г, Ι3 и Ι4., Ig· и 16 и соединены с соответствующими токостабилизирующими ^двухполюсниками 5,, 52и 5j.
Коллекторные токи транзисторов распределяются между ОПТ в зависимости от напряжении, подаваемых на его входы. Коллекторы этих транзисторов подключены к входам амплитудных селекторов 64 , и 63 максимального тока, необходимых для однозначности определения канала с наибольшим током. Выходные токи амплитудных селекторов максимального тока подаются на входы блока 7 задания вида функции, где токи преобразуются в сигналы логи ческих уровней, например, на резне- торах. Выбор среднего значения напряжения источников 10( - IO3 определяется подключением соответствующих выходов дешифратора 8, входящего в состав блока 7, к схемам 9 совпадения, определяющим замыкание соответствующего ключа 11 ( - 113, что определяет подключение источника со средним значением напряжения к выходу устройства.
Claims (1)
- Формула изобретенияУстройство для выбора медианного сигнала, содержащее первый, второй и третий ключи, первые информационные выводы которых подключены к выходам источников входных напряжений, о тличающеес я тем, что, с целью повышения быстродействия и упрощения устройства, оно содержит первый, второй и третий амплитудные селекторы максимального тока, первую, вторую и третью пары однополярных повторителей тока, каждый из которых выполнен в виде транзистора, эмиттеры транзисторов каждой пары объединены и подключены к выходу соответствующего токостабилизирующего двухполюсника, а коллекторы соединены с информационными входами соответствующего амплитудного селектора максимального тока, базы транзисторов первых однополярных повторителей тока первой и третьей пар объединены и подключены к первому информационному входу первого ключа, базы транзисторов вторых однополярных повторителей тока первой и третьей пар объединены соответственно с базами транзисторов первого и второго однополярных повторителей тока второй пары и подключены к первым информационным входам соответственно второго и третьего ключей, причем выходы амплитудных селекторов максимального тока через блок задания вида функции подключены к управляющим входам ключей.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884434068A SU1635200A1 (ru) | 1988-05-31 | 1988-05-31 | Многоканальное аналоговое логическое устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1635201A1 true SU1635201A1 (ru) | 1991-03-15 |
Family
ID=21378634
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU4434068K SU1635201A1 (ru) | 1988-05-31 | 1988-05-31 | Устройство дл выбора медианного сигнала |
SU884434068A SU1635200A1 (ru) | 1988-05-31 | 1988-05-31 | Многоканальное аналоговое логическое устройство |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU884434068A SU1635200A1 (ru) | 1988-05-31 | 1988-05-31 | Многоканальное аналоговое логическое устройство |
Country Status (1)
Country | Link |
---|---|
SU (2) | SU1635201A1 (ru) |
-
1988
- 1988-05-31 SU SU4434068K patent/SU1635201A1/ru active
- 1988-05-31 SU SU884434068A patent/SU1635200A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 702381, кл. G 06 С 7/12, 1978. Авторское свидетельство СССР Р 1541636, кл. G 06 G 7/25, 24.05.88. * |
Also Published As
Publication number | Publication date |
---|---|
SU1635200A1 (ru) | 1991-03-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0018739B1 (en) | A decoder circuit for a semiconductor memory device | |
US4864166A (en) | Tri-state logic level converter circuit | |
SU1635201A1 (ru) | Устройство дл выбора медианного сигнала | |
KR890017904A (ko) | 디지탈 데이타 버퍼링 및 패리티 체킹 장치 | |
US3126537A (en) | trampel | |
EP0399226A3 (en) | Voltage clamping circuit | |
US4355246A (en) | Transistor-transistor logic circuit | |
DE3280314D1 (de) | Abtast- und halteschaltung. | |
SU516195A1 (ru) | Троичный логический элемент | |
SU1083339A2 (ru) | Двухтактный усилитель мощности | |
SU445155A1 (ru) | Оптоэлектронный ключ | |
US3178585A (en) | Transistorized trigger circuit | |
SU399823A1 (ru) | Пороговое логическое устройство | |
SU1658210A1 (ru) | Дешифратор | |
SU864569A1 (ru) | Переключатель напр жени | |
SU1378049A1 (ru) | Мажоритарный элемент | |
SU1672526A1 (ru) | Дешифратор адреса | |
SU1750051A1 (ru) | Переключатель токов | |
SU512575A1 (ru) | Двухканальный дешифратор | |
SU980286A1 (ru) | Переключатель тока | |
SU982194A1 (ru) | Дешифрирующее устройство | |
SU1608745A1 (ru) | Дешифратор адреса | |
SU1042191A1 (ru) | Устройство дл передачи и приема двоичных сигналов | |
SU429422A1 (ru) | Трехвходовый сумматор | |
SU792590A2 (ru) | Оптоэлектронный переключатель |