SU1631729A1 - Устройство дл преобразовани двоичного кода в двоичный унитарный код - Google Patents
Устройство дл преобразовани двоичного кода в двоичный унитарный код Download PDFInfo
- Publication number
- SU1631729A1 SU1631729A1 SU864060608A SU4060608A SU1631729A1 SU 1631729 A1 SU1631729 A1 SU 1631729A1 SU 864060608 A SU864060608 A SU 864060608A SU 4060608 A SU4060608 A SU 4060608A SU 1631729 A1 SU1631729 A1 SU 1631729A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- key
- input
- binary
- decoder
- output
- Prior art date
Links
Landscapes
- Selective Calling Equipment (AREA)
- Input From Keyboards Or The Like (AREA)
Abstract
Изобретение относитс к автоматике , вычислительной технике и может использоватьс в системах автоматики и телемеханики. Целью изобретени вл етс упрощение устройства . Устройство преобразует двоичный код, поступающий на входы дешифратора 1, в двоичный унитарный код на выходах ключей 3. Устройство содержит дешифратор 1, источник 2 единичного сигнала и ключи 3. 2 ил.
Description
Изобретение относитс к автоматике , вычислительной технике и может использоватьс в системах автоматики и телемеханики.
Целью изобретени вл етс упрощение устройства.
На фиг.1 показана структурна схема устройства; на фиг.2 - таблица, по сн юща работу устройства.
Устройство содержит дешифратор 1, источник 2 сигнала логической единицы и ключи 3.
Устройство работает следующим образом.
На входы дешифратора 1 (на фиг,2 - Входы 1) подаютс двоичные кодовые комбинации. Дешифратор 1 функционирует согласно следующему правилу: на а- М Ca 0 ( выходе дешифратора 1 по вл етс единичный сигнал , когда на его входы воздействует двоична кодова комбинаци , код которой соответствует величине и. .
Например, дл входного кода 00 на а 0 выходе дешифратора 1 формируетс единичный сигнал (на остальных - нулевые сигналы), дл входного кода 01 - на а 1 выходе, дл входного кода 10 - на а 2 выходе, дл входного кода 11 единичный сигнал формируетс на а 3 выходе.
В устройстве а-|Т выход дешифратора 1 соедин етс с управл ющим входом (сигнал по этому входу закрывает соответствующий ключ 3) ключа 3 Q+i (эти входы на фиг. 2 обозначены как Входы 3, Зг 3 5 34).
Таким образом, каждой вход.шй комбинации соответствует сигнал на управл ющем входе определенного ключа 3.
Каждый из ключей 3 открыт в случае , когда на его управл ющий вход не оказывает воздействи единичный сигнап с соответствующего выхода дешифратора 1. Воздействие на вход устС
со
i
ройства определенной входной комбинации приводит к по влению на соответствующем выходе дешифратора 1 единичного сигнала, который закрывает соединенный с ним ключ 3. Согласно таблице фиг. 2 комбинаци 00 приводит к закрыванию ключа 3(, комбинаци Ot - ключа Sg, комбинаци 10 - ключа 3;j комбинаци 11 - ключа 34.
Выходной сигнал источника 2 используетс дешифратором 1, а также поступает на информационный вход ключа 3 .
Если ключ 3 открыт, то его вход- ной сигнал от источника 2 проходит на выход устройства, соединенный с выходом ключа 3 , и на вход ключа 32и т.д., проход все открытые ключи 3.
При поступлении на вход комбинации 00 закрываетс ключ 3 , выходной сигнал источника 2 на выходы ключей 3 не проходит,
Если на вход устройства воздейст- вует комбинаци 01 , закрываетс -ключ З. При этом единичный сигнал наблюдаетс только на выходе ключа 3.
От входной комбинации 10 закрываетс ключ Зз- Сигнал по вл етс на
двух выходах устройства, соединенных с выходами открытых ключей 3 и 3.
Claims (1)
- В случае предъ влени устройству комбинации 11 закрываетс ключ 33 и сигналы присутствуют на трех выходах устройства. Таким образом, устройство каждой входной комбинации ставитс в соответствие q выходных сигналов , где q - число, определ емое двоичным кодом входной комбинации, или комбинаци выходного унитарного кода Формула изобретениУстройство дл преобразовани двоичного кода в двоичный унитарный код, содержащее дешифратор, первые входы которого вл ютс входами устройства , выходы дешифратора соединены с управл ющими входами соответствующих ключей, выходы которых вл ютс выходами устройства, отличающеес тем, что, с целью упрощени устройства, в него введен источник сигнала логической единицы, выход которого соединен с информационным входом первого ключа и вторым входом дешифратора, информационный вход каждого последующего ключа соединен с выходом каждого предыдущего ключа.ИРедактор Н.Горват Техред Л.ОлийныкЗаказ 556Тираж 449ПодписноеВНИИПИ Государственного комитета по изобретени м и открыти м при ГКНТ СССР 113035, Москва, Ж-35, Раушска наб., д. 4/5Фиг.1(Pus. 2Корректор С.Шекмар
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864060608A SU1631729A1 (ru) | 1986-04-28 | 1986-04-28 | Устройство дл преобразовани двоичного кода в двоичный унитарный код |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864060608A SU1631729A1 (ru) | 1986-04-28 | 1986-04-28 | Устройство дл преобразовани двоичного кода в двоичный унитарный код |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1631729A1 true SU1631729A1 (ru) | 1991-02-28 |
Family
ID=21235176
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864060608A SU1631729A1 (ru) | 1986-04-28 | 1986-04-28 | Устройство дл преобразовани двоичного кода в двоичный унитарный код |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1631729A1 (ru) |
-
1986
- 1986-04-28 SU SU864060608A patent/SU1631729A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1621180, кл. Н 03 М 7/02, 1986. Тутевич В.Н. Телемеханика. М.: Высша школа, 1985, с. 204, рис.8.3. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4706299A (en) | Frequency encoded logic devices | |
EP0314034A3 (en) | Logic operation circuit | |
SU1631729A1 (ru) | Устройство дл преобразовани двоичного кода в двоичный унитарный код | |
US3786490A (en) | Reversible 2{40 s complement to sign-magnitude converter | |
SU1532923A1 (ru) | Устройство дл сложени и вычитани чисел по модулю | |
SU1493994A1 (ru) | Генератор функций Хаара | |
SU1208547A2 (ru) | Устройство дл ввода информации | |
SU1633392A1 (ru) | Последовательный сумматор | |
JPS583026A (ja) | 情報入力システム | |
SU945988A1 (ru) | Устройство дл мажоритарного декодировани двоичных кодов | |
SU1018177A1 (ru) | Устройство дл преобразовани напр жени в код | |
SU1672573A1 (ru) | Шифратор | |
JPS57112158A (en) | Code converting circuit | |
SU1515369A2 (ru) | Устройство преобразовани частоты следовани импульсов | |
ES318469A1 (es) | Un procedimiento utilizado en transmisiën de datos para elaborar un cëdigo definitivo | |
SU1283798A1 (ru) | Устройство дл трансл ции кодов с одного зыка на другой | |
SU1198507A2 (ru) | Устройство дл сравнени числа единиц в двоичных кодах | |
SU1226671A1 (ru) | Преобразователь табличных кодов | |
SU1355972A1 (ru) | Устройство дл ввода информации | |
SU739522A1 (ru) | Устройство дл преобразовани кодов | |
SU1418692A2 (ru) | Устройство дл ввода информации | |
SU799135A2 (ru) | Устройство дл мажоритарного деко-диРОВАНи дВОичНыХ КОдОВ пРи TPEX-KPATHOM дублиРОВАНии СООбщЕНий | |
SU1086449A1 (ru) | Устройство дл преобразовани кодов в системе передачи данных | |
SU1302269A2 (ru) | Универсальна логическа чейка | |
SU877515A1 (ru) | Устройство дл ввода информации |