SU1626390A1 - Устройство компенсации помех - Google Patents

Устройство компенсации помех Download PDF

Info

Publication number
SU1626390A1
SU1626390A1 SU884625000A SU4625000A SU1626390A1 SU 1626390 A1 SU1626390 A1 SU 1626390A1 SU 884625000 A SU884625000 A SU 884625000A SU 4625000 A SU4625000 A SU 4625000A SU 1626390 A1 SU1626390 A1 SU 1626390A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
switch
interference
compensation
Prior art date
Application number
SU884625000A
Other languages
English (en)
Inventor
Виктор Ювенальевич Беляев
Анатолий Васильевич Гореликов
Original Assignee
Предприятие П/Я А-1178
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1178 filed Critical Предприятие П/Я А-1178
Priority to SU884625000A priority Critical patent/SU1626390A1/ru
Application granted granted Critical
Publication of SU1626390A1 publication Critical patent/SU1626390A1/ru

Links

Landscapes

  • Noise Elimination (AREA)

Description

1
(21)4625000/09
(22)01.11.88
(46)07.02.91. Бюл. Nfe 5
(72) В.Ю. Бел ев и А.В. Гореликов
(53)621.396.82(088.8)
(56)Патент США № 4544926, кл. G 01 S 7/36, 1985.
(54)УСТРОЙСТВО КОМПЕНСАЦИИ ПОМЕХ
(57)Изобретение относитс  к радиотехнике и может быть использовано дл  приема дискретной информации в услови х воздействи  помех. Цель изобретени  -уменьшение уровн  остатка помех. Устройство компенсации помех содержит первый и второй элементы 1 и 2 задержки, первый приемный тракт 3, четвертый коммутатор 4, первый блок 5 компенсации, третий элемент 6 задержки , второй и третий коммутаторы 7 и 8, второй приемный тракт 9, п тый коммутатор JO, четвертый элемент 11 задержки, второй блок 12 компенсации, первый коммутатор 13, генератор 14 импульсов, гетеродин 15. Уменьшение уровн  помех достигаетс  тем, что компенсирующий и компенсируемый сигналы на блоки 5 и 12 i поступают через одни и те же тракты 3 и 9. 1 ил.
Ё
Os
ю
ON 00
чэ о
Изобретение относитс  к радиотехнике и может быть использовано дл  приема дискретной информации в услови х воздействи  ;,омех.
Цел изобретени  - уменьшение уровн  остатка помех.
На чертеже представлена структурна  электрическа  схема устройств компенсации помех.
Устройство содержит первый 1 и второй 2 элементы задержки, первый приемный тракт 3, четвертый коммутатор 4, первый блок 5 компенсации, третий элемент 6 задержки , второй 7 и третий 8 коммутаторы, второй приемный тракт 9, п тый коммутатор 10, четвертый темент 11 задержки, второй блок 12 компенсации, первый коммутатор 13 и генератор 14 импульсов. Кроме того, на чертеже показан гетеродин 15.
Устройство работает следующим образом .
На первый вход устройства поступает смесь полезного сигнала с компенсируемой помехой. На второй вход устройства поступает сигнал компенсируемой помехи, формируемый , например, с помощью вспомогательной антенны (не показана) с диаграммой направленности, имеющей пылевое усиление в направлении на источник полезного сигнала.Генератор 11 импульсов формирует пр моугольные импульсы длительностью со скважностью, равной двум. На врем  присутстви  импульса на выходе генератора 14 к выходам коммутаторов 7, 8 и 13 подключены выход элемента 1 задержки, первый вход устройства и выход блока 5 компенсации соответственно. В то же врем  выходы коммутаторов 4 и 10 подключены к первому входу блока 5 компенсации и входу элемента 11 задержки соответственно. На врем  отсутстви  импульса на выходе генератора 14 коммутаторы 4, 7, 8, 10 и 14 наход тс  в противоположном положении коммутации.
Элементы 1, 6, 7 и 11 задержки задерживают входные сигналы на впем , равное длительности импульсов, формируемых генератором 14.
Через приемный тракт 3 проходит поочередно задержанный сигнал с первого входа устройства и незадержанный сигнал с 1торого входа устройства.
В приемном тракте 3 может осуществл тьс  усиление и преобразование частоты входного сигнала на промежуточную с помощью гетеродина 15. Аналогична  обработка сигнала с первого входа устройства и задержанного сигнала с второго входа устройства осуществл етс  в приемном тракте
9. Таким образом, в приемном тракте 3 производитс  обработка сигналов с первого и второго входов устройства, соответствующих временному интервалу паузы между
импульсами, формируемыми генератором 1ч а в приемном тракте 9 обрабатываютс  те же сигналы, но соответствующие временному интервалу формировани  импульса генератором 14. При этом осуществл етс 
временное уплотнение сигналов с первого и второго входов устройства дл  каждого из приемных трактов 3 и 9. Обратна  операци  разуплотнени  осуществл етс  с помощью коммутаторов 4 и 10 и элементов 6 и 11
задержки.
На входах блока 5 компенсации присутствуют преобразованные и усиленные сигналы , поступающие на первый и второй входы устройства во врем  паузы между импульсами , формируемыми генератором 14, а на входах блока 12 - аналогичные сигналы дл  времени формировани  импульса генератором 15. При этом сигналы на входах блока 5 присутствуют во врем  формировани  импульса генератором 14, а на входах 4 блока 12 - во врем  паузы между импульсами .
Блоки 5 и 12 компенсации осуществл ют компенсацию помехи. В результате на
выходах блоков 5 и 12 присутствуют радиоимпульсные сигналы длительностью т и скважностью, равной двум, состо щие из отрезков полезного сигнала, поступающего на первый вход устройства. Сигнал помехи
при этом компенсируетс . Указанные два радиоимпульсных сигнала сдвинуты на врем  г один относительного другого. Коммутатор 13 формирует из них непрерывный полезный сигнал.
Таким образом, на выходе устройства присутствует чистый полезный сигнал без примеси помехи. Так как через один и тот же приемный тракт 3 или 9 проходит как сигнал с пэрвого входа устройства, соответствующий временному интервалу длительностью т , так и сигнал с вт орого входа устройства, соответствующий тому же временному интервалу, то неидентичность амплитудно- и фазочастогных характеристик приемных трактов 3 и 9 не вли ет на уровень остатка нескомпенсированной помехи.

Claims (1)

  1. Формула изобретени  Устройство компенсации помех, содержащее первый и второй блоки компенсации , выходы которых соединены с соответствующими входами первого коммутатора , первый и второй приемные тракты , выход первого коммутатора  вл етс 
    выходом устройства, отличающеес  тем, что, с целью уменьшени  уровн  остатка помех, в него введены генератор тактовыхимпульсов ,соединенные последовательно первый элемент задержки , вход которого  вл етс  первым входом устройства, и второй коммутатор, другой вход которого  вл етс  вторым входом устройства , а выход соединен с входом первого приемного тракта, соединенные последовательно второй элемент задержки, вход которого соединен с вторым входом устройства, и третий коммутатор, другой вход которого соединен с первым входом устройства, а выход соединен с входом второго приемного тракта, соединенные последовательно
    0
    5
    четвертый коммутатор, вход которого соединен с выходом первого приемного тракта, и третий элемент задержки, выход которого соединен с первым входом первого блока компенсации, соединенные последовательно п тый коммутатор, вход которого соединен с выходом второго приемного тракта, и четвертый элемент задержки, выход которого соединен с первым входом второго блока компенсации, второй вход первого блока компенсации соединен с другим выходом четвертого крммутатора. второй вход второго блока компенсации соединен с другим выходом п того коммутатора, выход генератора тактовых импульсов соединен с управл ющими входами коммутаторов.
SU884625000A 1988-11-01 1988-11-01 Устройство компенсации помех SU1626390A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884625000A SU1626390A1 (ru) 1988-11-01 1988-11-01 Устройство компенсации помех

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884625000A SU1626390A1 (ru) 1988-11-01 1988-11-01 Устройство компенсации помех

Publications (1)

Publication Number Publication Date
SU1626390A1 true SU1626390A1 (ru) 1991-02-07

Family

ID=21417246

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884625000A SU1626390A1 (ru) 1988-11-01 1988-11-01 Устройство компенсации помех

Country Status (1)

Country Link
SU (1) SU1626390A1 (ru)

Similar Documents

Publication Publication Date Title
SU1626390A1 (ru) Устройство компенсации помех
EP0316878A3 (en) Pll circuit for generating output signal synchronized with input signal by switching frequency dividing ratio
EP0610052A3 (en) Method and device for clock control.
RU2050556C1 (ru) Устройство для управления диаграммой направленности
SU1338091A1 (ru) Устройство приема импульсной последовательности с псевдослучайными интервалами между импульсами
SU1501247A1 (ru) Генератор случайных сигналов
RU1800633C (ru) Устройство дл формировани биимпульсного сигнала
SU566365A1 (ru) Устройство дл приема совмещенных сигналов
SU1628207A1 (ru) Устройство подавлени радиоимпульсных помех
SU780148A1 (ru) Умножитель частоты
SU1072761A1 (ru) Автоматический передатчик сигналов бедстви
SU1698997A1 (ru) Устройство подавлени радиоимпульсных помех
SU758478A2 (ru) Частотно-фазовый компаратор
SU1264304A1 (ru) Лини задержки импульсного электрического сигнала
SU828371A1 (ru) Амплитудный модул тор
SU1283705A2 (ru) Устройство дл измерени сдвига смещенных шкал времени
SU1453591A1 (ru) Фазовращатель
SU1358102A1 (ru) Устройство дл передачи информации многопозиционными сигналами
SU1390792A1 (ru) Регенератор цифрового сигнала
SU1575321A1 (ru) Устройство преобразовани линейного сигнала
SU1385245A2 (ru) Частотно-фазовый компаратор
SU1185631A1 (ru) Устройство дл синхронизации опорного колебани широкополосного демодул тора
SU1631740A1 (ru) Регенератор цифровых сигналов
SU1748049A2 (ru) Устройство ультразвукового контрол материалов и изделий
SU388246A1 (ru) Фазорегулятор для экстремальной системы с синхронным детектированием