SU1622886A1 - Трехкаскадна коммутирующа система - Google Patents

Трехкаскадна коммутирующа система Download PDF

Info

Publication number
SU1622886A1
SU1622886A1 SU894630893A SU4630893A SU1622886A1 SU 1622886 A1 SU1622886 A1 SU 1622886A1 SU 894630893 A SU894630893 A SU 894630893A SU 4630893 A SU4630893 A SU 4630893A SU 1622886 A1 SU1622886 A1 SU 1622886A1
Authority
SU
USSR - Soviet Union
Prior art keywords
switching
input
inputs
information
switching unit
Prior art date
Application number
SU894630893A
Other languages
English (en)
Inventor
Вадим Александрович Авдеев
Геннадий Николаевич Евтеев
Владимир Васильевич Жила
Галина Николаевна Лукашкова
Original Assignee
Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Таганрогский радиотехнический институт им.В.Д.Калмыкова filed Critical Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority to SU894630893A priority Critical patent/SU1622886A1/ru
Application granted granted Critical
Publication of SU1622886A1 publication Critical patent/SU1622886A1/ru

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в многопроцессорных вычислительных системах. Целью изобретени   вл етс  сокращение аппаратурных затрат за счет устранени  тиражировани  управл ющей аппаратуры по  чейкам коммутации. Система содержит входной 1 каскад, промежуточный 2 каскад, выходной 3 каскад, группу блоков 4 коммутации входного 1 каскада,

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в многопроцессорных вычислительных системах.
Целью изобретени   вл етс  сокращение аппаратурных затрат за счет устранени  тиражировани  управл ющей аппаратуры по  чейкам коммутации.
На фиг. 1 изображена структурна  схема трехкаскадной коммутирующей системы: на фиг. 2 - схема блока коммутации входного каскада; на фиг; 3 - схема блока коммутации промежуточного каскада; на фиг. 4 - схема матрицы  чеек коммутации блока коммутации промежуточного каскада; на фиг. 5 - схема блока коммутации выходного каскада; на фиг. 6 - схема матрицы  чеек блока: на фиг. 7 - функциональна  схема  чейки коммутации блока коммутации входного каскада; на фиг. 8 и 9 - соответственно функциональные схемы узла горизонтальной настройки и узла вертикальной настройки блока коммутации входного каскада; на фиг. 10-12 функциональные схемы соответственно  чейки коммутации, узла вертикальной настройки и узла горизонтальной настройки блока коммутации промежуточного каскада; на фиг. 13-15 - функциональные схемы соответственно  чейки коммутации, узла горизонтальной настройки и узла верти аль- ной настройки блока коммутации выходного каскада; на фиг. 16 - временна  диаграмма сигналов, управл ющих работой системы.
Трехкаскадна  коммутирующа  система содержит входной 1, промежуточный 2 и выходной 3 каскады, группу блоков 4 коммутации входного 1 каскада, группу блоков 5 коммутации промежуточного 2 каскада, группу блоков 6 коммутации выходного 3 каскада и имеет входы 7 данных блоков 4 коммутации входного 1 каскада, информационные входы 8, выходы 9 данных блоков 6 коммутации выходного 3 каскада, информационные выходы 10, выходы 11 данных
блоков 4 коммутации входного 1 каскада, входы 12 данных блоков 5 коммутации промежуточного 2 каскада, выходы 13 данных блоков 5 коммутации промежуточного 2 каскада , входы 14 данных блоков 6 коммутации выходного 3 каскада, входы 15 установки в исходное состо ние блоков 4, входы 16 установки в исходное сось  ние блоков 5, входы 17 установки в исходное
состо ние блоков 6, вход 18 начальной установки , причем каждый блок 4 коммутации входного 1 каскада содержит узел 19 управлени  и матрицу 20  чеек 21 коммутации, каждый блок 5 коммутации промежуточного
2 каскада содержит узел 22 управлени  и матрицу 23  чеек 24 коммутации, каждый блок 6 коммутации выходного 3 каскада содержит узел 25 управлени  и матрицу 26  чеек 27 коммутации, кажда   чейка 21 коммутации содержит триггер 28 коммутации, первый элемент И 29, выход которого  вл етс  информационным выходом 30  чейки 21 и сумматор 31 по модулю два, первый и второй входы которого  вл ютс  входами
соответственно вертикальной 32 и горизонтальной 33 настройки  чейки, имеющей информационный вход 34.
Кажда   чейка 24 коммутации блоков коммутации промежуточного каскада содержит триггер 35 коммутации, три элемента И 36-38 и сумматор 39 по модулю два. Ячейка 24 имеет информационный вход 40, информационный выход 41, входы вертикальной 42 и горизонтальной 43 настройки,
выход 44 фиксации канала св зи, вход 45 разрешени  конфликта. выход46 зан тости, вход 47 настройки, вход 48 блокировки канала св зи, выход 49 настроечной информации .
Кажда   чейка 27 коммутации выходного каскада содержит триггер 50 коммутации и четыре элемента И 51-54. Ячейка 27 имеет информационные вход 55 и выход 56, первый выход 57 настроечной информации,
вход 58 настройки, вход 59 поиска канала св зи, вход 60 фиксации канала св зи, выход 61 зан тости, второй 62 выход настроечной информации.
Узел 19 управлени  блока коммутации входного каскада содержит группу элементов 63 пам ти идентификаторов входов, элемент 64 пам ти идентификатора блока коммутации, группу ключей 65 узлы 66 горизонтальной настройки и узлы 67 вертикальной настройки, блок 4 коммутации входного каскада имеет вход 7 данных, выход 11 данных, вход 68 синхронизации первого шага настройки, вход 69 синхронизации второго шага настройки. вход 70 разрешени  передачи информации.
Узел 22 управлени  блока коммутации промежуточного каскада содержит группу узлов 71 ускоренного распространени  сигнала зан тости, узлы 72 горизонтальной настройки и узлы 73 вертикальной настройки. Блок 5 коммутации промежуточного каскада имеет вход 12 и выход 73 данных, вход 74 разрешени  конфликта, вход 75 настройки. вход 76 разрешени  передачи информации, вход 77 синхронизации второго шага настройка , вход 78 синхронизации канала св зи . Матрица 23  чеек коммутации имеет входы 79 горизонтальной настройки, входы 80 настроечной информации, информационные входы 81. входы 82 фиксации канала св зи, входы 83 вертикальной настройки, выходы 84 настроечной информации, информационные выходы 85.
Узел 25 управлени  блока коммутации выходного каскада содержит регистры 86 циклического сдвига, две группы элементов И 87 и 88, элементы 89 пам ти идентификаторов входов, узлы горизонтальной 90 и вертикальной 91 настройки. Блок 6 коммутации выходного каскада имеет входы 14 и выходы 6 данных, вход 92 настройки, вход 93 синх ронизации поиска незаблокированных каналов , вход 94 разрешени  передачи информации, вход 95 синхронизации каналов св зи, выходы 96.I.J зан тости  чеек коммутации.
Матрица 26  чеек 27 коммутации имеет входы 97 поиска каналов св зи, входы 98 настроечной информации, внутренние 99, внешние 100 информационные входы, входы 10 i фиксации канала св зи, первые 102 и вторые 103 выходы настроечной информации .
Каждый узел 66 горизонтальной настройки блока 4 коммутации входного каскада содержит два элемента И 104 и 105 и имеет информационный вход 106 вход 107 синхронизации первого полушага настройки , вход 108 разрешени  передачи информации и выходы 109 настроечной информации и информационней выход 110.
Каждый узел 67 вертикальной настройки блока 4 коммутации входного каскада содержит два элемента И 111 и 112 и имеет 50 два информационных входа 113 и 114, вход 115 разрешени  передачи информации, вход 116 синхронизации второго шага настройки , выход 117 настроечной информации .
55Каждый узел 73 вертикальной настройки блока 5 коммутации промежуточного каскада содержит три элемента И 118-120 и имеет информационный вход 121, вход 122 настроечной информации, вход 123 синхронизации второго шага настройки, вход 124 разрешени  передачи информации, вход 125 настройки, информационный выход 126 и выход 127 настроечной информации.
Каждый узел 72 горизонтальной на- 5 стройки блока 5 коммутации промежуточного каскада содержит четыре элемента И 128-131 и имеет информационный выход 132, информационный вход 133, вход 134 разрешени  передачи информации, вход 10 135 фиксации канала св зи, вход 136 синхронизации фиксации канала св зи, вход 137 настройки, вход 138 синхронизации второго шара настройки, первый 139 и второй 140 выходы настроечной информации. 5Каждый узел 90 горизонтальной настройки блока 6 коммутации выходного каскада содержит четыре элемента И 141-144 и имеет два входа 145 и 146 настроечной информации, информационный вход 147, 0 вход 148 блокировки, вход 149 настройки, вход 150 синхронизации канала св зи и вход 151 разрешени  передачи информации , а также выходы 152 и 153 фиксации канала св зи и информационный. 5Каждый узел 91 вертикальной настройки блока 6 коммутации выходного каскада содержит два элемента И 154 и 155 и имеет два информационных входа 156 и 157, вход 158 настройки и вход 159 разрешени  пере- 0 дачи информации, а также выход 160 настроечной информации.
Трехкаскадна  коммутирующа  система имеет два режима работы: настройка и передача данных. Поиск и фиксаци  кана- 5 лов св зи в режиме настройки осуществл етс  в коммутирующей системе под воздействием программы коммутации и управл ющих сигналов, по вл ющихс  на соответствующих управл ющих входах 0 системы в соответствии с временной диаграммой (фиг. 16). Программа коммутации представл ет собой упор доченное по номерам выходов 10 коммутирующей системы множество пар (р, х). идентифицирующих те 5 входы 8 системы, с которыми надо соединить соответствующий выход 10. В дальнейшем предполагаетс , что х  вл етс  номером блока коммутации 4 входного каскада 1, а р - адрес требуемого входа в пределах этого блока. Кроме того, предполагаетс , что перед началом настройки программа коммутации уже хранитс  в элементах 89 пам ти, таким образом, что в каждом элементе пам ти находитс  ровно одна пара (р, х), указывающа  вход 8, с которым необходимо соединить выход 10, подключенный к выходу данного элемента пам ти. Предполагаетс  также что в элементах пам ти 64 наход тс  идентификаторы х блоков 4 коммутации , а в элементах 63 пам ти каждого блока 4 - идентификаторы р, указывающие конкретный вход 8 в пределах этого блока 4. Информаци  может быть зафиксирована жестко, если элементы пам ти выполнены в виде посто нного запоминающего устройства или может измен тьс  по мере надобности , если элементы пам ти выполнены в виде регистров.
Работа коммутирующей системы в режиме настройки начинаетс  с установки всех триггеров и регистров 86 циклического сдвига в исходное состо ние. Это осуществл етс  импульсом начальной установки, поданным на вход 18системы. Этот импульс устанавливает в единичное состо ние триггеры 28 и 35 коммутации во всех  чейках коммутации промежуточного 2 и входного 1 каскада, в инверсное состо ние все триггеры 50 коммутации выходного 3 каскада. Кроме того, поступа  на входы регистров 86 циклического сдвига, этот импульс записывает в эти регистры одну единственную единицу в том триггере, к входу установки в единицу которого подключен вход 18.Таким образом, после записи этих кодов в регистрах 86. расположенных в пределах одного блока 6 коммутации, не будет существовать одинаковых кодов. Дл  определенности в пределах данного описани  будем считать, что единица будет записыватьс  в m-й раз р д регистра 86. После записи кодов потенциал с пр мого выхода 97 разр да, содержащего единицу, каждого регистра 86 поступают на элементы И 53 и 52 в  чейках 27 коммутации выходного каскада 3 и готовит к приему информации.
Дальнейша  работа коммутирующей системы в режиме настройки непосредственно св зана с поиском и фиксацией каналов св зи в соответствии с программой коммутации. Поиск всех необходимых каналов в коммутирующей системе ведетс  одновременно . Полностью процесс поиска и фиксации всех каналов св зи завершаетс  за R шагов настройки. Это св зано с тем что дл  каждой пары (р, х) существует R различных каналов св зи через промежуточный каскад 2 коммутирующей системы. Дл  неблокирующей трехкаскадной коммутирующей системы по крайней мере один из них будет
незаблокированным независимо от того, в каком пор дке производитс  поиск этих каналов .
Каждый такт настройки выполн етс  за два шага. В течение первого шага произво0 дитс  поиск каналов св зи через блоки 5 коммутации промежуточного каскада к блокам 4 коммутации входного каскада 1. На втором шаге производитс  поиск каналов св зи к конкретным входам 8 в блоках 4
5 коммутации, образование ветв щихс  в блоках 5 коммутации каналов св зи от выходов 10, если в подключенных к ним регистрах 89 хранитс  одинакова  адресна  информаци , и фиксаци  найденных кана0 лов св зи во всех блоках коммутации коммутирующей системы.
Первый шаг первого такта настройки начинаетс  подачей на управл ющие входы 92 настройки и в входы 68 синхронизации
5 первого шага настройки управл ющих сигналов , изображенных на временной диаграмме (фиг. 16). Сигнал 92, поступа  на регистры 89, разрешает выдачу хран щейс  в ней программной информации на соответ0 стьующий выход 10 данных коммутирующей системы. Этот же сигнал поступает на элементы И 154 в узлах 91 вертикальной настройки и на элементы И 143 в узлах 90 горизонтальной настройки. Таким образом
5 в каждом блоке 6 коммутации выходного каскада 3 образуетс  m следующих каналов передачи настроечной информации: регистры 89, двунаправленный выход 10, элемент И 154 в узлах 91 вертикальной настройки,
0 выходы 98 в тех же узлах, элементы И 52 в тех же  чейках 27 коммутации, на входы 97 которых поступают единицы из регистров 89 циклического сдвига, выходы 102 этих  чеек, элементы И 143, двунаправленные
5 входы 13 данных. Элементы И 143 по входу 148 также будут открыты, так как все триггеры 50 в выходном каскаде 3 будут в сброшенном состо нии и все элементы И 88 будут выдавать на своих выходах единицу.
0 Настроечна  информаци  из регистров 89 поразр дно начнет поступать по образовавшимс  каналам на двунаправленные выходы 13 данных блоков 91 коммутации промежуточного каскада 2. В этот момент в
5 узлах 72 горизонтальной настройки этих блоков будут открыты сигналом 137 элементы И 131. Поэтому перва  часть настроечной информации в виде идентификаторов через элементы И 131 и входы 43  чейки 24 коммутации поступит на сумматор 39 по модулю два.
С другой стороны сигнал с входа 68 открывает тристабильные ключи 65 и разрешает передачу идентификаторов блоков 4 коммутации входного каскада 1 из регистров 64 на двунаправленные выходы 11 данных и далее через открытый сигналом панели с входа настройки элемент И 120 узла 73 вертикальной настройки через вход 42 вертикальной настройки на сумматор 39 по модулю два  чейки 24 коммутации.
Идентификаторы х, поразр дно поступа  на сумматор 39 по модулю два, при первом неравенстве разр дов этих кодов сброс т триггер 35, В установленном состо нии останутс  только триггеры 35 тех  чеек 24 коммутации, на входы 42 и 43 которых поступ т одинаковые коды идентификаторов х. После прохождени  всех разр дов идентификаторов х на сумматор 39 по модулю два снимаетс  сигнал с входа 68 синхро- низации первого такта настройки и временно снимаетс  сигнал с входа 92 настройки .
В св зи с тем, что к одному блоку 4 коммутации подключено несколько входов, возникает больша  веро тность поступлени  из различных блоков 6 коммутации на  чейки 24 коммутации по одной линии 11 св зи пар (р, х) с одинаковыми х и разными р. На первом шаге настройки эти пары отличить нельз , так как все триггеры 35  чеек 24, получившие равные х, будут установлены независимо от дальнейших значений р. Таким образом, возникает конфликт за зан тие линии 11 св зи. Дл  разрешени  этого конфликта в предлагаемой коммутирующей системе прин то, что к незан той линии 11 св зи из всех претендующих на подключение к ней на данном шаге линий св зи 12 выбираетс  та, у которой значение параметра будет наименьшим. Этот выбор осуществл етс  во врем  подачи на системный вход 74 потенциала разрешени  конфликта Этот потенциал поступит на вход элемента И 36 и разрешит передачу потенциала с пр мого выхода триггера 35 по линии 41 на соответствующий вход узла ускоренного распространени  сигнала 71 зан тости. Таким образом, единица, по вивша с  на выходе 41 с самым малым значением параметра Z среди всех таких выходов с единицами, по витс  на всех выходах 47 узлов ускоренного распространени  сигнала 71 зан тости Z Z +1 и заблокирует передачу информации через элементы 38. Таким образом, в каждом столбце матрицы останетс  только один незаблокированный элемент И 38.
Второй шаг настройки начинаетс  подачей сигнала на вход 69 синхронизации второго шага настройки и возобновлением сигнала на вход 92. Повторное по вление 5 сигнала на входе 92 разрешает дальнейшую поразр дную передачу настроечной информации из элементов 89 пам ти. Оставша с  в этих регистрах настроечна  информаци  представл ет собой идентификатор р. Эта
10 информаци  по каналам, сформированным на первом полушаге, поступает на соответствующий узел 72 горизонтальной настройки блока 5 коммутации. В этом узле идентификатор р разветвл етс  на два на15 правлени . Этот идентификатор проходит с линии 13 св зи через элемент И 131, открытый сигналом 137, на соответствующий выход 139 и через вход 43 на сумматор 39 по модулю два. Кроме того, тот же идентифика0 тор проходит через элемент И 130 того же узла 72 горизонтальной настройки на соответствующий выход 80, далее через элемент И 38 на выход 49 и через элемент 118с трем  состо ни ми - на линию 11 св зи. Так как в
5 этот момент элемент И 120 открыт сигналом с входа 125, то идентификатор р начнет поступать через выход 127 вертикальной настройки и далее через вход 42 на сумматоры 39 по модулю два, расположенные в  чейках
0 24 коммутации одного столбца. Таким образом коды идентификаторов р, поступающий с соответствующих линий св зи 13 при Z Z +1. будут сравниватьс  с кодом идентификатора р, поступающего по линии 13.
5 После прохождени  всех разр дов кодов идентификаторов р в  чейках 24 коммутации останутс  установленными только те триггеры 35, на сумматоры 39 по модулю два которых поступили равные пары (р, х).
0Кроме того, на втором шаге настройки
код идентификатора р, пришедший на линию 11 св зи, пройдет через открытые сигналы с входа 69 синхронизации второго шага настройки, элементы И 112 в узлах 67
5 вертикальной настройки на вход 33 вертикальной настройки сумматора 31 по модулю два в  чейках 21 коммутации. Одновременно из элементов 63 пам ти по сигналу 69 будут передаватьс  идентификаторы входов
0 ir. Эти идентификаторы пройдут через открытые сигналы 69, элементы И 104, расположенные в узлах 66 горизонтальной настройки, на входы 32 сумматора 31 по модулю два. Эти узлы в случае обнаружени 
5 не равных разр дов, поступающих на их входы кодов, сброс т триггеры 28. Таким образом, в установленном состо нии останутс  только триггеры 28 тех  чеек 21 коммутации , на входы 32 и 33 которых поступили одинаковые коды.
Дл  фиксации найденных каналов св зи в  чейках 27 коммутации выходного каскада и в  чейках 24 коммутации промежуточного каскада формируетс  сигнал 82 на пр мых выходах триггеров 35, установленных в единичное состо ние. Этот сигнал совместно с сигналом 95 синхронизации фиксации каналов св зи проходит через элемент 129 в узлах 72 горизонтальной настройки на линию 12 св зи и далее через элементы И 141 в узлах 90 горизонтальной настройки. Элемент И 53 устанавливает триггер 50 в  чейке 27. Потенциал 61 с инверсных выходов таких триггеров 50 блокирует соответствующие ему элементы 87 и таким образом прекращает сдвиги в подключенных к выходам последних регистрах 86. В этом случае булет зафиксировано открытое состо ние элемента И 52 на весь период настройки. Потенциалы 61 с инверсного выхода установленного триггера 50 в соответствующих строках матрицы  чеек коммутации 27 выходного каскада через элементы 90 заблокируют элементы И 143 в узлах 90 горизонтальной настройки, и тем самым перекроют каналы прохождени  информации через элементы И 52 во всех  чейках 27, расположенных в одной строке.
В результате выполненных действий коммутирующа  система готова к следующему такту нас гройки, на котором провер етс возможностьпостроени  заблокированных на текущем такте настройки каналов св зи через другие блоки 5 коммутации промежуточного каскада
Очередной такт настройки выполн етс  в основном точно так же, как и первый такт. Отличие состоит лишь в том, что к зафиксированным на предыдущих тактах каналом св зи в  чейках 24 коммутации могут быть подключены новые ветви, если по ранее зафиксированным и новым каналам св зи поступает одинакова  настроечна  информаци . При этом дл  ранее зафиксированных каналов св зи настроечна  информаци  поступает из элемента 89 по следующему маршруту: выход 10 данных коммутирующей системы, элемент И 154 узла 91 вертикальной настройки, элемент И 54  чейки 27 коммутации, элемент И 143 узла
90горизонтальной настройки, лини  14 св зи , элемент И 131 узла 72 горизонтальной настройки, сумматор 39 по модулю два в  чейке 24 коммутации промежуточного каскада 2.
Настроечна  информаци  дл  новых ветвей поступает по следующим маршрутам; регистры 89. выходы 10 данных коммутирующей системы, элемент И 154 в узлах
91вертикальной настройки через незаблокированные сигналами с. регистров 86 циклического сдвига, элементы И 52 в  чейках 27 коммутации, элементы 143 узла 90 горизонтальной настройки, лини  14 св зи.
Дальнейший процесс протекает точно так, как описано дл  первого такта.
После выполнени  тактов настройки в неблокирующей трехкаскадной коммутирующей системе будут зафиксированы все
0 требуемые по программе коммутации каналы св зи.
В режиме передачи информации, который выполн етс  в период действи  сигнала разрешени  передачи информации на выхо5 де 94 (фиг. 16), информаци  проходит с входа 8 через элемент И 105 в узле 66 горизонтальной настройки, элемент И 29 в  чейке 21 коммутации, элемент 14 11 в узле 71 вертикальной настройки, линию 11 св 0 зи, элемент И 104 узла 67 вертикальной настройки , элемент И 37  чейки 24 коммутации, элемент И 128 узла 72 горизонтальной настройки, линию 13 св зи, элемент И 144 узла 90 горизонтальной
5 настройки, элементы И 51  чейки 27 коммутации , элемент И 155 узла 91 вертикальной настройки, выход 10 данных коммутирующей системы. Разборка каналов св зи производитс  подачей на вход 32 системы

Claims (1)

  1. 0 сигнала. В результате коммутирующа  система перейдет в исходное ссу.то ние. Формула изобр е гени  Трехкаскадна  коммутирующа  систе- мэ, содеожаща  входной, промежуточный и
    5 выходной каскады, каждый из которых содержит группу блоков коммутации, входы данных блоков коммутации входного каскада  вл ютс  информационными входами системы , выходы данных блоков коммутации
    0 выходного каскада  вл ютс  информационными выходами системы, выходы данных каждого блока коммутации входного каскада подключены к соответствующим входам данных блоков коммутации промежуточно5 го каскада, выходы данных каждого блока коммутации промежуточного каскада подключены к соответствующим входам данных блоков коммутации выходного каскада, входы установки в исходное состо ние всех
    0 блоков коммутации подключены к входу начальной установки системы, каждый блок коммутации содержит узел управлени  и матрицу  чеек коммутации, причем информационные входы всех  чеек коммутации
    5 каждого столбца матрицы объединены между собой, информационные выходы всех  чеек коммутации каждой строки матрицы объединены между собой, входы установки в 1  чеек коммутации входного и п ромежу- точного каскадов и вход установки в О  чеек коммутации выходного каскада подключены к входам установки в исходное состо ние соответствующих блоков коммутации системы, узел управлени  каждого блока коммутации входного каскада содержит группу элементов пам ти идентификаторов входов, вшходы которых соединены с соответствующими входами разр дов данных этого блока коммутации, элемент пам ти идентификатора блока коммутации и группу ключей, выходы которых соединены с соответствующими выходами разр дов данных этого блока коммутации, управл ющие и информационные входы ключей группы подключены соответственно к входу синхронизации первого шага настройки и к выходам разр дов элемента пам ти идентификатора этого блока коммутации, узел управлени  каждого блока коммутации промежуточного каскада содержит группу узлов ускоренного распространени  сигнала зан тости, входы и выходы каждого из которых соединены с выходами зан тости и с входами блокировки канала св зи соответствующих  чеек коммутации соответствующего столбца матрицы этого блока коммутации, узел управлени  каждого блока коммутации выходного каскада содержит группу регистров циклического сдвига, входы установки в исходное состо ние которых подключены к входу начальной установки системы, первую группу элементов И. выходы которых подключены к входам разрешени  сдвига соответствующих регистров циклического сдвига группы, выходы которых подключены к входам поиска канала св зи соответствующих  чеек коммутации этого блока коммутации, группу элементов пам ти идентификаторов входов системы, выходы которых подключены к соответствующим выходам данных блока коммутации выходного каскада, а входы считывани  соединены с входом настройки системы, вторую группу элементов И, причем i-й вход j-ro элемента И второй группы подключен к выходу зан тости 1-й  чейки коммутации j-й строки матриць1 крммутации данного блока коммутации (, M, , N, М - число столбцов , N - число строк матрицы коммутации блока коммутации выходного каскада), первые входы элементов И первой группы узла управлени  блока коммутации выходного каскада подключены к входу синхронизации поиска незаблокированных каналов этого блока коммутации, (j-MJ-й вход i-ro элемента И первой группы подключен к выходу зан тости j-й  чейки коммутации 1-го столбца матрицы коммутации данного блока коммутации , отличающа с  тем, что, с целью сокращени  аппаратурных затрат за
    счет устранени  тиражировани  управл ющей аппаратуры, узел управлени  каждого блока коммутации каждого каскада содержит группу узлов горизонтальной настройки 5 и группу узлов вертикальной настройки, причем информационный вход каждого узла горизонтальной настройки группы каждого блока коммутации выходного каскада  вл етс  соответствующим входом данных этого 10 блока коммутации, первый и второй входы настроечной информации каждого узла горизонтальной настройки группы каждого блока коммутации выходного каскада подключены соответственно к первым и вторым 15 входам настроечной информации всех  чеек коммутации соответствующей строки матрицы коммутации этого блока коммутации, выход данных и выход фиксации канала св зи каждого узла горизонтальной настройки 0 группы блока коммутации выходного каскада подключены соответственно к информационным входам и к входам фиксации канала св зи  чеек коммутации соответствующей строки матрицы коммутации этого 5 блока, входы синхронизации фиксации канала св зи, разрешени  передачи информации и настройки узлов горизонтальной настройки каждого блока коммутации выходного каскада  вл ютс  соответственно 0 входами синхронизации фиксации канала св зи, разрешени  передачи информации и настройки этого блока, входы выбора узлов горизонтальной настройки каждого блока коммутации выходного каскада подключе- 5 ны к выходам соответствующих элементов И второй группы этого блока, первый информационный вход узла вертикальной настройки каждого блока коммутации выходного каскада подключен к соответст- 0 вующему выходу данных этого блока, второй информационный вход и выход настроечной информации каждого узла вертикальной настройки блока коммутации выходногокаскадаподключены 5 соответственно к информационным выходам и к входам настроечной информации всех  чеек коммутации соответствующего столбца матрицы коммутации этого блока, а входы настройки и входы разрешени  пере- 0 дачи информации узлов вертикальной настройки блока коммутации выходного каскада подключены соответственно к входу настройки и входу разрешени  передачи информации этого блока, информационный 5 вход и вход настройки каждого узла вертикальной настройки блока коммутации промежуточного каскада соединены соответственно с входом данных блока коммутации промежуточного каскада и с выходами настроечной информации всех  чеек
    коммутации соответствующего столбца матрицы коммутации блока коммутации промежуточного каскада, информационный выход и выход настройки каждого узла вертикальной настройки каждого блока коммутации промежуточного каскада подключены соответственно к информационным входам и к входам настройки всех  чеек коммутации соответствующего столбца матрицы коммутации , а входы синхронизации второго шага настройки, разрешени  передачи информации и настройки узлов вертикальной настройки подключены к входам синхронизации второго шага настройки, разрешени  передачи информации и настрой- ки блока коммутации промежуточного каскада, информационный входи вход фиксации канала св зи каждого узла горизонтальной -настройки блока коммутации промежуточного каскада подключены соот- ветственно к информационному выходу и к выходу фиксации канала св зи всех  чеек коммутации соответствующей строки матрицы коммутации блока коммутации промежуточного каскада, информационный выход, первый и второй выходы настройки блока коммутации промежуточного каскада  вл ютс  соответственно выходом данных этого блока, входом настройки и входом ю- ризонтальной настройки всех  чеек комму- тации соответствующей строки матрицы, коммутации блока, коммутации промежуточного каскада, входы настройки, синхронизации второго шага настройки, синхронизации фиксации канала св зи и разрешени  передачи информации узла горизонтальной настройки блока коммутации промежуточного каскада  вл ютс  входами настройки, синхронизации второго шага настройки , синхронизации фиксации канала св зи и разрешени  передачи информации блока коммутации промежуточного каскада, информационный вход каждого узла горизонтальной настройки блока коммутации входного каскада  вл етс  входом данных блока коммутации входного каскада, информационный выход и выход настроечной информации каждого узла горизонтальной настройки блока коммутации входного каскада подключены соответственно к информационным входам и к входам горизонтальной настройки всех  чеек коммутации соответствующей строки матрицы коммутации, входы синхронизации первого шага настройки и разрешени  передачи информации узла горизонтальной настройки блока коммутации входного каскада  вл ютс  соответственно входами синхронизации первого шага настройки и разрешени  передачи информации этого блока, первый информационный вход узла вертикальной настройки блока коммутации входного каскада подключен к соответствующему выходу данных этого блока коммутации, второй информационный вход и выход настроечной информации каждого узла вертикальной настройки блока коммутации входного каскада подключены соответственно к информационным выходам и к входам вертикальной настройки всех  чеек коммутации соответствующего столбца матрицы коммутации , входы синхронизации второго шага настройки и разрешени  передачи информации узла вертикальной настройки блока коммутации входного каскада  вл ютс  соответственно входами синхронизации второго шага настройки и разрешени  передачи информации этого блока.
    75
    77- 76
    .J L
    77
    71
    7/
    78. 76. 75. 77
    ±&f
    m...Jr
    Г J/ I
    Щ 8t 858381 8583 8b 8583 19
    82V
    81
    П
    72
    11
    I
    13
    Ъ
    73
    75
    7J
    ±&f
    m...Jr
    Г J/ I
    23
    фиг.З
    54
    858384
    85 83 т
    85 83
    Фиа.Ь
    Фиг. 5
    98 96.1.1 99 98 96.2.1 99 98 96.1 м 99
    Фиг. 8
    Фиг. 7
    116
    112
    177
    115
    7/7
    Фиг. 9
    Фиг. Ю
    Фиг.11
    Фиг.12
    Фиг.П
    Фиг.15
    Фиг.Ю
SU894630893A 1989-01-02 1989-01-02 Трехкаскадна коммутирующа система SU1622886A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894630893A SU1622886A1 (ru) 1989-01-02 1989-01-02 Трехкаскадна коммутирующа система

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894630893A SU1622886A1 (ru) 1989-01-02 1989-01-02 Трехкаскадна коммутирующа система

Publications (1)

Publication Number Publication Date
SU1622886A1 true SU1622886A1 (ru) 1991-01-23

Family

ID=21419850

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894630893A SU1622886A1 (ru) 1989-01-02 1989-01-02 Трехкаскадна коммутирующа система

Country Status (1)

Country Link
SU (1) SU1622886A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Патент US № 3781484, кл. Н 04 Q 3/50, опублик. 1983 Авторское свидетельство СССР № 1226481, кл. G 06 F 15/16, 1986 *

Similar Documents

Publication Publication Date Title
US4360911A (en) Digital signal switch system having space switch located between time switches
JPH0685844A (ja) 光パケット交換システム
SU1622886A1 (ru) Трехкаскадна коммутирующа система
CA1236202A (en) Interconnection networks
US3311706A (en) Multiple module time division multiplex communication system utilizing highlow speed conversion
RU2359313C2 (ru) Трехкаскадная коммутационная система
US4160876A (en) Modular multiplex/demultiplex apparatus
US4186277A (en) Time division multiplex telecommunications switching network
SU1226481A1 (ru) Трехкаскадна коммутирующа система
US4160126A (en) Modular multiplex/demultiplex apparatus
US6888825B1 (en) Cross-connect with shared storage
SU1790035A1 (ru) Mhoгokahaльhaя цифpobaя cиctema cbязи
SU1104500A1 (ru) Многоканальное микропрограммное устройство ввода-вывода
SU1325546A1 (ru) Адаптивное устройство дл приема информации с удаленных рассредоточенных объектов
SU1506584A1 (ru) Устройство дл асинхронной коммутации цифровых сигналов
SU1287173A1 (ru) Устройство дл моделировани сети коммутации каналов
SU1522204A1 (ru) Устройство дл организации очереди к общему ресурсу
SU1112367A1 (ru) Устройство дл моделировани систем передачи дискретной информации
SU1605212A1 (ru) Распределенна система дл программного управлени технологическими процессами
SU1381523A2 (ru) Многоканальное устройство дл сопр жени источников информации с вычислительной машиной
SU1636996A1 (ru) Генератор случайного пол
SU1488825A1 (ru) Изобретение относится к автоматике и вычислительной технике и может быть использовано
SU1711342A1 (ru) Способ цикловой синхронизации и система дл его осуществлени
SU1418695A1 (ru) Ячейка однородной структуры
SU1239874A1 (ru) Устройство синхронизации по групповому сигналу в многоканальных системах св зи