SU1112367A1 - Устройство дл моделировани систем передачи дискретной информации - Google Patents

Устройство дл моделировани систем передачи дискретной информации Download PDF

Info

Publication number
SU1112367A1
SU1112367A1 SU833575373A SU3575373A SU1112367A1 SU 1112367 A1 SU1112367 A1 SU 1112367A1 SU 833575373 A SU833575373 A SU 833575373A SU 3575373 A SU3575373 A SU 3575373A SU 1112367 A1 SU1112367 A1 SU 1112367A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
output
block
inputs
input
Prior art date
Application number
SU833575373A
Other languages
English (en)
Inventor
Валерий Иванович Финаев
Original Assignee
Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Таганрогский радиотехнический институт им.В.Д.Калмыкова filed Critical Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority to SU833575373A priority Critical patent/SU1112367A1/ru
Application granted granted Critical
Publication of SU1112367A1 publication Critical patent/SU1112367A1/ru

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

УСТРОЙСТВО ДЛЯ МОДЕЛИРОВАНИЯ СИСТЕМ ПЕРЕДАЧИ ДИСКРЕТНОЙ ИНФОРМАЦИИ , содержащее генератор тактовых импульсов, выход которого подключен к управл ющему входу блока элементов И и входу блока генерации случайного кода, группа выходов которого соединена соответственно с группой информационных входов блока задани  закона распределени , перва , втора  и треть  группа установочных входов  вл етс  соответственно первой, второй и третьей группой установочных входов устройства, группа выходов блока элементов И подключена соответственно к группе входов блока пам ти , группа выходов которого  вл етс  первой группой выходов устройства, и блок анализа приема кода, содержащий группу из двух элементов ИЛИ, группу из трех элементов И, элемент ИЛИ и элемент И, выход первого элемента ИЛИ группы соединен с первым входом второго элемента И группы, выход второго элемента ИЛИ группы соединен с первым входом третьего элемента И группы, выходы первого и второго элементов И группы соеди- иены с соответстйующими входами элемента ИЛИ, выход котЪрого подключен к пр мому входу элемента И, инверсный вход которого соединен с выходом третьего элемента И группы, отличающеес  тем, что, с целью расщирени  функциональных возможностей за счет моделировани  вход щего и исход щего потоков сообщений и моделировани  канала св зи, оно дополнительно содержит делитель частоты, блок выделени  потоков и блок модели канала, блок вьщелени  потоков содержит три элемента задержки, регистр и две схемы сравнени , выход первого элемента задержки подключен к входу разрешени  записи регистра, вход разрешени  считывани  которого соеди (Л нен с выходом второго элемента задержки , группа выходов регистра соединена с первыми группами входов первой и второй схемы сравнени , управл ющие входы первой и второй схем сравнени  подключены к выходу третьего элемента задержки, выход первой схемы Сравнени   вл етс  первым выходом устройства, а выход второй схемы сравнени   вл етс  вторьтм вы ходом устройства, блок модели канала содержит последовательно соединенные генератор пуассоновского потока импульсов , элемент И, кольцевой регистр сдвига, узел задани  законов распределени , узел элементов ИЛИ, узел элементов И, блок пам ти, выходы которого соединены соответственно с первой группой информационньк входов узла задани  законов распределени , выход генератора тактовых импульсов устройства соединен с входами всех элементов задержки блока вьщелени  потоков и входом делител  частоты, .

Description

выход которого подключен к вторым входам элементов И группы блока анализа приема кода, инверсному входу элемента И и управл ющему входу узла элементов И блока модели канала, группа установочных входов узла задани  законов распределени  которого  вл етс  четвертой группой установочных входов устройства, первый выход узла пам ти блока модели канала соединен с первым входом первого элемента И группы блока анализа приема кода, второй - i-й выходы узла пам ти блока модели канала подкдючены к соответствующим входам первого элемента ИЛИ группы блока анализа приема кода, выходы с (t+1)-ro по п-й узла пам ти блока модели канала
подключены к соответствующим входам второго элемента ИЛИ группы блока анализа приема кода, группы выходов элементов И группы блока анализа приема кода  вл ютс  второй группой выходов устройства, выход элемента И блока анализа приема кода соединен с входом блока задани  законов распределени , четверта  группа установочных входов которого соединена соответственно с выходами блока пам ти, группой разр дных входов регистра и вторыми группами входов первой и второй схем сравнени  блока вьщелени  потоков, а группа выходов блока задани  законов распределени  подключена соответственно к группе входов блока элементов И.
Изобретение- относитс  к вычислительной технике и предназначено дл  моделировани  веро тностных процессов функционировани  систем передачи дискретной информации. Известно устройство дл  моделировани  каналов передачи дискретной информации, содержащее датчик случайных сигналов, первый и второй генераторы случайных импульсов, задающее устройство, триггер и элемент И, причем входна  шина устройства соединена с входами датчика случайных сигналов, первого и второго генераторов случайных импульсов , первый и второй входы триггера соединены с выходом первого генератора , через задающее устройство с вторым входом второго генератора случайных импульсов и с выходом ВТОрого генератора, а выход соединен с первым входом элемента И, второй вх которого соединен с выходом датчика случайных сигналов, а выход - с выходной пмной устройства lj . Наиболее близким по технической сущности к предлагаемому  вл етс  устройство дл  моделировани  канало передачи дискретной информации, содержащее последовательно соединенны генератор тактовых импульсов, блок генерации сообщений, блок задани  матриц переходных веро тностей, бло задани  законов распределений, первый коммутатор, блок пам ти и блок анализа сообщений, другие входы которого соединены с выходом блока генерации сообщений, выход генератора тактовьк импульсов подключен к первому входу элемента И и входу блока задани  времени  ожидани , выход которого соединен с вторым входом элемента И, выход которого подключен к соответствующему входу первого коммутатора блока генерации случайного кода, соединенного выходом с входом блока задани  законов распределени , группа выходов которого соединена с первой группой входов второго коммутатора, втора  группа входов которого подключена к группе выходов блока генерации случайного интервала времени, а треть  группа входов подключена к выходам блока пам ти, группа выходов второго коммутатора Подключена соответственно к группе входов блока задани  времени ожидани  2, Однако известное устройство обладает недостаточными функциональными возможност ми при моделировании систем передачи дискретной информации . Действительно, при моделировании веро тностных процессов в таких , системах необходимо оценивать веро тностные характеристики вход - ; 3 щсго и исход щего шггокон сообщений имитировать данные потоки, оценивать степени использовани  сисчемы и канала. Известное устройство не выполн ет дакньтх функций. Цель изобретени  - расширерп1е функциональных возможностей устройства за счет моделировани  вход щего и исход щего потока сообщений и моделировани  канала св зи. Поставленна  цель достигаетс  тем что в устройство дл  моделировани  ;систем передачи дискретной информации , содержащее генератор тактовых импульсов, выход которого подключен к управл ющему входу блока элементов И и входу блока генерации случайного кода, группа выходов которого соединена соответственно с группой информационных входов блока задани  закона распределени , перва , втора  и треть  группа установочных входов  вл етс  соответственно первой, второй и третьей группой установочных входов устройства, группа вьпсодов блока элементов И под ключена соответственно к группе вхо дов блока пам ти, группа выходов которого  вл етс  первой группой выходов устройства, и блок анализа приема кода, содержащий группу из двух элементов ИЛИ, группу из трех элемен тов И,элемент ИЛИ и элемент И,выход пер вого элемента ИЛИ группы соединен с пер вым входом второго элемента.И группы, выход второго элемента ИЛИ группы соединен с первым входом третьего элемента И группы, выходы первого и второго элементов И группы соединены с соответствующими входами элемента ИЛИ, выход которого подключен к пр мому входу элемента И, инверсный вход которого соединенс выходом третьего элемента И группы, введены делитель частоты, блок выделени  потоков и блок модели канала, блок вьщелени  потоков содержит три элемента задержки, регистр и две схемы сравнени , выход первого элемента задержки подключен к входу разре- шени  записи регистра, вход разрешени  считывани  которого соединен с выходом второго элемента задержки группа выходов регистра соединена с первыми группами входов первой и второй схемы сравнени , управл ющие входы первой и второй схем сравнени  подключены к выходу третьего 67 . 4 элемента задержки, выхсД ггервой . сравнени   пл етс  (кфвмм вьгх-vioM устройства, а выход торой схемы сравнени   вл етс  вторым вьгходом устройства, блок модели канала содержит последовательно соединенные генератор пуассоновскогп потока импульсов , элемент И, кольцевой рпгистр сдвига, узел задани  законов распределени , узел элементов ИЛИ, узел элементо  И и блок пам ти, которого соединены соответственно с первой группой информацио ных входов узла задани  законов распределени , выход генератора тактовых импульсов устройства соединен с входами всех элементов задержки блока выделени  потоков и входом делител  частоты, йыход которого подключен к вторым входам элементов И группы блока анализа приема кода, ИНверсному входу элемента И и управл ющему входу узла элементов И блока модели канала, группа установочных входов узла задани  законов распределени  которого  вл етс  четвертой группой установочньк входов устройства, первый выход узла пам ти блока модели канала соединен с первым входов первого элемента И группы блока анализа приема кода, второй В-й выходы узла пам ти блока модели канала подключены к соответствующим входам первого элемента ИЛИ группы блока анализа приема кода, выходы с (6+1)-го по п-й узла пам ти блока модели канала подключены к соотвествующим входам второго элемента ИЛИ Группы блока анализа приема кода, группа выходов элементов И группы блока анализа приема кода  вл ютс  второй группой выходов устройства, выход элемента И блока анализа приема кода соединен с входом блока задани  законов распределени , четверта  группа установочных входов которого соединена соответственно с выходами блока пам ти, группой разр дных входов регистра и вторыми группами входов первой и второй схем сравнени  блока вьщелени  потоков, а группа выходов блока задани  законов распределени  подключена соответственно к группе входов блока элементов И, На фиг. 1 приве; ена структурна  схема устройства; на фиг. 2 и 3 функциональна  схема блока задани  51 законов распределени ; на фиг. А - схема блока вьщелени  потоков; на фиг, 5 - схема блоке анализа приема кода; на фигт 6 - схема блока модели канала. Устройство дл  моделировани  систем передачи дискретной информации содержит первую 1, вторую 2 и третью 3 группу установочных входов соответственно . Блок 4 задани  законов распределени , блок 5 элементов И, блок 6 генерации случайного кода, генератор 7 тактовых импульсов, блок 8 выделени  потоков, делитесь 9 частоты, блок 10 пам ти, первую 11 группу входов, блок 12 анализа приема кода, вторую группу 13 выходов, блок 14 модели канала, четвертую группу 15 входов, первый 16 и второй 17 выходы устройства. Блок 4 задани  законов распределени  (фиг. 2 и 3) содержит первую 18, вторую 19 и третью 20 группу регистров, четвертую группу 21 входов , первую 22, вторую 23 и третью 2 группу схем сравнени , первую 25, вторую 26 и третью 27 группу элементов И, первый элемент ИЛИ 28, четвертую группу 29 элементов И 29, выход 30 схемы 22 сравнени  первой группы, первую группу 31 элементов ИЛИ, элемент И 32 с выходом 33, выход 34 первой схемы 23 сравнени  второй группы, п тую группу 35 элементов И с выходами 36, вход 37 блока, элемент НЕ 38, шестзто группу 39 элементов И, вторую группу 40 эле ментов ИЛИ, группу 41 выходов. Блок 8 выделени  потоков содержит первый 42, второй 43 и третий 44 эле менты задержки, регистр 45, первую 46 и вторую 47 схемы сравнени . Блок 12 анализа приема кода содер жит группу 48 элементов ИЛИ, группу 49 элементов И, элемент ИПИ 50 и элемент И 51. Блок 14 модели канала содержит ге нератор 52 пуассоновского потока импульсов , элемент И 53, кольцевой регистр 54 сдвига, узел 55 задани  законов распределени , вьшолненный ана логично блоку 4, узел 56 элементов ИЛИ, узел 57 элементов И, уэел 58 пам ти. Устройство работает следующим образом . По эходам 1 занос тс  коды веро т ностей и 7о, , - веро т7 НОСТБ того, что в систему на такте Т+1 не поступит сообщение при условии , что на такте Т в системе не бьшо сообщени , - веро тность того , что в систему на такте T+l. поступит сообщение при условии, что на такте Т в системе не было сообщени . Веро тности (J и моделируют аналитически начальное состо ние системы ,, когда в системе нет сообщений. По входам 2 занос тс  коды веро тностей ,0 ,Я-,о + + 1, 1Т,о +1, , моделирующие состо ние, когда в системе одно сообщение, а в момент Т заканчиваетс  передача этого сообщени  без искажени . Тогда - веро тность того, что в систему на такте Т+1 не поступит сообщение при условии, что на такте Т в системе было одно сообщение, веро тность того, что в системе на такте Т+1 будет два сообщени  при условии, что на также Т бьшо одно сообщение. По входам 3 заноситс  веро тность кодов согласно матрицы переходных веро тностей Р, которые моделируют состо ние системы передачи информации в том случае, когда система зан та передачей информации или принимает сообщение с ошибкой. Причем, веро тность есть веро тность того, что система в момент Т+1 будет иметь j сообщений при условии , что в момент Т в .системе было i сообщений. Нулевые значени  веро тностей прин ты при условии, что поток вход щих сообщений пауссоновский , а канал передачи один. По входам 15 занос тс  коды мат- .рицы переходных веро тностей состо ни  канала Р., .где - веро тность того, что канал переходит в состо ние передачи с j ошибками при условии, что в пре дьщущем такте в канале было состо ние передачи с 1 ошибками. Такты анализа состо ний и канала задаютс  генератором 7 тактовых импульсов . Пусть в начальный момент Т. времени в системе сообщений нет. Состо ние выхода блока 12 анализа прие ма кода не вли ет на выбор последую щего состо ни  системы. Тогда за вр м  T+iT система с веро тностью 1( может остатьс  ц состо нии отсутстви  сообщений, либо с веро тностью i Q может перейти в состо ние, когда в систему поступило одно сообщение и было прин то к передаче. Моделируетс  данный процесс следующим образом. Импульс генератора 7 поступает на первые входы блока 5 элементов И блок 8 выделени  потоков, делитель частоты и вход блока 6 генерации случайного кода. Случайный код блока 6 поступает на входы 21 блока 4 задани  законов распределени . В блоке 4 случайньй код подаетс  на первые входы первых 22, вторых 23 и третьих 24 схем сравнени . Так как в системе нет сообщений, то на первом выходе 1Ц есть потенциал и есть потенциал на соответствующем входе блока 4, Таки образом, злементы И 25 открыты и коды чисел веро тностей и.Гд, , которые хран тс  в регистрах 18, и le соответственно, поступают на вторые входы схем сравнени . Схемы 22ц и 22(2. сравнени  сравнивают код чисел регистров 18ij и 185 и код случайного числа блока 6. В том случае, если код случайного числа меньше кодов чисел регистров, то на выходе схемы сравнени  будет потенциал . Если код числа блока 6 меньше оо ° значит, что блок 4 выбр вновь первое состо ние, соответству щее отсутствию сообщени  в системе Тогда на выходе схемы сравнени  будет потенциал, который закрывает эл мент И 32 и через элемент ИЛИ 31 по даетс  на выход 41 блока 4, затем сигнал с выхода 41 через открытый элемент И блока 5 подаетс  на вход блока 10 пам ти. На выходе 1Ц блока пам ти будет- потенциал, свидетельствующие о том, что за такт Е систему не поступило сообщений. Если код блока 6 больше Т до , но меньше +Г1д 1, то на выходе схемы 22( сравнени  не будет потенциала, а будет потенциал на выходе схемы 22,, сравнени , который через открытый элемент И 32 поступит на вход элемента ИЛИ 312. Э° свидетельствует о том, что в систему за такт поступило одно сообщение. Потенциал с выхода 412 блока 4 поступает через открытый блок 5 на вход блока 10 пам ти. На выходе 11j устройства по вл етс  потенциал , свидетельствующий о том, что в систему за такт поступило одно сообщение. Так как состо ние выходов изменилось, то сработает блок 8 вьщелени  потоков, который работает следующим образом. Импульс, подаваемый на элемент 42 задержки, задерживаетс  на четверть такта и по сигналу с выхода элемента 42 задержки схемы 46 и 47 сравнени  сравнивают состо зше выходов, записанное в регистре и новое состо ние выходов. Если в систему поступило сообщение, то состо ние выходов увеличиваетс  с индекса i выхода 11 на единицу, т.е. сигнал будет на выходе . Тогда сработает перва  схема 46 сравнени  и на выходе 16 по витс  потенциал. Если состо ние выходов 11 изменитс  по индексу в меньшую сторону, то сработает схема 47 сравнени  и на ее выходе 17 будет потенциал, свидетельствующий о том, что из системы ушпо одно сообщение. Элемент 43 задержки задерживает сигнал на половину такта и по его сигналу регистр 45 обнул етс . По сигналу от элемента 42 задержки , который задерживает сигнал на три четверти такта, в регистр 45 записьюаетс  новое состо ние выходов 11 устройства. Делитель 9 частоты делит частоту генератора 7 таким образом, что с выхода делител  9 снимаетс  частота, период которой равен длине (по времени) передаваемого кода. Сигнал с выхода делител  9 подаетс  на первые входы блоков 12 анализа приема кода и 14 модели канала. Блок 14 модели канала моделирует состо ние передачи кода по каналу. Происходит это следующим образом. По входам 15 в узел 5.5 задани  ;законов распределени  занос тс  коды переходных веро тностей матрицы переходных веро тностей состо ни  канала Р . С приходом импульса от делител  9 открываютс  элементы И узла 57 элементов И и закрываетс  элемент И 53. Импульсы генератора 52 не поступают на тактирующий вход регистра 54 и на его выходах формируетс  случайное число, подаваемое на вход узла 55. В узле задани  зако нов распределени  на основе данных веро тностей матрицы Р осуп ествл етс  выбор нового состо ни  капала. Сигнал о состо нии канала подаетс  через,узел 56 элементов ИЛИ, узел 57 элементов И на соответствующий вход узла 58 пам ти, в котором перебрасываетс  соответствующий триггер. Тогда на выходах блока 14 модели канала фиксируетс  очередное состо ние канала , причем, если есть сигнал на i-м выходе, то это означает, что в канале передаетс  и принимаетс  кодовое слово с i -1 ошибкой. Блок 12 анализа приема кода работает следующим образом. Допустим,что в кодовом слове число ошибок равно i, причем , -1, то код обнаруживает и исправл ет данные ошибки. Если число ошибок более или равно t, то код не распознает ошибку и происходит неправильное декодирование. Тогда с приходом сигнала от делител  9, если на входах 1 ... был потенциал от блока 14, т будет потенциал на выходе блока и Соответственно либо на выходе 13, либо на выходе 132, если потенциал был на входах i+1, ..., п, то на выходе 37 не будет потенциал (произошло неправильное декодирование и информацию надо передать снова), а будет потенциал на выходе 13, Рассмотрим случай, когда в систем было одно сообщение, т.е. сигнал на выходе llj и есть сигнал на выходе блока 12, т.е. произошел правильньй прием. Тогда с по влением импульса от генератора 7 блок 6 формирует код числа, равноверо тно расположенного в интервале от нул  от единицы который будет подан на входы схем 23 сравнени , причем на другие входы данных схем будут поданы коды веро т ностей 7 0 И l2 Р открытые г)лементы И 26. 1 710 Если код числа, ракноверо тно распределенного в интервале от нул  до единицы , Aili Q+7,, , Aiii Q , TO на выходах схем 23ц, 23j 23 j сравнени  будут потенциалы. На выходе 34 будет потенциал и не будет потенциала на выходах 36 элементов И 35. Данный потенциал поступит на вход элемента ИЛИ 31 и с выхода 41 блока 4 через элемент И блока 5 поступает на вход блока пам ти. При этом будет сигнал на выходе 11 и исчезнет сигнал с выхода llj устройства. Если равноверо тное число ,о , но Аб7,о-ь 1Г , ,о-ь7,1 +Vr то на выходе схемы 23/i сравнени  будет нулевой сигнал и будут единичные сигналы на выходах схем 232 23з сравнени . Тогда на выходе 34 не будет потенциала, будет потенциал на выходе 31;| элемента И 35.| и не будет потенциала на выходе 36j элемента И 352. Потенциал с выхода 36 через элемент ИЛИ 31 с выхода 41j поступит в блок 10 пам ти. На выходе 112 устройства Сохранитс  потенциал, что свидетельствует о том, что в системе имеетс  одно сообщение и оно прин то к передаче. Если равноверо тное число , (,o ч-7„ , А и1о+7,1 +11,2 , то потенциал будет лишь на выходе 36 элемента И 352 и данный потенциал пройд  через элемент ИЛИ 31j с выхода 41,j блока 4 через блок 5 элементов И в блок 10 пам ти. Потенциал будет на выходе П устройства. При этом сработает блок 8 выделени  потоков. Состо ние выходов 11 подаетс  на входы регистра 45 и схем 46 и 47 сравнени . Но сработает схема 46 сравнени , так как код состо ни  выходов 11 на такте Т+1 больше кода состо ни  выходов 11 на такте Т. На выходе 16 по витс  сигнал, что говорит о том, что в систему поступило сообщение. В том случае, если сообщение прин то неправильно и должен быть произведен переприем, т.е. на выходе блока 12 не будет потенциала, то будет потенциал на выходе элемента НЕ 33, которьй откроет элементы И 27. Пусть сигнал будет на выходе , . Тогда с по влением импульса генератора 7 сработает блок 6 и код числа А будет подан на входы 21 блока 4, В этом случае коды , -, и iT. , хра111 1 щиес  врегистрах 20| -. , 20д. будут поданы через элементы И 27 на схемы 24. и 24j(if сравнени  соответственно. Если число Af 1Г.., , ,-.,,.-,.; то сигнал будет на выходе схемы 24.-., сравнени  и не будет на выходе схемы 24;-1.1 сравнени . Если код А -1и-1 . .,-,,fu,;,,; , то сигнал будет только на выходе схемы 24. I сравнени . Если на выходе схемы 24 j сравнени , то будет сигнал на выходе 41 блока 4, а если сигнал есть на выходе схемы сравнени  , то будет сигнал на выходе схемы 41 сравнени  блока 4. В первом случае сохранитс  сигнал на выходе 11 устройства, а во втором случае сигнал будет на выходе 11 устройства и на выходе 16. Это означает , что в систему за врем  Т поступило сообщение и очередь на передачу увеличилось на одно сообщение. В том случае, если число сообщений в системе больше, либо равно двум, и произошел правильный прием сообщени , т.е. на выходе блока 12 будет сигнал, то сигнал будет и на входе блока 4. В этом случае заперты элементы И 27 и открыты элементы И 29, На одном из входов 11 имеетс  потенциал и на выходе элемента ИЛИ 28 имеетс  также сигнал. Пусть, наприме 7 сигнал имеетс  на пыходе 11, (). Тогда на входе 12 блока 4 есть сигнал , который пройдет через открытый элемент И 29, ,-.2 и 3 его выходе будет сигнал, который через элемент ИЛИ 31 пройдет на выход 41. блока 4, Этот сигнал через блок 5 поступает на блок 10 пам ти и на выходе 11,,, по витс  сигнал, сигнал по витс  и на выходе 17 блока 8. Это свидетельствует о том, что очередь умень шилась на одно сообщение, которое покинуло систему. Таким образом, на выходах 11 имеет с  информаци  о числе сообщений в системе, т.е если сигнал имеетс  на выходе , то в системе имеетс  число сообщений равное i-1. На выходах 16 и 17 образуетс информаци  о распределени х входного и выходного потоков сообщений соответственно. На выходах 13;|, I3j, 13j получаетс  информаци  о числе сообщений прин тых без ошибок, с исправленными оптбками и неправильно декодированных. Применение изобретени  позвол ет расширить функциональные возможности устройства за счет вьтолнени  следующих функций: имитаци  вход щего и выход щего потоков сообщений; оценка использовани  системы и канала; имитаци  числа сообщений, сто щих в очереди , а также передачи сообщений по каналу св зи.
X
Z|o-
7fO-
M 5
i}o
з;,о35
n-ifi
/ |/
l/ /
10
П, ft r/3 //Л
tJj
M
13,
NT
ч:
r
/6 /7
Ф(/г./
g
О
g.
5
0x (w;
8xt©-
:
,
%
о-
0x1 о-
W,
.S 13, f32
KAi.«
W
f
/3j fut.5
53
и
4
i
0frfffA.9
о
f
I
К 5л. JZ Фиг. 6

Claims (1)

  1. УСТРОЙСТВО ДЛЯ МОДЕЛИРОВАНИЯ СИСТЕМ ПЕРЕДАЧИ ДИСКРЕТНОЙ ИНФОРМАЦИИ, содержащее генератор тактовых импульсов, выход которого подключен к управляющему входу блока элементов И и входу блока генерации случайного кода, группа выходов которого соединена соответственно с группой информационных входов блока задания закона распределения, первая, вторая и третья группа установочных входов является соответственно первой, второй и третьей группой установочных входов устройства, группа выходов блока элементов И подключена соответственно к группе входов блока памяти, группа выходов которого является первой группой выходов устройства, и блок анализа приема кода, содержащий группу из двух элементов ИЛИ, группу из трех элементов И, элемент ИЛИ и элемент И, выход первого элемента ИЛИ группы соединен с первым входом второго элемента И группы, выход второго элемента ИЛИ группы соединен с первым входом третьего элемента И группы, выходы первого и второго элементов И группы соеди- ; йены с соответствующими входами эле мента ИЛИ, выход котЪрого подключен к прямому входу элемента И, инверсный вход которого соединен с выходом третьего элемента И группы, отличающееся тем, что, с целью расширения функциональных возможностей за счет моделирования входящего и исходящего потоков сообщений и моделирования канала связи, оно дополнительно содержит делитель частоты, блок выделения потоков и блок модели канала, блок выделения потоков содержит три элемента задержки, регистр и две схемы сравнения, выход первого элемента задержки подключен к входу разрешения записи регистра, вход разрешения считывания которого соединен с выходом второго элемента задержки, группа выходов регистра соединена с первыми группами входов первой и второй схемы сравнения, управляющие входы первой и второй схем сравнения подключены к выходу третьего элемента задержки, выход первой схемы сравнения является первым выходом устройства, а выход второй схемы сравнения является вторым выходом устройства, блок модели канала содержит последовательно соединенные генератор пуассоновского потока импульсов, элемент И, кольцевой регистр сдвига, узел задания законов распределения, узел элементов ИЛИ, узел элементов И, блок памяти, выходы которого соединены соответственно с первой группой информационных входов узла задания законов распределения, выход генератора тактовых импульсов устройства соединен с входами всех элементов задержки блока выделения потоков и входом делителя частоты, .
    1 112367 выход которого подключен к вторым входам элементов И группы блока анализа приема кода, инверсному входу элемента И и управляющему входу узла элементов И блока модели канала, группа установочных входов узла задания законов распределения которого является четвертой группой установочных входов устройства, первый выход узла памяти блока модели канала соединен с первым входом первого элемента И группы блока анализа приема кода, второй - i-й выходы узла памяти блока модели канала подключены к соответствующим входам первого элемента ИЛИ группы блока анализа приема кода, выходы с (£+1)-го по η-й узла памяти блока модели канала подключены к соответствующим входам второго элемента ИЛИ группы блока анализа приема кода, группы выходов элементов И группы блока анализа приема кода являются второй группой выходов устройства, выход элемента И блока анализа приема кода соединен с входом блока задания законов распределения, четвертая группа установочных входов которого соединена соответственно с выходами блока памяти, группой разрядных входов регистра и вторыми группами входов первой и второй схем сравнения блока вьщеления потоков, а группа выходов блока задания законов распределения подключена соответственно к группе входов блока элементов И.
SU833575373A 1983-04-07 1983-04-07 Устройство дл моделировани систем передачи дискретной информации SU1112367A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833575373A SU1112367A1 (ru) 1983-04-07 1983-04-07 Устройство дл моделировани систем передачи дискретной информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833575373A SU1112367A1 (ru) 1983-04-07 1983-04-07 Устройство дл моделировани систем передачи дискретной информации

Publications (1)

Publication Number Publication Date
SU1112367A1 true SU1112367A1 (ru) 1984-09-07

Family

ID=21057715

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833575373A SU1112367A1 (ru) 1983-04-07 1983-04-07 Устройство дл моделировани систем передачи дискретной информации

Country Status (1)

Country Link
SU (1) SU1112367A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 326591, кл. G 06 F 7/48, 1970. 2. Авторское свидетельство СССР по за вке Р 3558257/18-24, кл. G 06 F 15/20, 1983 (прототип). *

Similar Documents

Publication Publication Date Title
SU1112367A1 (ru) Устройство дл моделировани систем передачи дискретной информации
SU1088004A1 (ru) Устройство дл моделировани марковских потоков сигналов
SU1084794A1 (ru) Устройство дл обслуживани запросов в пор дке поступлени
SU415674A1 (ru) Устройство для моделирования систем массового обслуживания
SU1137477A2 (ru) Устройство дл моделировани марковских потоков сигналов
SU636638A2 (ru) Устройство дл моделировани процессов обслуживани нестационарных потоков за вок с приоритетом
SU1322284A1 (ru) Многоканальное устройство дл организации доступа к ресурсам
SU1368887A1 (ru) Устройство дл моделировани систем массового обслуживани
SU1319043A1 (ru) Устройство дл моделировани систем массового обслуживани
SU1142835A1 (ru) Устройство с динамическим измерением приоритета
SU1037261A1 (ru) Устройство дл контрол цифровых блоков
SU1312599A1 (ru) Устройство дл моделировани систем массового обслуживани
SU1196889A1 (ru) Устройство дл моделировани узла графа
SU1108456A1 (ru) Устройство дл моделировани систем массового обслуживани
SU1790035A1 (ru) Mhoгokahaльhaя цифpobaя cиctema cbязи
SU1124320A1 (ru) Устройство дл моделировани систем массового обслуживани
SU964631A1 (ru) Устройство дл сравнени чисел
SU1238100A1 (ru) Многоканальное устройство дл идентификации моделей
SU1458873A2 (ru) Многоканальное устройство дл приоритетного подключени абонентов к общей магистрали
SU1109754A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1229771A1 (ru) Устройство дл моделировани систем массового обслуживани
SU1072046A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1083188A1 (ru) Генератор потоков случайных событий
SU1460725A1 (ru) Устройство дл моделировани систем массового обслуживани
SU972510A1 (ru) Многоканальное приоритетное устройство