SU1614121A1 - Синхронизатор независимых импульсных последовательностей - Google Patents

Синхронизатор независимых импульсных последовательностей Download PDF

Info

Publication number
SU1614121A1
SU1614121A1 SU894666532A SU4666532A SU1614121A1 SU 1614121 A1 SU1614121 A1 SU 1614121A1 SU 894666532 A SU894666532 A SU 894666532A SU 4666532 A SU4666532 A SU 4666532A SU 1614121 A1 SU1614121 A1 SU 1614121A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
detector
read
output
outputs
Prior art date
Application number
SU894666532A
Other languages
English (en)
Inventor
Александр Александрович Штефан
Владимир Алексеевич Приходько
Original Assignee
Предприятие П/Я М-5209
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5209 filed Critical Предприятие П/Я М-5209
Priority to SU894666532A priority Critical patent/SU1614121A1/ru
Application granted granted Critical
Publication of SU1614121A1 publication Critical patent/SU1614121A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

Изобретение относитс  к электросв зи и может быть использовано в цифровых системах передачи информации. Цель изобретени  - повышение точности определени  величины сдвига фаз между частотами импульсных последовательностей записи и считывани . Синхронизатор содержит выделитель 1 тактовых частот, запоминающий блок 2, обнаружитель 3 вида согласовани  скоростей, г-р 4 импульсов считывани , эл-т НЕ 5, эл-ты ИЛИ 6 и 7, счетчик 8 импульсов, фазовый детектор 9 и эл-ты И 10 и 11. Каждому временному положению импульсной последовательности на выходе счетчика 8 соответствует определенное дискретное значение сдвига фаз. В моменты достижени  следующего дискретного значени  осуществл етс  сдвиг счетчика 8 соответственно влево или вправо вслед за перемещением импульсной последовательности фазового детектора 9, чем и обеспечиваетс  соответствующий временной сдвиг дл  обнаружени  следующего значени  сдвига фаз. 2 ил.

Description

у
SJ
Изобретение относитс  к технике электросв зи и предназначено дл  использова- ни  в цифровых системах передачи информации.
Целью изобретени   вл етс  повыше- ние точности определени  величины сдвига фаз между частотами импульсных последо- вательностей записи и считывани .
На фиг.1 приведена структурна  схема синхронизатора независимых импульсных последовательностей; на фиг.2 - временные диаграммы, по сн ющие его работу.
Синхронизатор независимых импульсных последовательностей содержит выделитель 1 тактовых частот, запоминающий блок 2, обнаружитель 3 вида согласовани  скоростей, генератор 4 импульсов считывани , элемент НЕ 5, первый б и второй 7 элементы ИЛИ, счетчик 8 импульсов, фазовый детектор 9, первый 10 и второй 11 эле- менты.
Синхронизатор независимых импульсных последовательностей работает следующим образом.
Информационный сигнал, поступаю- щий на вход синхронизатора, записываетс  в запоминающий блок 2 с помощью тактовой частоты fBTHi котора  поступает с выхода выделител  1 тактовой частоты. Информаци  считываетс  из запоминающе- го блока 2 частотой считывани , формируемой в генераторе 4 импульсов считывани  через последовательно соединенные элементы НЕ 5 и ИЛИ 6. При этом отношение номинальных значений тактовой частоты fsTH и тактовой частоты генератора 4 fi равно m/m+K,
где К - число служебных позиций цикла;
m - число информационных позиций
цикла.
На элементах НЕ 5 и ИЛИ 6 производитс  торможение или ускорение скорости считывани  с помощью обнаружител  3 вида согласовани  скоростей путем вставки или запрета импульса .в моменты обнаружени  сдвига фаз, равных ± 2п, в последовательность импульсов генератора 4. Обнаружение дискретных значений фазы осуществл етс  с помощью фазового детектора 9, на входы которого поступают частота fBTM и частота fa с второго выхода генератора 4 импульсов считывани , котора  выбираетс  из услови  получени  необходимой величины дискретного значени 
Д,
где N - число дискретных значений сДвига фаз.
При этом на выходе фазового детектора 9 формируетс  последовательность
импульсов с частотой биений Д f fa - fsTH ( Af« fa; Af« feiH) и соответственно с
периодом, равным -гЦ
Af f2-fBT4
Изменение временного положени  импульса выходного сигнала фазового детектора 9 может происходить только дискретно по фронту импульсов частоты f2 (поскольку f2 поступает на С-вход триггера, выполн ющего роль фазового детектора 9). Таким образом , количество периодов частоты fa на периоде частоты сигнала фазового детектора 9 определ ет максимальное количество дискретных значений фазы N 2h
ЗГ f2 - РВТЧ
и соответственно минимальное значение отслеживаемой фазы
А.р 2| 2  -Ц1В1Ч.
Временные диаграммы работы фазово-. го детектора 9 приведены на фиг.2а,б,в,г дл  . Сигналы с парафазных выходов фазового детектора 9 поступают на соответствующие входы элементов И 10 и 11, на другие входы которых поступают импульсные последовательности с выходов счетчика 8 импульсов , сдвинутые относительно друг друга на период частоты fa (фиг.2д,е). Коэффициент счета счетчика 8 выбран так,чтобы в исходном состо нии моменты по влени  импульсов с выхода счетчика 8 совпадали с моментами переключени  фазового детектора 9 (фиг. 2г,д,е). В исходное состо ние счетчик 8 устанавливаетс  каждым сигналом согласовани  скоростей через элемент ИЛИ 7. При этом импульсы с выходов счетчика 8 не проход т на выход элементов И 10 и 11, так как они попадают на нулевые уровни соответствующих парафазных выходов фазового детектора 9 (фиг, 2в,г,д,е), При положительном рассогласовании частот записи и считывани  и при достижении величины сдвига фаз от минимального значени , равной 2  /N (фиг. 2к,е), на выходе одного из элементов И 10(11) будет совпадение логической Г с выхода фазового детектора 9, момент переключени  которого сместилс  на одну позицию вправо по отношению к исходной позиции, с импульсом выходной управл ющей последовательности счетчика 8 (фиг. 2и,е,м) и поэтому на выходе элемента И 10 (11) по вл етс  импульс , который уменьшает состо ние счетчика на единицу. Этим осуществл етс  определение первого дискретного значени  сдвига фаз. При этом импульсные последовательности с выходов счетчика сдвигаютс  на один такт частоты h вправо.
в результате чего восстанавливаетс  исходное соотношение между импульсными последовательност ми счетчика 8 и фазового детектора 9 (фиг. 2к,л,м). При достижении последующих значений сдвига фаз происхо- дит последовательный сдвиг счетчика 8 по позици м вправо до момента согласовани  скоростей, по которому производитс  установка счетчика 8 в исходное состо ние. При отрицательном рассогласовании скоростей импульсна  последовательность на выходе фазового детектора 9 перемещаетс  влево, при этом импульсы по вл ютс  на выходе второго элемента И 11, вызыва  ускорение счета счетчика 8 на единицу и, соответствен- но, перемещение импульсных последовательностей с выходов счетчика влево до момента согласовани  скоростей.
Таким образом, каждому временному положению импульсной последовательно- сти на выходе счетчика 8 соответствует определенное дискретное значение сдвига фаз. В моменты достижени  следующего дискретного значени  осуществл етс  сдвиг счетчика соответственно влево или вправо вслед за перемещением импульсной последовательности фазового детектора 9, чем и обеспечиваетс  соответствующий временной сдвиг дл  обнаружени  следующего значени  сдвига . Формул а изобретени  Синхронизатор независимых импульсных последовательностей, содержащий последовательно соединенный выделитель
тактовой частоты, запоминающий блок и об- наружитель вида согласовани  скоростей, последовательно соединенные генератор импульсов считывани , элемент НЕ и первый элемент ИЛИ, а также первый и второй элементы И, выходы которых подключены к соответствующим управл ющим входам счетчика импульсов, управл ющие выходы которого соединены соответственно с первыми входа-,, ми первого и второго элементов И, а выходы обнаружител  вида согласовани  скоростей соединены соответственно с другими входами элемента НЕ и первого элемента ИЛИ, выход которого соединен с входом считывани  запоминающего блока, информационный вход которого соединен с входом выделител  тактовой частоты, отличающийс  тем, что,с целью повышени  точности определени  величины сдвига фаз между частотами импульсных последовательностей записи и считывани , в него введены фазовый детектор и второй элемент ИЛИ. при этом выходы обнаружител  вида согласовани  скоростей через второй элемент ИЛИ соединены с установочным входом счетчика импульсов, а выход выделител  тактовой частоты и второй выход генератора импульсов считывани  соединены с соответствующими входами фазового детектора, выходы которого соединены соответственно с вторыми входами первого и второго элементов И, причем второй выход генератора импульсов считывани  соединен с тактовым входом счетчика импупьсов.

Claims (2)

  1. Формулаизобретения
    Синхронизатор независимых импульсных последовательностей, содержащий последовательно соединенный выделитель тактовой частоты, запоминающий блок и обнаружитель вида согласования скоростей, последовательно соединенные генератор импульсов считывания, элемент НЕ и первый элемент ИЛИ, а также первый и второй элементы И, выходы которых подключены к соответствующим управляющим входам счетчика импульсов, управляющие выходы которого соединены соответственно с первыми входами первого и второго элементов И, а выходы обнаружителя вида согласования скоростей соединены соответственно с другими входами элемента НЕ и первого элемента ИЛИ, выход которого соединен с входом считывания запоминающего блока, информационный вход которого соединен с входом выделителя тактовой частоты, отличающийся тем, что.с целью повышения точности определения величины сдвига фаз между частотами импульсных последовательностей записи и считывания, в него введены фазовый детектор и второй элемент ИЛИ. при этом выходы обнаружителя вида согласования скоростей через второй элемент ИЛИ соединены с установочным входом счетчика импульсов, а выход выделителя тактовой частоты и второй выход генератора импульсов считывания соединены с соответствующими входами фазового детектора, выходы которого соединены соответственно с вторыми входами первого и второго элементов И, причем зторой выход генератора импульсов считывания соединен с тактовым входом счетчика импупьсов.
    «Ί________________I----------------L
  2. 2j---------------------1_________________:___Г д_____________________________I--------1______________________________________ е_____________________________'______л--------1_____________________________
SU894666532A 1989-03-23 1989-03-23 Синхронизатор независимых импульсных последовательностей SU1614121A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894666532A SU1614121A1 (ru) 1989-03-23 1989-03-23 Синхронизатор независимых импульсных последовательностей

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894666532A SU1614121A1 (ru) 1989-03-23 1989-03-23 Синхронизатор независимых импульсных последовательностей

Publications (1)

Publication Number Publication Date
SU1614121A1 true SU1614121A1 (ru) 1990-12-15

Family

ID=21436080

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894666532A SU1614121A1 (ru) 1989-03-23 1989-03-23 Синхронизатор независимых импульсных последовательностей

Country Status (1)

Country Link
SU (1) SU1614121A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР Мг 537452, кл. Н 04 L 7/02, 1974. ,(54) СИНХРОНИЗАТОР НЕЗАВИСИМЫХ ИМПУЛЬСНЫХ ПОСЛЕДОВАТЕЛЬНОСТЕЙ *

Similar Documents

Publication Publication Date Title
SU1614121A1 (ru) Синхронизатор независимых импульсных последовательностей
SU853671A1 (ru) Устройство дл контрол фазовыхиСКАжЕНий СигНАлА ВОСпРОизВЕдЕНи
SU1725149A1 (ru) Устройство дл измерени отношени частот последовательностей импульсов
SU1665526A1 (ru) Устройство дл приема дискретной информации
RU1793552C (ru) Устройство дл выделени границ посылок цифровой информации
SU1425806A1 (ru) Цифровой фазовый дискриминатор
SU843273A1 (ru) Устройство цикловой синхронизации
SU1142897A1 (ru) Устройство измерени количества проскальзываний
SU1465827A1 (ru) Устройство дл измерени отношени сигнал/шум
SU1111174A1 (ru) Устройство дл выделени экстремумов
RU1780158C (ru) Устройство дл синхронизации импульсов
SU1624664A1 (ru) Устройство дл синхронизации М-последовательности
SU1679640A1 (ru) Устройство синхронизации преобразователя линейного сигнала в блочном коде
SU1465914A1 (ru) Динамическое запоминающее устройство
SU687577A1 (ru) Устройство дл получени разности частот двух импульсных последовательностей
SU1610601A1 (ru) Устройство дл оценки фазы периодического импульсного сигнала
RU1807568C (ru) Устройство дл обнаружени симметричных сигналов
SU1751797A1 (ru) Устройство дл приема информации
SU1666964A1 (ru) Устройство дл измерени частоты вращени
SU1075424A1 (ru) Устройство дл контрол качества канала св зи
SU513495A1 (ru) Способ контрол канала передачи данных
SU777695A1 (ru) Устройство дл считывани сигналов с магнитного носител
SU1107336A2 (ru) Устройство кадровой синхронизации
SU1012196A1 (ru) Цифрова след ща система
SU1285456A1 (ru) Устройство дл ввода информации