SU1587632A1 - Device for analog-digital conversion - Google Patents

Device for analog-digital conversion Download PDF

Info

Publication number
SU1587632A1
SU1587632A1 SU874330657A SU4330657A SU1587632A1 SU 1587632 A1 SU1587632 A1 SU 1587632A1 SU 874330657 A SU874330657 A SU 874330657A SU 4330657 A SU4330657 A SU 4330657A SU 1587632 A1 SU1587632 A1 SU 1587632A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
inputs
elements
analog
Prior art date
Application number
SU874330657A
Other languages
Russian (ru)
Inventor
Александр Петрович Романов
Original Assignee
Красноярский Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Красноярский Политехнический Институт filed Critical Красноярский Политехнический Институт
Priority to SU874330657A priority Critical patent/SU1587632A1/en
Application granted granted Critical
Publication of SU1587632A1 publication Critical patent/SU1587632A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в системах передачи данных. Повышение точности достигаетс  введением в устройство, содержащее аналого-цифровой преобразователь 1, коммутатор 2, сумматор 3, первый регистр 4, выходную шину 6, цифроаналоговый преобразователь 7, блок 8 управлени  и входную шину 10, второго регистра 5, усилител  9 разности и преобразовател  кодов 11. Последний содержит L элементов И 12, L элементов ИЛИ-НЕ 13 и L элементов ИЛИ 14, где L - разр дность аналого-цифрового преобразовател . 2 з.п. ф-лы, 4 ил.The invention relates to computing and can be used in data transmission systems. Improving accuracy is achieved by introducing a device containing analog-to-digital converter 1, switch 2, adder 3, first register 4, output bus 6, digital-to-analog converter 7, control unit 8 and input bus 10, second register 5, difference amplifier 9 and code converter 11. The latter contains L elements AND 12, L elements OR-NOT 13 and L elements OR 14, where L is the analog-to-digital converter. 2 hp f-ly, 4 ill.

Description

Фаг.2Phage.2

Фиг,FIG

Claims (3)

Формула изобретенияClaim 1. Устройство аналого-цифрового jq преобразования, содержащее аналого- , цифровой преобразователь, информационный вход которого соединен с выходом усилителя разности, первый вход которого является входной шиной, уп— ^5 равняющий вход аналого-цифрового преобразователя соединен с первым выходом блока управления, цифроаналоговый преобразователь, входы которого соединены с соответствующими вы ходами первого регистра и являются выходной шиной, сумматор.отличающ е е с я тем, что, с целью повыше— ния точности, в устройство введен коммутатор, преобразователь кодов, второй регистр, выходы которого соеди:йены с соответствующими информационными входами первого регистра и с соответствующими первыми входами сум- . матора, вторые входы которого соединены с соответствующими выходами преобразователя кодов, информационные входы которого соединены с соответствующими выходами аналого-цифрового йреобразователя, первый и второ!) управляющие входы - соответственно с вторым и третьим входом блока управления, четвертый выход которого соединен с управляющим входом второго регистра и с первым управляющим входом коммутатора, второй управляющий вход которого соединен с пятым выходом блока управления , шестой выход которого соединен с управляющим входом пер- 25 вого регистра, выходы сумматора соединены с соответствующими информационными входайи второго регистра, выход цифроаналогового преобразователя соедицен с первым информационным входом коммутатора, второй информационный вход которого является входной а выход коммутатора соединен с входом усилителя разности, •1. An analog-to-digital jq conversion device containing an analog- to-digital converter, the information input of which is connected to the output of the difference amplifier, the first input of which is an input bus, up— ^ 5 equal to the input of the analog-to-digital converter is connected to the first output of the control unit, digital-to-analog a converter, the inputs of which are connected to the corresponding outputs of the first register and are the output bus, an adder. The difference is that, in order to increase accuracy, a switch is inserted into the device, etc. the forming of codes, the second register, whose outputs Cpd: Yen with corresponding data inputs of the first register and a respective first sum inputs. a matora, the second inputs of which are connected to the corresponding outputs of the code converter, the information inputs of which are connected to the corresponding outputs of the analog-digital converter, the first and second!) control inputs - respectively, with the second and third input of the control unit, the fourth output of which is connected to the control input of the second register and with the first control input of the switch, the second control input of which is connected to the fifth output of the control unit, the sixth output of which is connected to the control input of the 25th register, the adder outputs are connected to the corresponding information inputs of the second register, the output of the digital-to-analog converter is connected to the first information input of the switch, the second information input of which is input and the output of the switch is connected to the input of the difference amplifier, • 2. Устройство по п.1, о т л чающееся тем, что блок ления выполнен на генераторе импульсов, счетчике, дешифраторе, первом и втором элементе НЕ, элементе ИЛИ-НЕ,· выход которого является первым выходом блока, первый вход элемента ИЛИ-НЕ шиной, . вторым и управ352. The device according to claim 1, characterized in that the block is executed on a pulse generator, counter, decoder, first and second element NOT, OR-NOT element, · the output of which is the first output of the block, the first input of the OR- NOT a bus. second and governing35 Фиг.2 соединен с первым выходом дешифратора и является шестым выходом блока, второй выход дешифратора является четвертым выходом блока и соединен с вторым входом элемента ИЛИ-НЕ и входом первого элемента НЕ, выход которого является пятым выходом блока, третий выход дешифратора является вторым выходом блока и соединен с входом второго элемента НЕ, выход которого является третьим выходом блока, четвертый выход дешифратора соединен с управляющим входом счетчика, разрядные выходы которого соединены с соответствующими входами дешифратора, счетный вход счетчика соединен с выходом генератора импульсов.Figure 2 is connected to the first output of the decoder and is the sixth output of the block, the second output of the decoder is the fourth output of the block and connected to the second input of the OR-NOT element and the input of the first element NOT, the output of which is the fifth output of the block, the third output of the decoder is the second output of the block and connected to the input of the second element NOT, the output of which is the third output of the block, the fourth output of the decoder is connected to the control input of the counter, the bit outputs of which are connected to the corresponding inputs of the decoder, the even input of the counter is connected to the output of the pulse generator. 3. Устройство по п.1, отличающееся тем, что преобразователь кодов выполнен на 1 элементах И, 1 элементах ИЛИ-НЕ, 1 элементах ИЛИ, где 1 - разрядность аналого-цифрового преобразователя, причем выходы элементов ИЛИ являются выходами преобразователя кодов, первые и вторые входы элементов ИЛИ соединены соответственно с выходами элементов ИЛИ-НЕ и И, первые входы каждого ϊ-го элемента ИЛИ-НЕ, где ie[1,1] являются инфор- . мационными входами преобразователя кодов и соединены с первыми входами 1-го элемента И, вторые входы первого и (1-1)-го элементов ИЛИ-НЕ объединены с вторыми входами соответствующих элементов И и являются вторым управляющим входом преобразователя кодов,'первый управляющий вход которого является вторым входом 1-х элементов3. The device according to claim 1, characterized in that the code converter is made up of 1 AND elements, 1 OR-NOT elements, 1 OR elements, where 1 is the bit depth of the analog-to-digital converter, and the outputs of the OR elements are outputs of the code converter, the first and the second inputs of the OR elements are connected respectively to the outputs of the elements OR-NOT and AND, the first inputs of each ϊ-th element OR-NOT, where ie [1,1] are inform. the input inputs of the code converter and are connected to the first inputs of the 1st AND element, the second inputs of the first and (1-1) -th elements OR are NOT combined with the second inputs of the corresponding AND elements and are the second control input of the code converter, whose first control input is the second input of 1 elements И и ИЛИ-НЕ.And AND OR NOT.
SU874330657A 1987-11-19 1987-11-19 Device for analog-digital conversion SU1587632A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874330657A SU1587632A1 (en) 1987-11-19 1987-11-19 Device for analog-digital conversion

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874330657A SU1587632A1 (en) 1987-11-19 1987-11-19 Device for analog-digital conversion

Publications (1)

Publication Number Publication Date
SU1587632A1 true SU1587632A1 (en) 1990-08-23

Family

ID=21337257

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874330657A SU1587632A1 (en) 1987-11-19 1987-11-19 Device for analog-digital conversion

Country Status (1)

Country Link
SU (1) SU1587632A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР К- 1322476,-кл. Н 03 М 1/46, 1986. Преобразование.информации в аналого-цифровых вычислительных устройствах и системах./Под ред.Г.М.Петрова. - М.: Машиностроение, 1973, с.256. рисоЮО. *

Similar Documents

Publication Publication Date Title
US4646327A (en) Waveform shaping apparatus
SU1587632A1 (en) Device for analog-digital conversion
SU1413615A2 (en) Basic function generator
SU1181154A1 (en) Ternary coder
SU1325707A1 (en) Code converter
SU1476469A1 (en) Modulo 3 residue code check unit
JPS57112158A (en) Code converting circuit
SU1615892A1 (en) Parallel to serial code converter
SU869065A1 (en) Frequency divider
SU1425848A1 (en) Parallel to series code converter
SU1443210A1 (en) Frequency detector of secam color television receiver
SU1432503A2 (en) Modulo three adder
SU1149243A1 (en) Reversible binary code-to-binary coded decimal code translator
SU1587637A1 (en) Code converter
SU364089A1 (en) UNION h; ~~:; - ;: • -; '- • h / yy ^ -' ^^ tm / ^ s. ; : L: ;; - y '^; - ^ l; ^:' ^ "C ^ .h ^^ hi
SU1206960A1 (en) Binary code-to-binary-coded decimal code converter
SU1264224A1 (en) Converter of composite non-binary balanced signals
SU1179333A1 (en) Frequency-pulse integrating-differentiating device
SU1536509A1 (en) Code converter
SU687593A1 (en) Device for decoding pulse train
SU858202A1 (en) Device for digital control of thyristorized pulse converter (its versions)
SU1446694A1 (en) Binary-to-straight septisegment code converter
SU1173386A1 (en) Number-to-pulse logarithmic converter
SU928354A1 (en) Frequency multiplier
SU1172020A1 (en) Device for converting alphanumeric codes