SU1584090A1 - Устройство дл формировани временных интервалов - Google Patents

Устройство дл формировани временных интервалов Download PDF

Info

Publication number
SU1584090A1
SU1584090A1 SU884398903A SU4398903A SU1584090A1 SU 1584090 A1 SU1584090 A1 SU 1584090A1 SU 884398903 A SU884398903 A SU 884398903A SU 4398903 A SU4398903 A SU 4398903A SU 1584090 A1 SU1584090 A1 SU 1584090A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
trigger
programmable timer
signal
Prior art date
Application number
SU884398903A
Other languages
English (en)
Inventor
Валерий Юрьевич Рябых
Виктор Алексеевич Хвастовский
Александр Евгеньевич Раков
Original Assignee
Ryabykh Valerij Yu
Khvastovskij Viktor A
Rakov Aleksandr E
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ryabykh Valerij Yu, Khvastovskij Viktor A, Rakov Aleksandr E filed Critical Ryabykh Valerij Yu
Priority to SU884398903A priority Critical patent/SU1584090A1/ru
Application granted granted Critical
Publication of SU1584090A1 publication Critical patent/SU1584090A1/ru

Links

Landscapes

  • Microcomputers (AREA)
  • Programmable Controllers (AREA)
  • Measurement Of Predetermined Time Intervals (AREA)

Abstract

Изобретение может быть использовано в информационно-измерительной технике и в различной микропроцессорной радиоэлектронной аппаратуре. Цель изобретени  - расширение диапазона формируемых временных интервалов за счет уменьшени  нижнего предела формируемых интервалов времени, котора  достигаетс  введением управлени  программируемыми таймерами 1, 2. Код управлени  поступает с информационно-управл ющей шины 17 через шинный формователь 15 и запоминаетс  на триггерах 5, 6. Управление программируемыми таймерами 1, 2 осуществл етс  через элементы ИЛИ 9, 10, 16 и элементы И 11, 12. Устройство также содержит делители 3, 4 частоты, триггеры 7, 8, счетчик 13, дешифратор 14. 1 ил.

Description

сд
00 4ь
Изобретение относитс  к импульсной технике и может быть использовано в различных автоматизированных системах управлени  технологическими процесса- ми и системах автоматизации научными экспериментами.
Целью изобретени   вл етс  расширение диапазона формируемых временных интервалов,за счет уменьшени  ниж- него предела формируемых интервалов времени.
На чертеже представлена функциональна  схема устройства дл  формиро- вани  временных интервалов.
Устройство содержит программируемые таймеры 1 и 2, делители 3 и 4 частоты, триггеры 5 - 8Э элементы ИЛИ 9 и 10, элементы И 11 и 12, счетчик 13 импульсов, дешифратор 14, шин- ный формирователь 15, элемент ИЛИ 16, информационно-управл ющую шину 17, шичу Пуск 18.
Тактовый вход программируемого таймера 1 соединен с выходом делите- л  4, тактовый вход которого соединен с выходом делител  3 и тактовым входом программируемого таймера 2. Входы установки делителей 3 и 4 объединены и соединены с первым входом дешифра- тора 14, первым входом элемента ИЛИ 16 и входом разрешени  программируемого таймера 1, выход которого соединен с первыми входами элементов ИЛИ 9 и 10. Пр мой выход триггера 5 сое- динен со вторым входом элемента ИЛИ 9, выход которого соединен с первым входом элемента И 11, второй вход которого еоединен с пр мым выходом - триггера 6, инверсный выход которого соединен с вторым входом элемента ИЛИ 16, выход которого соединен с входом установки триггера 7, вход предустановки последнего соединен с выходом элемента И 11.
Пр мой выход триггера 7 соединен с входом разрешени  программируемого таймера 2, выход которого соединен с первым входом элемента И 12, второй вход последнего соединен с выходом элемента ИЛИ 10, второй вход которого соединен с инверсным выходом триггера 5. Выход элемента И 12 соединен с входом предустановки триггера 8, вход удтановки которого соединен с вторым выходом дешифратора 14. Шина Пуск 18 соединена с входами установки счетчика 13, дешифратора 14 и с инверсным выходом триггера 8, который
 вл етс  выходом устройства. Тактовый вход делител  3 соединен с тактовым входом счетчика 13, выходы которого соединены с соответствующими входами дешифратора 14. Информационно-управл юща  шина 17 соединена с соответствующими информационно-управл ющими входами программируемых таймеров 1 и 2 и шинного формировател  15, выходы которого соединены с соответствующими входами триггеров 5 и 6.
Устройство формировани  временных интервалов работает следующим образом
В исходном состо нии триггер 8 находитс  в состо нии, когда на его выходе Q присутствует сигнал логической 1. При нажатии кнопки Пуск происходит программирование и загрузка счетчиков таймера. Программируемый таймер 1 производит подсчет секунд, так как на его тактовый вход с делител  4 поступает частота Гц, программируемый таймер 2 подсчитывает число миллисекунд, так как на его вход с делител  3 поступает частота 10 кГц (на вход делител  3 поступает частота 100 кГц).
Программируемые таймеры 1 и 2 могут работать в трех режимах.
В режиме I временной интервал равен дробному числу секунд, т.е. работает первый и второй программируемые таймеры. В режиме II временной интервал равен целому числу секунд, работает программируемый таймер 1. В режиме III временной интервал меньше секунды , работает программируемый таймер 2.
В первоначальный момент происходит анализ временного интервала и в зависимости от анализа по информационно- управл ющей шине 17 передаетс  слово- состо ние, подготавливающее работу устройства в одном из трех режимов. В режиме I слово-состо ние 1001 через шинный формирователь 15 с информационно-управл ющей шины 17 поступает на триггер 5 (первые два разр да слова-состо ни ) и на триггер 6 (вторые два разр да слова-состо ни ). Триггер 5 устанавливаетс  в состо ние, при котором на выходе Q присутствует сигнал логического О, а на выходе Q сигнал логической 1. Сигнал логического О с выхода Q поступает на один из входов элемента ИЛИ 9. Сигнал логической 1 с выхода О триггера 5 поступает на один из входов элемента ИЛИ 10, запреща  тем самым прохождение логического О г выхода программируемого таймера 1.
Триггер 6 устанавливаетс  в состо -, ние, при котором на выходе 0 присутствует сигнал логической 1, поступающий на входов элемента И 11, на выходе Q устанавливаетс  сигнал логического О, поступающий на jg один из входов элемента ИЛИ 16.
После программировани  программируемых таймеров 1 и 2 по информационно-управл ющим шинам дл  работы в режиме программно-управл емого строба )5 и после прихода сигнала с первого выхода дешифратора 14, который формируетс  по переднему фронту положительного перепада, начинаетс  подсчет программируемым таймером 1 числа секунд, 20 хождение нулевого сигнала через эле- по истечении заданного числа секунд мент ИЛИ 9.
на его выходе формируетс  сигнал логи- Вторые два разр да слова-состо ни  ческого О, который проходит через поступают на триггер 8, который переСигнал логического О
на выходе триггера 8 формируетс  сигнал длительностью в 1 мс.
В момент, сигнала логического О на выходе триггера 8 происходит нова  загрузка программируемых таймеров 1 и 2 следующим значением временного интервала. Если после анализа временного интервала вы сн етс , что следующий строб должен по витьс  через интервал меньший одной секунды, то выдаетс  слово-состо ние, которое подготавливает устройство дл  работы в режиме III. Слово-состо ние 1010 через шинный формирователь 15 с информационно-управл ющей шины 17 посту пает на триггер 3 (первые два разр да ) , который устанавливаетс  в состо ние , при котором запрещаетс  проэлемент ИЛИ 9, элемент И 11 и поступает на вход третьего триггера 7, устанавлива  его в состо ние, при котором на выходе Q по вл етс  сигнал логической 1, так как на его входе R присутствует сигнал логической 1, поступающий с выхода элемента ИЛИ 16. Сигнал логической 1 дает разрешение на подсчет миллисекунд программируемым таймером 2.
ворачиваетс .
25 с выхода Q триггера 6 через элемент И 11 поступает на вход S триггера 7, триггер 7 переворачиваетс  и на выходе Q формируетс  сигнал логической 1, разрешающий подсчет миллисекунд
30 программируемым таймером 2. Сигнал логической 1, поступающий на элемент ИЛИ 16, преп тствует прохождению сигнала логического О с выхода дешифратора 14. В этом режиме загрузки программируемого таймера 1 не происходит , он находитс  в состо нии ожидани , а работает только программируемый таймер 2. Далее формирование выходного сигнала происходит аналогично режиму I.
После подсчета числа миллисекунд на выходе программируемого таймера 2 формируетс  сигнал логического О, который через элемент И 12 поступает на вход S триггера 8, триггер переворачиваетс  и на его выходе Q по вл етс  сигнал логического О. Этот сигнал поступает на управл ющие входы счетчика 13 и дешифратора 14, разреша , тем самым, подсчет импульсов частотой 100 КГц, поступающих на вход счетчика 13. Дешифратор 14 принимает полученный код с выходов счетчика 13 и на дес том импульсе выдает импульс, который сбрасывает триггер 7 в состо ние , при котором на выходе Q по в- л етс  сигнал логического О, запре- jщающий подсчет числа миллисекунд, также сбрасываютс  делители 3 и 4 в состо ние О, формиру  тем самым начало отсчета. Одиннадцатым импульсом с выхода дешифратора 14 триггер 8 переворачиваетс  и на выходе Q по вл етс  сигнал логической 1, который обнул ет счетчик 13. Таким образом
хождение нулевого сигнала через эле- мент ИЛИ 9.
на выходе триггера 8 формируетс  сигнал длительностью в 1 мс.
В момент, сигнала логического О на выходе триггера 8 происходит нова  загрузка программируемых таймеров 1 и 2 следующим значением временного интервала. Если после анализа временного интервала вы сн етс , что следующий строб должен по витьс  через интервал меньший одной секунды, то выдаетс  слово-состо ние, которое подготавливает устройство дл  работы в режиме III. Слово-состо ние 1010 через шинный формирователь 15 с информационно-управл ющей шины 17 поступает на триггер 3 (первые два разр да ) , который устанавливаетс  в состо ние , при котором запрещаетс  проСигнал логического О
ворачиваетс .
с выхода Q триггера 6 через элемент И 11 поступает на вход S триггера 7, триггер 7 переворачиваетс  и на выходе Q формируетс  сигнал логической 1, разрешающий подсчет миллисекунд
программируемым таймером 2. Сигнал логической 1, поступающий на элемент ИЛИ 16, преп тствует прохождению сигнала логического О с выхода дешифратора 14. В этом режиме загрузки программируемого таймера 1 не происходит , он находитс  в состо нии ожидани , а работает только программируемый таймер 2. Далее формирование выходного сигнала происходит аналогично режиму I.
В режиме II выставл етс  слово-состо ние 0101, которое аналогично первому и третьему режимам через шинный формирователь 15 поступает на триггеры 5 и 6. В результате этого триггер 5 устанавливаетс  в состо ние, при котором на его выходе Q формируетс  сигнал логической 1, преп тствующий прохождению логического О через элемент ИЛИ 10 с выхода программируемого таймера 1.
Триггер 6- устанавливаетс  в состо ние , при котором на его выходе Q присутствует сигнал логической 1, а на выходе Q сигнал логического О, которые поступают на элементы И 11, ИЛИ 16. После прохождени  строба с выхода дешифратора 14 триггер 7 переворачиваетс  и устанавливаетс  в состо715840
 ние, при котором на выходе Q присутствует сигнал логического О, запрещающий подсчет числа миллисекунд программируемым таймером 2. После подсчета числа секунд программируемым таймером 1, на его выходе формируетс  сигнал логического О, который через элемент ИЛИ 10 поступает на вход элемента И 12, с выхода последнего ПО-JQ ступает на вход S триггера 8 и переворачивает его. В дальнейшем работа устройства аналогична первому и третьему режимам.
Так как программируемые таймеры 1 $ и 2 допускают запись определенного
минимального кода, то введение режимов управлени  работой этих таймеров пбзвол ет уменьшить нижний предел формировани  интервалов времени за счет блокировани  работы программируемого таймера 1.

Claims (1)

  1. Формула изобретени 
    Устройство дл  формировани  временных интервалов, содержащее первый делитель частоты, выход которого соединен с тактовым входом первого программируемого таймера, второй про- граммируемый таймер, информационно- управл ющие входы первого, второго программируемых таймеров соединены с информационно-управл ющей шиной, первый триггер, отличающее- с   тем, что, с целью расширени  диапазона формируемых временных интервалов за сче уменьшени  нижнего предела формируемых интервалов времени, в него введены второй делитель часто- ты, второй, третий, четвертый триггеры , первьй, второй, третий элементы ИЛИ, первый, второй, третий элементы И, счетчик импульсов, дешифратор, шинный формирователь, причем выход второго делител  частоты соединен с
    8
    Q
    $
    0
    25
    0 эг 40 45
    тактовыми входами второго делителе частоты и второго программируемого таймера, вход разрешени  которого соединен с пр мым выходом второго триггера, вход предустановки которого соединен с выходом первого элемента И, первый вход которого соединен с выходом первого элемента ИЛИ, первый вход которого соединен с выходом первого программируемого таймера и первым входом второго элемента ИЛИ, второй вход которого соединен с инверсным выходом третьего триггера, пр мой выход которого соединен с вторым входом первого элемента ИЛИ, выходы шинного формировател  соединены с соответствующими входами установки и предустановки третьего и четвертого триггеров, пр мой выход которого соединен с вторым входом первого элемента И, инверсный выход четвертого триггера соединен с первым входом третьего элемента ИЛИ, второй вход которого соединен с входами установки первого, второго делителей частоты, входом разрешени  первого программируемого таймера и с первым выходом дешифратора, второй выход которого соединен с входом установки первого триггера, вход предустановки которого соединен с выходом второго элемента И, первьй вход которого соединен с выходом второго программируемого таймера, второй выход второго элемента И соединен с выходом второго элемента ИЛИ, выходы счетчика импульсов соединены с соответствующими входами дешифратора , вход установки которого соединен с входом установки счетчика импульсов и с инверсным выходом первого триггера, тактовый вход счетчика импульсов соединен с тактовым входом первого делител  частоты, входы шинного формировател  соединены с информационно-управл ющей шиной.
SU884398903A 1988-03-28 1988-03-28 Устройство дл формировани временных интервалов SU1584090A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884398903A SU1584090A1 (ru) 1988-03-28 1988-03-28 Устройство дл формировани временных интервалов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884398903A SU1584090A1 (ru) 1988-03-28 1988-03-28 Устройство дл формировани временных интервалов

Publications (1)

Publication Number Publication Date
SU1584090A1 true SU1584090A1 (ru) 1990-08-07

Family

ID=21364018

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884398903A SU1584090A1 (ru) 1988-03-28 1988-03-28 Устройство дл формировани временных интервалов

Country Status (1)

Country Link
SU (1) SU1584090A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1287256, кл. Н 03 К 3/72, 12.05.85. *

Similar Documents

Publication Publication Date Title
SU1584090A1 (ru) Устройство дл формировани временных интервалов
US4127823A (en) Programmable controller
US4107916A (en) Electronic watch having an alarm means
SU1691936A2 (ru) Устройство дл формировани временных интервалов
SU1251034A1 (ru) Устройство допускового контрол параметров
GB1142751A (en) Improvements in or relating to frequency synthesisers
SU960739A1 (ru) Программное задающее устройство
SU1264134A1 (ru) Система единого времени
SU1322443A1 (ru) Программно-управл емое многофункциональное синхронизирующее устройство
SU1104435A1 (ru) Устройство дл допускового контрол частоты
SU1415218A1 (ru) Устройство дл определени заданной части длительности импульсов
SU1318988A1 (ru) Устройство дл выделени сигналов точного времени
SU1226662A1 (ru) Делитель частоты с дискретной регулировкой длительности импульсов
SU792570A1 (ru) Формирователь одиночных импульсов
SU881995A1 (ru) Селектор импульсов по длительности
SU975993A1 (ru) Кодовый электрозамок 1
SU890550A1 (ru) Селектор импульсов по длительности
SU1656677A1 (ru) Селектор врем импульсных кодов
RU1800594C (ru) Двухканальный программируемый генератор импульсов
SU945989A1 (ru) Коммутирующее устройство
SU754660A1 (ru) Устройство выделения одиночного импульса
RU2019046C1 (ru) Устройство для цикловой синхронизации
SU957436A1 (ru) Счетное устройство
SU884138A1 (ru) Коммутатор
SU611286A1 (ru) Устройство фазовой автоподстройки частоты