SU1570007A1 - Device for measuring signal/noise ratio in discrete communication channels - Google Patents

Device for measuring signal/noise ratio in discrete communication channels Download PDF

Info

Publication number
SU1570007A1
SU1570007A1 SU884607964A SU4607964A SU1570007A1 SU 1570007 A1 SU1570007 A1 SU 1570007A1 SU 884607964 A SU884607964 A SU 884607964A SU 4607964 A SU4607964 A SU 4607964A SU 1570007 A1 SU1570007 A1 SU 1570007A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
inputs
statistical
Prior art date
Application number
SU884607964A
Other languages
Russian (ru)
Inventor
Юрий Иванович Кротов
Сергей Иванович Петров
Юрий Вениаминович Семенов
Сергей Алексеевич Солусенко
Александр Вадимович Видякин
Александр Иванович Туркин
Original Assignee
Красноярский Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Красноярский Политехнический Институт filed Critical Красноярский Политехнический Институт
Priority to SU884607964A priority Critical patent/SU1570007A1/en
Application granted granted Critical
Publication of SU1570007A1 publication Critical patent/SU1570007A1/en

Links

Landscapes

  • Monitoring And Testing Of Transmission In General (AREA)

Abstract

Изобретение относитс  к технике измерений в радиосв зи. Цель изобретени  - повышение точности за счет статистической оценки. Устройство содержит полосовой фильтр (ПФ) 1, фазосдвигатель 2, регулируемый усилитель 3, ключ 4, сумматор 5, двухпороговый компаратор 8, генератор 9, счетчики 10 и 11, дешифратор 12, блок 13 отображени  и блок 14 статистической коррекции оценки. Устройство отличаетс  выполнением блока 14. Положительный эффект достигаетс  за счет обработки смеси радиосигнала манипулированного по фазе. 1 з.п. ф-лы, 1 ил.This invention relates to a radio measurement technique. The purpose of the invention is to improve accuracy due to statistical evaluation. The device contains a band-pass filter (PF) 1, phase shifter 2, adjustable amplifier 3, key 4, adder 5, two-threshold comparator 8, generator 9, counters 10 and 11, decoder 12, display unit 13 and block 14 for statistical correction of the estimate. The device is characterized by the implementation of block 14. A positive effect is achieved by processing the mixture of the radio signal manipulated in phase. 1 hp f-ly, 1 ill.

Description

Изобретение относится к технике измерений в радиосвязи и может использоваться при измерениях отношений сигнал/шум в имитаторах телеграфного канала связи.The invention relates to a measurement technique in radio communications and can be used in measuring signal-to-noise ratios in simulators of a telegraph communication channel.

Цель изобретения - повышение точности за счет статистической, оценки«The purpose of the invention is to increase accuracy due to statistical, evaluation "

На чертеже представлена электрическая структурная схема устройства для измерения отношения сигнал/шум в имитаторе телеграфно,го канала связи с фазовой модуляцией.The drawing shows an electrical block diagram of a device for measuring the signal-to-noise ratio in a simulator of a telegraph communication channel with phase modulation.

Устройство содержит полосовой фильтр 1, фазосдвигатель 2, регулируемай усилитель 3, ключ 4, сумматор 5, двухпороговый компаратор 6, элемент И 7, коммутатор 8, генератор 9, счетчики 10 и 1 1, дешифратор: 12, блок 13 отображения и блок 14- статистичес- jo кой коррекции оценки.The device contains a band-pass filter 1, a phase shifter 2, an adjustable amplifier 3, a key 4, an adder 5, a two-threshold comparator 6, an And 7 element, a switch 8, a generator 9, counters 10 and 1 1, a decoder: 12, a display unit 13 and a block 14- statistical correction correction.

Блок 15 содержит счетчик 15, дифференцирующий элемент 16, блоки 17 и 19 памяти , генератор 19, элемент И 20, регистр, 21, блок 22 сравнения, триг- 25 гер 23 и элемент 24 задержки.Block 15 contains a counter 15, a differentiating element 16, memory blocks 17 and 19, a generator 19, an And 20 element, a register, 21, a comparison unit 22, a trigger 25 ger 23 and a delay element 24.

Устройство работает следующим образом,The device operates as follows,

Напряжение смеси радиосигнала, манипулированного по фазе шумом с выхода цмитатора канала связи, посту- . пает на Вх, 3, С входа Вх, 1 смесь через полосовой фильтр 1 поступает на первый вход сумматора 5, На входThe voltage of the mixture of the radio signal, phase-manipulated noise from the output of the simulator of the communication channel, post. falls on Bx, 3, From the input Bx, 1 the mixture through a band-pass filter 1 goes to the first input of the adder 5, To the input

Вх. 3 с выхода имитатора (не показан) :поступает радиосигнал без шумов, кото _35 рый может быть взят из имитатора канала связи до его сложения с шумом, Незашумленный сигнал через фазосдвигатель 2 и регулируемый усилитель 3 поступает на вход ключа 4, управляемого информационным видеосигналом, который поступает на вход Вх, 2с выхода имитатора. При синфазности сигналов на входах Вх, 2 и Вх, 3 ключ 4 открыт, причем в открытом состоянии ключа 4 на первом и втором входах сумматора 5 имеет место синфазный сигнал одинаковой амплитуды, Более точная синфазность и равенство напряжений сигналов обеспечиваются соответ- 50 ственно путем регулировки фазы в фазосдвигателе 2· и регулировки коэффициента усиления в регулируемом усилителе 3.Vh. 3 from the simulator output (not shown): a radio signal without noise is received, which can be taken from the simulator of the communication channel before adding it to the noise. A noiseless signal through phase shifter 2 and adjustable amplifier 3 is fed to the input of key 4 controlled by the information video signal, which enters the input Bx, 2s output simulator. If the signals at inputs Вх, 2 and Вх, 3 are in phase, the key 4 is open, and in the open state of the key 4 at the first and second inputs of the adder 5 there is a common-mode signal of the same amplitude. More accurate phase-matching and equal signal voltages are ensured, respectively, by adjusting phase in phase shifter 2 · and gain control in adjustable amplifier 3.

Таким образом, на выходе сумматора 55 5, когда ключ 4 открыт., имеет место чистый шум, В моменты времени, когда ключ 4 закрыт, на выход сумматора 5 проходят сигналы с выхода полосового фильтра 1, представляющие'собой смесь сигнала с шумом, Двухпороговай компаратбр 6 преобразует сигнал на его входе в импульсную последовательность, длительность которых пропорциональна времени нахождения сигнала на входе компаратора в интервале напряжений от отрицательного порога срабатывания , до положительного +иявр , Значение напряжения порога выбирается равным 0, 1 Тфк , где Ί^- среднеквад- , ратичное отклонение шума. Сигналы с выхода компаратора 6 стробируются в элементе И 7 высокочастотными сигналами с генератора 9, через компаратор распределяются либо на счетный вход счетчика 11, либо на счетный вход счетчика 10, Если ключ 4 открыт (на выходе сумматора 5 присутствует чистый шум) , то сигналы с выхода элемента И 7 через коммутатор 8 поступают на счетный вход счетчика 10, Если ключ 4 закрыт (на выходе сумматора 5 присутствует смесь сигнал плюс шум) , сигналы с выхода элемента И 7 через коммутатор 8 поступают на счетный вход счетчика 11, ’Коэффициент деления счетчика 10 выбирается равным целому числу порядков (например, 10000, 100000) в зависимости от требуемого времени измеренияТаким образом, в счетчике 10 накапливаются числа, пропорциональные времени нахождения шума на входе двухпорогового компаратора 6 в интервале напряжений от -Unc^ до Опор , а в счетчике 11 за то же время измерения накапливаются числа, пропорциональные времени нахождения смеси сигнал плюс шум на входе двухпорогового компаратора 6 в том же интервале напряжений. В моментпереполнения счетчика 10 число с выхода счетчика 11 записывается в регистр 21 блока 14 и через время, равное времени задержки элемента 24 задержки, происходит обнуление, счетчика 10 и, счетчика 11, подготавливая их к следующему измерению. Элемент 24 задержки необходим для надежной записи числа с выхода счетчика 11 в регистр 21, При возникновении на выходе элемента 24 задержки сигнала устанавливается триггер 23 (под установкой триггера 23 'понимается появление на его прямом выходе логической единицы), Дифференцирующий элемент 16 выделяет передний фронт сигнала, посту1570007 пакщего с выхода триггера 23, и обнуляет счетчик 15, Таким образом, установка 23 вызывает обнуление счетчика 15, разрешает прохождение импульсов с выхода генератора 19 через элемент И 20 на счетный вход счетчика 15, а также разрешает работу блока 18 и запрещает работу дешифратора 12, Счетчик 15, работая в счетном режиме, формирует адрес блоков 17 и 18, В блоке 18 находятся значения, равные отношению вероятности нахождения смеси сигнал плюс шум в интервале напряжений от до и мр.(и = =0,1Y6*) к вероятности нахождения нормально распределенного шума с дисперсией 62в том же интервале напряжений для различных значений отношений сигнал/шум, В блоке 18 числа записаны таким образом, что при меньшем адресе на выход блока 18 поступают числа, соответствующие большему отношению вероятности нахождения смеси сигнал плюс шум к шуму в заданном интервале напряжений, И с увеличением адреса числа отношений уменьшаются, что соответствует увеличению отношений сигнал/шум, В блоке 17 значения отношения сигнал/шум находятся в таком порядке, что для одинакового адреса отношениям вероятностей в блоке 18 соответствуют отношения сигнал/шум в блоке 17. Значения отношения вероятностей, находящиеся в блоке 18, рассчитываются исходя из законов распределения нормального шума и смеси сигнал плюс шум. Если число на выходе блока 18 меньше или равно числу на выходе регистра 21, на выходе схемы 22 сравнения появляется сигнал, который сбрасывает триггер 23, тем самым'запрещая прохождение импульсов с выхода генератора 19 через элемент И 20 на счетный вход счетчика 15,Thus, at the output of the adder 55 5, when the key 4 is open., There is pure noise. At times when the key 4 is closed, the output from the adder 5 receives signals from the output of the bandpass filter 1, which are a mixture of signal and noise. Two threshold komparatbr 6 converts the signal on its input into a pulse sequence whose duration is proportional to the residence time of the signal at the input of the comparator in the voltage range of the negative threshold, and to a positive + Yavr, the threshold voltage value is chosen equal 0 th, 1 TFA, where Ί ^ - mean-, quadratically noise deviation. The signals from the output of the comparator 6 are gated in the element And 7 by high-frequency signals from the generator 9, through the comparator are distributed either to the counting input of the counter 11, or to the counting input of the counter 10, If the key 4 is open (at the output of the adder 5 there is pure noise), then the signals from the output of the And 7 element through the switch 8 goes to the counting input of the counter 10, If the key 4 is closed (the signal plus noise mixture is present at the output of the adder 5), the signals from the output of the And 7 element through the switch 8 go to the counting input of the counter 11, 'Counter division factor 1 0 is chosen equal to an integer number of orders (for example, 10000, 100000) depending on the required measurement time. Thus, numbers 10 are accumulated in the counter 10, which are proportional to the time the noise was at the input of the two-threshold comparator 6 in the voltage range from -U nc ^ to О across p, and in the counter 11 during the same measurement time, numbers are accumulated proportional to the residence time of the signal plus noise mixture at the input of the two-threshold comparator 6 in the same voltage range. At the time of counter overflow 10, the number from the output of counter 11 is recorded in the register 21 of block 14 and after a time equal to the delay time of the delay element 24, zeroing occurs, of counter 10 and, of counter 11, preparing them for the next measurement. The delay element 24 is necessary for reliable recording of the number from the output of the counter 11 to the register 21. When a signal delay element 24 arises, the trigger 23 is set (by setting the trigger 23 'we mean the appearance of a logical unit at its direct output), the Differentiating element 16 selects the leading edge of the signal , 1570007 packing from the output of trigger 23, and resets counter 15, Thus, setting 23 causes zeroing of counter 15, allows the passage of pulses from the output of generator 19 through element 20 to the counting input of counter 15, as well as e permits the operation of block 18 and prohibits the operation of the decoder 12, Counter 15, working in counting mode, generates the address of blocks 17 and 18, Block 18 contains values equal to the ratio of the probability of finding a signal plus noise mixture in the voltage range from to and mr . (and = = 0,1Y6 *) to the probability of finding normally distributed noise with dispersion 6 2 in the same voltage range for different signal-to-noise ratios, In block 18, the numbers are written in such a way that, with a lower address, the numbers 18 corresponding to the output of block greater ratio of faith the probability of finding the signal plus noise to noise mixture in a given voltage range, and with an increase in the address, the number of ratios decreases, which corresponds to an increase in the signal-to-noise ratios, In block 17, the signal-to-noise ratios are in such order that for the same address the probability ratios in the block 18 correspond to the signal-to-noise ratio in block 17. The values of the probability relations in block 18 are calculated based on the laws of distribution of normal noise and the signal plus noise mixture. If the number at the output of block 18 is less than or equal to the number at the output of the register 21, a signal appears at the output of the comparison circuit 22, which resets the trigger 23, thereby prohibiting the passage of pulses from the output of the generator 19 through the And 20 element to the counting input of the counter 15,

После сброса тригпера 23 запрещается работа блока 18 и разрешается работа дешифратора 12. При этом на индикаторе появится число, соответствующее значению отношения сигнал/шум, хранимое в блоке 17 по.адресу, равному содержимому счетчика 15,After resetting the trigger 23, the operation of block 18 is prohibited and the operation of the decoder 12 is allowed. In this case, a number corresponding to the value of the signal-to-noise ratio stored in block 17 by address equal to the contents of counter 15 will appear on the indicator.

Claims (2)

Формула изобретенияClaim 1. Устройство, для измерения отношения сигнал/шум в дискретных каналах связи, содержащее блок отображения, генератор, коммутатор и полосовой фильтр, отличающееся тем, что, с целью повышения точности за1. A device for measuring the signal-to-noise ratio in discrete communication channels, comprising a display unit, a generator, a switch and a band-pass filter, characterized in that, in order to increase the accuracy of 5 счет статистической оценки, введеиы первый. счетчик, последовательно соединенные второй счетчик, блок статистической коррекции оценки и дешифратор, по след о, вательно соединенные фазосдвигатель, i регулируемый усилитель, ключ, сумматор, двухпороговый компаратор , элемент И, другой вход которого соединен с выходом генератора, а выход подключен к входу5 the score of the statistical evaluation, the introduction of the first. a counter connected in series with a second counter, a statistical estimation correction unit and a decoder, followed by a phase shifter, an adjustable amplifier, a key, an adder, a two-threshold comparator, an And element, the other input of which is connected to the generator output, and the output is connected to the input 15 коммутатора, другой вход которого объединен с другим входом ключа и является вторым входом устройства, третьим входом которого является вход фазосдвигателя, выход полосового филь20 тра подключен к другому входу сумматора, первый и второй выходы коммутатора подключены соответственно к первым входам первого и второго счетчи. ков, вторые входы которых объединены 25 и соединены с вторым выходом блока статистической коррекции оценки, второй вход которого соединен с выходом второго счетчика, третий выход подключен к другому входу дешифратора,15 of the switch, the other input of which is combined with the other input of the key and is the second input of the device, the third input of which is the input of the phase shifter, the output of the bandpass filter 20 is connected to another input of the adder, the first and second outputs of the switch are connected respectively to the first inputs of the first and second counters. kov, the second inputs of which are combined 25 and connected to the second output of the statistical estimation correction unit, the second input of which is connected to the output of the second counter, the third output is connected to another input of the decoder, 30 выход которого подключен к входу блока отображения,30 the output of which is connected to the input of the display unit, 2, Устройство по п. ^отличающее с я тем, что блок статистической коррекции оценки содержит эле35 мент задержки, регистр, первый блок памяти и последовательно соединенные генератор, элемент И, счетчик, второй блок памяти, блок сравнения, триггер и дифференцирующий элемент, вы40 ход которого подключен к другому входу счетчика, а вход объединен с другим входом элемента И, с другим ..входом второго блока памяти и является первым выходом блока статистической2, The device according to p. ^ Characterized in that the evaluation statistical correction unit contains a delay element 35, a register, a first memory unit and series-connected generator, an AND element, a counter, a second memory unit, a comparison unit, a trigger and a differentiating element, 40 the course of which is connected to another counter input, and the input is combined with another input of the AND element, with another .. input of the second memory block and is the first output of the statistical block 45 коррекции оценки, вторым выходом которого является выход элемента задержки, который подключен к другому входу триггера, третьим выходом является выход первого блока памяти, первыми45 evaluation correction, the second output of which is the output of the delay element, which is connected to another input of the trigger, the third output is the output of the first memory block, the first 50 входами являются входы регистра, выходы которого подключены к другим соответствующим входам блока сравнения, вторым входом является второй вход регистра, который объединен с входом элемента'Задержки, выходы счетчика подключены к соответствующим входам первого блока памяти,50 inputs are the inputs of the register, the outputs of which are connected to other corresponding inputs of the comparison unit, the second input is the second input of the register, which is combined with the input of the Delay element, the outputs of the counter are connected to the corresponding inputs of the first memory unit,
SU884607964A 1988-11-23 1988-11-23 Device for measuring signal/noise ratio in discrete communication channels SU1570007A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884607964A SU1570007A1 (en) 1988-11-23 1988-11-23 Device for measuring signal/noise ratio in discrete communication channels

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884607964A SU1570007A1 (en) 1988-11-23 1988-11-23 Device for measuring signal/noise ratio in discrete communication channels

Publications (1)

Publication Number Publication Date
SU1570007A1 true SU1570007A1 (en) 1990-06-07

Family

ID=21410480

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884607964A SU1570007A1 (en) 1988-11-23 1988-11-23 Device for measuring signal/noise ratio in discrete communication channels

Country Status (1)

Country Link
SU (1) SU1570007A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 640429, кл. Н 04 В 3/46, 1969. *

Similar Documents

Publication Publication Date Title
US3958183A (en) Frequency selective signal presence detector
SU1570007A1 (en) Device for measuring signal/noise ratio in discrete communication channels
US4313107A (en) Tone signal detectors
SU1104436A1 (en) Differential phase meter
SU789855A1 (en) Apparatus for time coupling to extremum values of harmonic signal
SU482713A1 (en) Device for measuring time intervals
SU1061253A1 (en) Pulse stretcher
SU573772A1 (en) Digital phasemeter
SU799119A1 (en) Discriminator of signal time position
SU729528A1 (en) Digital phase meter
SU711482A1 (en) Arrangement for automatic measuring of variable signal amplitude
SU1325663A1 (en) Digital controllable delay line
SU607351A1 (en) Frequency-manipulated signal demodulator
JPS6160623B2 (en)
SU1114976A1 (en) Digital phase meter
SU966660A1 (en) Device for measuring short pulse duration
SU1636803A1 (en) Modulation depth meter
SU439759A1 (en) Strobe Oscilloscope
SU824240A1 (en) Graphic information redout device
SU746395A1 (en) Frequency monitoring apparatus
SU574864A1 (en) Digital frequency and phase sensitive detector
SU1374245A1 (en) Interval distribution analyser
SU1092749A1 (en) Conditioner of control signal for compensating distortions of "predominance" type
SU486478A1 (en) Pulse Receiver
SU839067A1 (en) Frequency divider with either integer countdown ratio