SU1569972A1 - Распределитель сигналов на дес ть каналов - Google Patents
Распределитель сигналов на дес ть каналов Download PDFInfo
- Publication number
- SU1569972A1 SU1569972A1 SU884498411A SU4498411A SU1569972A1 SU 1569972 A1 SU1569972 A1 SU 1569972A1 SU 884498411 A SU884498411 A SU 884498411A SU 4498411 A SU4498411 A SU 4498411A SU 1569972 A1 SU1569972 A1 SU 1569972A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- elements
- outputs
- inputs
- Prior art date
Links
Landscapes
- Programmable Controllers (AREA)
Abstract
Изобретение относитс к вычислительной и измерительной информационной технике и может примен тьс в устройствах, требующих последовательного формировани на управл ющих входах дес ти импульсов. Целью изобретени вл етс повышение быстродействи и упрощение распределител . Распределитель содержит элементы И-НЕ/ИЛИ-НЕ 1 - 10, выходы которых соединены с соответствующими выходами 11 - 20 распределител , три RS-триггера 21 - 23 на двух элементах И-НЕ/ИЛИ-НЕ каждый, выходы которых соединены с соответствующими входами элементов И-НЕ/ИЛИ-НЕ 1 - 10. ВЫХОД СЧЕТНОГО ТРИГГЕРА 30 ПОДКЛЮЧЕН К ВХОДАМ ЭЛЕМЕНТОВ И-НЕ/ИЛИ-НЕ 1, 3, 5, 7, 9. Выходы трех вспомогательных элементов И-НЕ/ИЛИ-НЕ 31 - 33 соединены с вторыми входами третьего 3, п того 5 и дев того 9 элементов И-НЕ/ИЛИ-НЕ. Входна тактова шина 34 распределител подключена к счетному входу счетного триггера 30. Достигаемый в распределителе положительный эффект обеспечиваетс введением соответствующих функциональных св зей. 2 ил.
Description
И Z2 if i$ t7 tB t9 HO
13 H 15 16 17 10
13
20
24 H 26
27
2B 29
36
37
,38
Фиг. 2
Claims (1)
- Формула изобретенияРаспределитель сигналов на десять каналов, содержащий с первого по десятый элементы И-НЕ/ИЛИ-НЕ, выходы которых соединены с соответствующими выходами распределителя, три RS-триггера, каждый из которых выполнен на двух элементах И-НЕ/ИЛИ-НЕ, три вспомогательных элемента И-НЕ/ИЛИ-НЕ, счетный триггер, тактовый вход которого соединен!с тактовой шиной, а выход подключен к первым входам пяти нечетных элементов И-НЕ/ИЛИ-НЕ, выходы каждого из которых соединены с первыми входами каждого из элементов И-НЕ/ИЛИ-НЕ с последующими номерами соответственно, входы первого вспомогательного элемента И-НЕ/ИЛИ-НЕ подключены к выходам второго и третьего элементов И-НЕ/ЙЛИ-НЕ, а выход соединен с вторым входом третьего элемента И-НЕ/ИЛИ-НЕ, входы второго вспомогательного элемента И-НЕ/ИЛИ-НЕ подключены к выходам четвертого и пятого элементов И-НЕ/ИЛИ-НЕ, а выход соединен с вторым входом пятого элемента И-НЕ/ИЛИ-НЕ, входы третьего вспомогательного элемента И-НЕ/ИЛИ-НЕ подключены к выходам восьмого и девятого элементов И-НЕ/ИЛИ-НЕ, а выход соединен с вторым входом девятого элемента И-НЕ/ИЛИ-НЕ, выход которого подключен к R-входУ первого RS-триггера, инверсный выход которого соединен с вторым входом десятого элемента И-НЕ/ИЛИ-НЕ, а выход - с первым R-входом третьего RS-триггера, выход которого подключен к второму входу шестого элемента И-НЕ/ИЛИ-НЕ, инверсный выход второго-RS-триггера соединен с вторыми входами второго и чет9 вертого элементов И-НЕ/ИЛИ-НЕ, а вы- . ход - с вторым входом восьмого элемента И-НЕ/ИЛИ-НЕ, отличающийся тем, что, с целью упрощения и увеличения быстродействия, выход первого элемента И-НЕ/ИЛИ-НЕ соединен с R-входом второго RS-триггера, инверсный выход которого подключен к (третьему входу шестого элемента И-НЕ/ИЛИ-НЕ, второй вход которого соединен с вторым входом седьмого элемента И-НЕ/ИЛИ-НЕ, выход которого подключен к S-входу второго RS-триггера, а третий вход - к выходу пятого элемента И-НЕ/ИЛИ-НЕ и к S-входу третьего RS-триггера, второй R-вход которого соединен с выходом восьмогоI .· и tz о м ts 'ts элемента И-НЕ/ИЛИ-НЕ, а инверсный выход - с третьим входом четвертого элемента И-НЕ/ИЛИ-НЕ, четвертый вход которого подключен к третьему входу восьмого элемента И-НЕ/ИЛИ-НЕ и к выходу первого RS-триггера, S-вход которого соединен с выходом третьего элемента И-НЕ/ИЛИ-НЕ, а инверсный выход - с вторым входом первого элемента И-НЕ/ИЛИ-НЕ и третьим входом второго элемента И-НЕ/ИЛИ-НЕ, выход которого подключён к третьему входу первого элемента И-НЕ/ИЛИ-НЕ, четвертый вход которого соединен с первым входом десятого элемента И-НЕ/ИЛИ-НЕ, третий вход которого подключен к единичному выходу второго RS-Tpnrt'epa, tB t9 ПО20 —JI J ik ——r-— --------------1—r- 25 —“—» I——L— 26 ..... Г---------L______27 —Г28 —29 -----l_____I—:— J----“Ί_____________1 .............r—--—36 -—J I—---———J ““37 г ..........f. 1......................:— ------ ft .. ........ ' -Ί * Фиг. 2
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884498411A SU1569972A1 (ru) | 1988-10-24 | 1988-10-24 | Распределитель сигналов на дес ть каналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884498411A SU1569972A1 (ru) | 1988-10-24 | 1988-10-24 | Распределитель сигналов на дес ть каналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1569972A1 true SU1569972A1 (ru) | 1990-06-07 |
Family
ID=21406012
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU884498411A SU1569972A1 (ru) | 1988-10-24 | 1988-10-24 | Распределитель сигналов на дес ть каналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1569972A1 (ru) |
-
1988
- 1988-10-24 SU SU884498411A patent/SU1569972A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР 660257, кл. Н 03 К 17/62, 17.03.77. Авторское свидетельство СССР Я 1325683, кл. Н 03 К 17/62, 26.03.86. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR940006348A (ko) | D/a 변환장치 및 a/d 변환장치 | |
SU1569972A1 (ru) | Распределитель сигналов на дес ть каналов | |
SU1545326A1 (ru) | Дешифратор врем -импульсных кодов | |
SU1580534A1 (ru) | Троичное счетное устройство | |
SU1564719A1 (ru) | Формирователь пилообразного напр жени | |
SU1067491A1 (ru) | Устройство дл ввода информации | |
SU978333A1 (ru) | Генератор серии импульсов | |
SU1173550A1 (ru) | Устройство дл выполнени операции "пирса | |
SU573875A1 (ru) | Распределитель импульсов | |
SU1193818A1 (ru) | Преобразователь кода во временной интервал | |
SU718904A1 (ru) | Устройство задержки | |
SU1034184A1 (ru) | Устройство выбора каналов | |
SU1529444A1 (ru) | Двоичный счетчик | |
SU731592A1 (ru) | Распределитель импульсов | |
SU646438A1 (ru) | Кодовый преобразователь | |
SU1474835A1 (ru) | Формирователь импульсов | |
SU1660193A1 (ru) | Устройство блочной синхронизации | |
SU750384A1 (ru) | Устройство дл преобразовани сдвига фазы в цифровой код | |
SU694855A1 (ru) | Устройство дл ввода информации | |
SU1748241A1 (ru) | Цифровой широтно-импульсный модул тор | |
SU617846A1 (ru) | Делитель частоты на шесть | |
SU1285467A1 (ru) | Цифровой умножитель частоты | |
SU1594677A1 (ru) | Цифровой двухфазный генератор синусоидальных сигналов | |
SU1640828A1 (ru) | Преобразователь параллельного кода в последовательный | |
SU598066A1 (ru) | Дешифратор |