SU1566509A1 - Устройство св зи - Google Patents

Устройство св зи Download PDF

Info

Publication number
SU1566509A1
SU1566509A1 SU884448721A SU4448721A SU1566509A1 SU 1566509 A1 SU1566509 A1 SU 1566509A1 SU 884448721 A SU884448721 A SU 884448721A SU 4448721 A SU4448721 A SU 4448721A SU 1566509 A1 SU1566509 A1 SU 1566509A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
transformer
winding
terminal
input
Prior art date
Application number
SU884448721A
Other languages
English (en)
Inventor
Владимир Кузьмич Вьюнник
Александр Михайлович Капустин
Юрий Павлович Кочур
Николай Иванович Сорокин
Валентин Васильевич Топорков
Original Assignee
Харьковское Научно-Производственное Объединение По Системам Автоматизированного Управления
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковское Научно-Производственное Объединение По Системам Автоматизированного Управления filed Critical Харьковское Научно-Производственное Объединение По Системам Автоматизированного Управления
Priority to SU884448721A priority Critical patent/SU1566509A1/ru
Application granted granted Critical
Publication of SU1566509A1 publication Critical patent/SU1566509A1/ru

Links

Abstract

Изобретение относитс  к электросв зи. Цель изобретени  - расширение функциональных возможностей. Устройство св зи содержит демодул тор 1, компараторы 3 и 7, интегратор 4, модул тор 5, резистор 6, линию св зи 22 и дифференциальную систему 2, состо щую из резистора 16 и трансформаторов 14 и 15 с обмотками 17-21. Цель достигаетс  путем обеспечени  автоматического контрол  состо ни  линии св зи 22 в режиме приема информации из нее, а также в режиме передачи информации в линию св зи 22: при подключенной нагрузке
при рассогласовании
при обрыве
при коротком замыкании. 1 ил.

Description

S
ел
05 05
ел
о со
Изобретение относитс  к электросв зи и может быть использовано в системах передачи дискретной информации по линии св зи.
Цель изобретени  - расширение Функ циональных возможностей путем автоматического контрол  состо ни  линии св зи.
На чертеже показана структурна  схема устройства св зи.
Устройство св зи содержит демодул тор I , дифференциальную систему 2, первый компаратор 3, интегратор 4, модул тор 5, первый резистор 6, вто- рой компаратор 7, первый 8 и второй 9 выходы, вход 10, первый 11 и второй 12 выводы дифференциальной системы, третий выход 13, первый 14 и второй 15 трансформаторы, второй резистор 16, первую 17 и вторую 18 обмотки трансформатора 14, первую 19, вторую 20 и третью 21 обмотки трансформатора 15 и линию 22 св зи.
Устройство св зи работает следую- щим образом.
В режиме передачи информации в линию 22 св зи информаци  в последовательном коде через вход 10 поступает на модул тор 5, где осуществл - етс  модулирование входньк сигналов. С выхода модул тора 5 через резистор 6 сигналы поступают на обмотку 21 трансформатора 15.
При подключенной нагрузке (нагрузкой  вл етс  лини  22 св зи с волновым сопротивлением, равным сопротивлению резистора 16) на выводах 11 и 12 дифференциальной системы 2 вырабатываютс  сигналы, выдаваемые в ли- нию 22 св зи.
Трансформаторы 14 и 15 совместно с резистором 16 и подключенной лини
ей 22 св зи представл ют собой уравно-д му току. При этом срабатывает компаратор 3, и на выходе 8 устройства формируетс  сигнал, извещающий о коротком замыкании в линии 22 св зи. При . обрыве линии св зи на выходе 8 сигнал не формируетс ,
Таким образом, при передаче информации одновременно производитс  контроль состо ни  линии 22 св зи. Формирование сигналов на выходах 9 и 8 устройства свидетельствует о коротком
вешенный мост. Дл  плеча моста образуют обмотки 19 и 20 трансформатора 15} а два других плеча - резистор 16 и эквивалентное сопротивление линии 22 св зи.
При выдаче информации в линию 22 св эи потенциал в точке соединени  обмоток 19 и 20 равен потенциалу на выводе 12. Поэтому через обмотку 17 трансформатора 14 ток не протекает. Таким образом, при согласовании линии 22 св эи в режиме передачи информации сигнал на входе демодул тора 1 отсутствует.
50
55
замыкании в линии 22 св зи, а формирование сигнала только на выходе 9 устройства указывает на обрыв в линии 22 св эи
Q
0
5
При рассогласовании, т.е. когда эквиналентное сопротивление линии 22 св зи стремитс  к бесконечно большому сопротивлению (обрыв линии 22 св зи) или к нулю (короткое замыкание линии 22 св зи) нарушаетс  равновесие моста.
При обрыве линии 22 св зи в режиме выдачи информации через обмотку 17 трансформатора 14 начинает протекать ток. При этом на вход демодул тора 1 и интегратора 4 поступает сигнал с обмотки 18 трансформатора 14, Интегратор 4 интегрирует сигнал из линии 22 св зи, и по достижении последним заданного уровн  срабатывает компаратор 7, а на выходе 9 формируетс  сигнал, извещающий о приеме информации из линии 22 св зи, что исключаетс  при нормальной работе устройства . Таким образом, в режиме выдачи информации сигнал на выходе 9 свидетельствует о неисправности в линии 22 св зи.
При коротком замыкании линии 22 св зи происходит рассогласование плеч моста, и через обмотки 19 и 20 трансформатора 15 протекают токи, различные по значению. Ток в обмотке 20 трансформатора 15 увеличиваетс  пропорциональное уменьшению эквивалентного сопротивлени  линии 22 св зи. Так как это сопротивление стремитс  к нулю , то ток в обмотке 20 стремитс  к максимальному своему значению. Максимальное значение тока определ етс  значением волнового сопротивлени  линии 22 св зи и величиной амплитуды сигнала, выдаваемого в линию 22 св зи . Увеличение тока в обмотке 20 вызывает увеличение тока в обмотке 21. На резисторе 6 падение напр жени  увеличиваетс  пропорционально протекающеТаким образом, при передаче информации одновременно производитс  контроль состо ни  линии 22 св зи. Формирование сигналов на выходах 9 и 8 уст ройства свидетельствует о коротком
5
замыкании в линии 22 св зи, а формирование сигнала только на выходе 9 устройства указывает на обрыв в линии 22 св эи
51
В режиме приема информации из линии 22 св зи сигналы поступают на обмотку 17 трансформатора 14 и трансформируютс  в обмотку 18. По достижении на интеграторе 4 заданного урон  напр жени  срабатывает компаратор 7, на выходе 9 устройства формируетс  сигнал, извещающий о наличии информации на выводах П и 12 устройства . Одновременно трансформируемые сигналы с обмотки 18 поступают н вход демодул тора 1, где демодулируют с  и через выход 13 выдаютс  дл  последующей обработки.

Claims (1)

  1. Формула изобретени  Устройство св зи, содержащее дифференциальную систему, первый и второй выводы которой подключены к лини св зи, демодул тор и модул тор, вход которого  вл етс  входом устройства св зи, отличающеес  тем, что, с целью расширени  функциональных возможностей путем автоматического контрол  состо ни  линии св зи , введены первый компаратор, первый резистор и последовательно соединенные интегратор и второй компаратор , а дифференцизпь а  система содежит первый и второй трансформаторы и второй резистор, первый и второй выводы которого подключены-соответственно к первому выводу первой обмот
    Составитель Г,Корсаков Редактор О,Головач Техред Л.Олийнык Корректор А.Обручар
    Заказ 1230
    Тираж j22
    ВНИИПИ Государственного комитета по изобретени м и открыти м при ГКНТ СССР 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    0
    ки первого трансформатора и первому выводу первой обмотки второго трансформатора , второй вывод которой подключен к вторым выводам первой обмотки первого трансформатора и второй обмотки второго трансформатора, первый вывод которой  вл етс  первым выводом дифференциальной системы, вторым выводом которой  вл етс  первый вывод первой обмотки первого трансформатора , первый вывод второй обмотки первого трансформатора подключен к общему проводу и первому вы- воду третьей обмотки второго трансформатора , второй вывод которой  вл етс  входом дифференциальной системы, выходом которой  вл етс  второй вывод второй рбмот- 0 ки первого трансформатора, при этом выход модул тора через первый резне- тор подключен к входу дифференциальной системы и первому входу первого компаратора, выход которого  вл ет- 5 с  первым выходом устройства св зи, вторым и третьим выходами которого  пл ютс  соответственно выход второго компаратора и выход демодул тора, вход которого подключен к выходу диф- Q ференциальной системы и входу интегратора , а выход модул тора подключен к второму входу первого компаратора .
    подписное
SU884448721A 1988-06-27 1988-06-27 Устройство св зи SU1566509A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884448721A SU1566509A1 (ru) 1988-06-27 1988-06-27 Устройство св зи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884448721A SU1566509A1 (ru) 1988-06-27 1988-06-27 Устройство св зи

Publications (1)

Publication Number Publication Date
SU1566509A1 true SU1566509A1 (ru) 1990-05-23

Family

ID=21384797

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884448721A SU1566509A1 (ru) 1988-06-27 1988-06-27 Устройство св зи

Country Status (1)

Country Link
SU (1) SU1566509A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1376266, кл. Н 04 М 9/08, 1986. *

Similar Documents

Publication Publication Date Title
EP0115675A2 (en) Apparatus for transmitting information via telephone lines
CA1222800A (en) Terminal disconnect and media wire fault detect mechanism
EP0264910B1 (en) An integrated ringing circuit and a ring trip circuit for the same
EP0091267B1 (en) Telecommunication system loop-back unit
JPH06250944A (ja) シリアルバスを短絡から保護する方法および装置
SU1566509A1 (ru) Устройство св зи
US5115462A (en) Remotely controlled apparatus for conditioning telephone line exclusive of metallic DC bypass pair
JPH01185031A (ja) 直流終端回路
US4423292A (en) Detector circuit for communication lines
JPH1084561A (ja) 2線式伝送装置
SE444248B (sv) Forfarande for serieoverforing av binera signaler mellan enheter i en larmanleggning over ett fremmande ledningsnet, exv elnetet, samt modem for genomforande av forfarandet
SU974589A2 (ru) Мажоритатное устройство дл выделени проекций векторной величины
JPS6165546A (ja) 伝送路監視方式
JPS6131657B2 (ru)
SU1187109A2 (ru) Устройство дл автоматического контрол электрических параметров кабелей и жгутов
JP2925409B2 (ja) ノーリンギング端末アナログフロントエンド
SU1171768A1 (ru) Стабилизированный преобразователь посто нного напр жени
SU1397853A1 (ru) Устройство дл контрол обрывов и коротких замыканий цепей с электрической нагрузкой
KR810002109B1 (ko) 통신 접속부 회로
SI20296A (sl) Postopek za priključitev daljinsko napajane periferne priprave
JPH06133076A (ja) 端末網制御装置
JPH02246595A (ja) Isdn用端末・終端装置間インタフェース給電方式
JPH02143657A (ja) リングトリップ回路
WO1992017976A1 (en) Telephone system communication mechanism employing central office sleeve lead
JPH04192837A (ja) Lanシステムのメディア接続検出装置