SU1555843A2 - Частотный компаратор - Google Patents

Частотный компаратор Download PDF

Info

Publication number
SU1555843A2
SU1555843A2 SU884385633A SU4385633A SU1555843A2 SU 1555843 A2 SU1555843 A2 SU 1555843A2 SU 884385633 A SU884385633 A SU 884385633A SU 4385633 A SU4385633 A SU 4385633A SU 1555843 A2 SU1555843 A2 SU 1555843A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
frequency
trigger
pulses
Prior art date
Application number
SU884385633A
Other languages
English (en)
Inventor
Геннадий Кузьмич Белов
Николай Владимирович Беляков
Августа Александровна Коровкина
Original Assignee
Предприятие П/Я Г-4088
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4088 filed Critical Предприятие П/Я Г-4088
Priority to SU884385633A priority Critical patent/SU1555843A2/ru
Application granted granted Critical
Publication of SU1555843A2 publication Critical patent/SU1555843A2/ru

Links

Landscapes

  • Measuring Frequencies, Analyzing Spectra (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к импульсной технике и автоматике и может быть использовано дл  допускового контрол  частоты вращени  вала путем контрол  частоты импульсов, получаемых от датчика оборотов. Частотный компаратор содержит генератор 1 опорной частоты, счетчик 2 импульсов, элементы 3 и 4 совпадени , триггеры 5 - 9 и 11, формирователи 10 и 12 импульсов, элементы И 13 - 16, входную шину 17, кодовые шины 18 и 19, выходные шины 20 - 22. Исключение возможности формировани  ложных сигналов на выходных шинах позвол ет повысить достоверность результатов контрол  частоты. 4 ил.

Description

Фиг.1
15
20
Изобретение относитс  к импульсной технике и автоматике, может быть использовано дл  допускового контрол  частоты вращени  вала путем контрол  частоты импульсов, получаемых от дат- чика оборотов, и  вл етс  усовершенствованием изобретени  по ав. св. № 570193.
Цель изобретени  - повышение дос- JQ товерности результатов контрол  частоты за счет исключени  возможности формировани  ложных сигналов на выходных шинах.
На фиг. 1 показана структурна  электрическа  схема устройства; на фиг. 2- - временные диаграммы, по сн ющие работу устройства.
Устройство содержит генератор 1 опорной частоты, выход которого соединен с тактовым входом счетчика 2 импульсов, выходы которого поразр дно соединены с входами первых групп входов первого 3 и второго 4 элементов совпадени . Выход элемента k ни  соединен с S-входом первого триггера 5, выход которого соединен с D-входом второго триггера 6, Выход элемента 3 совпадени  соединен с - S-входом третьего триггера 7, выход которого соединен с D-входом четвертого триггера 8, С-вход которого соединен с С-входом триггера 6 и S-входом п того триггера 9. Вход сброса счетчика 2 соединен с R-входами триггеров 5 и 7, С выходом первого формировате- 35 л  10 импульсов и с S-входом шестого триггера 11. Вход формировател  10 соединен с выходом второго формировател  12 импульсов. Инверсный выход триггера 6 соединен с первым входом первого элемента И 13, выход формировател  12 соединен с первым входом второго элемента И I. Инверсный выход триггера 8 соединен с первым входом третьего элемента И 15, пр мой выход триггера 6 соединен с первым входом четвертого элемента И 16. Вход формировател  12 соединен с входной шиной 17, входы вторых групп входов элементов 3 и k сравнени  образуют 50 соответственно первую 18 и вторую 19 кодовые шины, а выходы элементов И 13, 1Ј и 16 образуют соответственно выходные шины 20-22в Выход переполнени  счетчика 2 соединен с R-входами три|- 55 гера 9 и триггера 11, выход которого соединен с вторым входом элемента И И, выход которого соединен с S-вхо- i
дом триггера 9, выход которого соединен с третьим входом элемента И 13 и вторыми входами элементов И 15 и 16. Второй вход элемента И 13 соединен с пр мым выходом триггера 8.
Устройство работает следующим обра зом.
Импульсы контролируемой частоты f k поступают на вход формировател  12, который формирует импульс малой длительности по заднему фронту каждого входного импульса, при этом формирователь 10 вырабатывает вторую после1 довательность импульсов с тем же периодом , задержанную относительно первой на длительность импульса, формируемого формирователем 12. На счетный вход счетчика 2 поступают импульсы от генератора 1 опорной частоты 1. Счетчик 2 работает в циклическом режиме , т.е. накапливает импульсы опорной частоты в течение каждого периода контролируемой частоты с последую- совпаде- 25 сбросом в нуль в конце каждого периода импульсом формировател  10. В течение периода контролируемой частоты счетчик 2 выдает на входы первых групп входов элементов 3 и k совпадени  сигналы своего текущего состо ни ., Код, формируемый на выходах счетчика 2, мен етс  от нул  до максимальной величины пропорциональной периоду
тх : пк Јгоч т,гАе Јгоч частота импульсов генератора 1, а в случае ,. отсутстви  входного сигнала до величины пмакс 2р-1, соответствующей емкости счетчика 2, где Р - разр дность счетчика 2. На входы вторых групп входов элементов 3 и k совпадени  поступают опорные коды, соответствующие граничным частотам. Так, на входы второй группы входов элемента 3 совпадени  - код частоты, соответствующий верхней границе пол  допуска
f гоч
30
40
45
, fпорог
На мента
входы второй группы входов эле- 4 совпадени  поступает код частоты , соответствующий нижней границе пол  допуска
м ГО
N - -- ,
4 t порог н
при этом N з i N..
Процесс контрол  частоты осуществл етс  следующим образом.
f гоч
, fпорог
На мента
входы второй группы входов эле- 4 совпадени  поступает код частоты , соответствующий нижней границе пол  допуска
м ГО
N - -- ,
4 t порог н
при этом N з i N..
Процесс контрол  частоты л етс  следующим образом.
5155
При включении питани  устройства все переключающиес  элементы, триггеры устанавливаютс  в исходное состо ние логического О. Первый импульс контролируемой частоты fx поступает на формирователь 12, выходной сигнал которого запускает формирователь 10, при этом импульс с выхода формировател  12 не проходит через элемент И 1, который закрыт нулевым .сигналом с выхода триггера 11, поэтому триггеры 6, 8 и 9 по прежнему остаютс  в исходном состо нии и на выходных шинах 20-22 не формируютс  выходные сигналы. Тем самым устранен недостаток известного устройства - формирование недостоверных выходных сигналов во врем  первого измерени  частоты, выходные сигналы сформированы по за- вершении процесса измерени . На выходе формировател  10, по окончании сигнала на его входе, формируетс  импульс, который поступает на S-вход триггера 11 и переключает его. CHI- нал уровн  логической 1 с его пр мого выхода поступает на второй вход элемента И 1, открыва  его дл  прохождени  с выхода формировател  12 при приеме второго входного импульса. Кроме того, импульс с выхода форми ровател  10 поступает на обнул ющие входы счетчика 2 и триггеров 5 и 7 и приводит их в состо ние логического О. С этого момента начинаетс  контроль частоты входного сигнала.
На фиг. 2 представлена временна  диаграмма работы устройства допуско- вого контрол  частоты. Условные обозначени  на временных диаграммах фиг. 2- соответствуют номерам элементов и шин устройства на фиг. 1; на фиг. 2а - входные сигналы контролируемой частоты на фиг. 2, б и в - импульсы , формируемые соответственно на выходах формирователей 12 и 10; на фиг. 2, г условно показано увеличение числа в счетчике 2, считающего в течение периода контролируемой частоты импульсы генератора 1; Т. и Ти - пороговые числа, запрограммированные на опорных входах в элементах совпадени  и определ ющие соответственно верхнюю и нижнюю границу допуска по частоте (периоду). Как видно на фиг. 2, г, счетчик 2 начинает и заканчи- вает счет по приходу задних фронтов смежных контролируемых импульсов; на фиг. 2, д - формирование сигнала
Q 0 5 о
5
0
5
0
уровн  логической 1 на выходе триггера 11, разрешающего прохождение через элемент И лишь второго синхроимпульса , формируемого на выходе формировател  12; на фиг. 2, е - отсутствие сигналов на выходах элементов k-б, поскольку число, записанное в счетчике 2, превысило лишь меньший порог, определ емый нижней границей допуска частоты и вызвало срабатывание лишь элемента 3 совпадени ; на фиг. 2, ж - импульс, формируемый элементом 3 совпадени  в момент совпадени  текущего состо ни  счетчика 2 и порога Тн; на фиг. 2, з - сигнал уровн  логической 1 на пр мом выходе триггера 7, существующий от момента превышени  порога в элементе 3 совпадени  до момента прихода синхроимпульса по заднему фронту второго импульса контролируемой частоты; на фиг.
2,и - импульс, прошедший через элемент И 14. С приходом этого импульса на триггеры 6, 8 и 9, триггеры 8 и 9 (фиг. 2, к) переключаютс  в состо ние логической 1 и на выходной шине 20 формируетс  сигнал уровн  логической 1 (фиг. 2, м), на шинах 21 и 22 - уровни логического О (фиг. 2, л и н); на фиг. 3, а - диаграмма работы устройства при частоте входного CHI- нала ниже нижнего допуска (fк f«). Отличие данной диаграммы от предыдущей в том, что число импульсов генератора 1, сосчитанных счетчиком 2 (фиг. 3, г), превысило пороговые числа Тн и Тв, определ ющие нижнюю и верхнюю границу допуска по частоте. Поэтому оба элемента 3 и k совпадени  сформировали короткие выходные сигналы (фиг. 3, е и ж), которые переключили триггеры 7 и 5 в состо ние логической 1 (фиг. 3, е и ж); на фиг.
3,и - на пр мых выходах триггеров 6, 8 и 9 после поступлени  на них сигнала с выхода элемента И И по вилс  выходной сигнал, соответствующий уровню логической 1. На шине 22 формируетс  выходной сигнал Меньше (фиг. 3, м); на фиг. k - диаграмма работы устройства при контроле сигнала с частотой, большей верхнего порогового значени . Кроме того, представлены эпюры, показывающие работу устройства при пропадении входного сигнала fy. (импульсы 3 и 4) во врем  контрол  частоты; на фиг. , б и в - импульсы на выходах соответственно форми ,71555
рователей 12 и 10; на фиг. k, г - за врем  измерени  первого периода между импульсами 1 и 2 счетчик 2 не успевает насчитать число импульсов опорного генератора, превышающее меньший порог, поэтому элементы 3 и k совпадени  не формируют входные сигналы. Триггеры остаютс  в исходном состо нии логического О и при поступ- лении второго входного импульса, импульс с выхода элемента И 1 переводит в состо ние логической 1 только триггер 9 (фиг. 4, и). При этом на шине 21 формируетс  выходной сиг- нал Больше (фиг. Ь, к). Если после прихода (фиг. , а) импульсов дальнейшее поступление импульсов прекращаетс , счетчик 2 считает импульсы генератора 1 до переполнени . И хот  триггеры 5 и 7 при этом переключились в состо ние логической 1 (фиг. 4, с и ж), но из-за отсутстви  импульсов эта единица не переписана в триггеры 6 и 8, а сформированный счетчиком 2 сигнал переполнени , поступив на R-вход триггера 9, переключает его в состо ние логического О. Сигнал уровн  логического О с пр мого выхода триггера 9 запрещает формирова- ние выходных сигналов, поскольку возникает неопределенность и устройство не может определить отсутствует ли входной сигнал посто нно либо период его поступлени  стал существенно боль ше порогового значени .
Технико-экономическа  эффективност технического решени  заключаетс  в повышении достоверности результатов допускового контрол  частоты за счет исключени  возможности формировани  ложных выходных сигналов при отсутствии входного сигнала либо пропадани  его в процессе контрол .
Так, в случае выхода из стро  датчиков и прекращени  поступлени  на входную шину устройства импульсов контролируемой частоты, результат последнего измерени  сохран етс  на од«v ,
нои из выходных шин устройства в те-
5 о
П
U
0
8
чение времени заполнени  счетчика 2 импульсами генератора 1 опорной частоты . По окончании этого времени выходной сигнал - результат последнего измерени  автоматически снимаетс  с выходных шин устройства в отличие от известного, в котором при попадании входного сигнала результат последнего измерени  сохран етс  и устройс гво не отслеживает действительные изменени  частоты входного сигнала. При отсутствии входного сигнала с начала процесса контрол  устройство так же не формирует ложных выходных сигналов в отличие от известного, на выходе которого формируетс  сигнал частоты Больше как при действительном превышении частоты контролируемого сигнала верхнего порога допуска, так и при полном отсутствии входного сигнала.

Claims (1)

  1. Формула изобретени 
    Частотный компаратор по авт. св. № 570193, отличающийс  тем, что, с целью повышени  достоверности результатов контрол  частоты за счет исключени  возможности формировани  ложных сигналов на выходных шинах, в него введены второй элемент И, включенный между выходом второго формировател  импульсов и С-входами второго и четвертого триггеров, третий элемент И, включенный между инверсным выходом четвертого триггера и второй выходной шиной, четвертый элемент И, включенный между пр мым выходом второго триггера и третьей выходной шиной, а также п тый и шестой триггеры, причем выход шестого триггера соединен с вторым входом второго элемента И, S-вход - с выходом первого формировател  импульсов, а R-вход с выходом переполнени  счетных импульсов и с R-входом п того триггера , S-вход которого соединен с выходом второго элемента И, а выход - с третьим входом первого элемента И и с вторыми входами третьего и четвертого элементов И.
    ±П
    ell
    г
    JT
    л
    в Лfl
    I
    1
    п
    г JL.
    ЧЦСЛО&
    4Ж 45
    3 74
    1
    /Г Л
    больше 21
    Норма 20
    м Меньше 22
    г
    «,
    Фиг. it
SU884385633A 1988-02-29 1988-02-29 Частотный компаратор SU1555843A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884385633A SU1555843A2 (ru) 1988-02-29 1988-02-29 Частотный компаратор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884385633A SU1555843A2 (ru) 1988-02-29 1988-02-29 Частотный компаратор

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU570193A Addition SU110409A1 (ru) 1957-04-02 1957-04-02 Способ повышени теплоустойчивости металлического порошка

Publications (1)

Publication Number Publication Date
SU1555843A2 true SU1555843A2 (ru) 1990-04-07

Family

ID=21358538

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884385633A SU1555843A2 (ru) 1988-02-29 1988-02-29 Частотный компаратор

Country Status (1)

Country Link
SU (1) SU1555843A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 570193, кл. Н 03 К 5/26, 1975. ( ЧАСТОТНЫЙ КОМПАРАТОР *

Similar Documents

Publication Publication Date Title
US5233292A (en) Speed detector device for elevator
SU1555843A2 (ru) Частотный компаратор
SU1418619A1 (ru) Устройство контрол числа оборотов
CA1039366A (en) Digital repetition rate check circuit
JPS6255110B2 (ru)
SU1132280A1 (ru) Устройство дл контрол параметров
SU1709509A1 (ru) Устройство дл обнаружени потери импульса
SU1666964A1 (ru) Устройство дл измерени частоты вращени
SU1283956A1 (ru) Дискриминатор частоты следовани импульсов
SU1294656A1 (ru) Устройство дл измерени скорости движени поезда
SU1059594A1 (ru) Устройство дл контрол числа циклов работы оборудовани
SU1233093A1 (ru) Устройство дл измерени периода
SU1103198A1 (ru) Устройство управлени регистром цифрового реле оборотов
SU864538A1 (ru) Устройство допускового контрол
SU892413A2 (ru) Измеритель интервалов между серединами импульсов
SU799121A1 (ru) Устройство допускового контрол чАСТОТы
SU851486A1 (ru) Устройство дл контрол детонацииАппАРАТА МАгНиТНОй зАпиСи
SU905821A1 (ru) Устройство дл контрол и регистрации параметрических отказов
SU1221732A2 (ru) Устройство дл контрол последовательности импульсов
SU1474655A2 (ru) Устройство дл контрол времени выполнени программы
SU1269122A1 (ru) Устройство дл сравнени чисел
SU1580545A1 (ru) Устройство дл обнаружени потери импульсов
SU1495832A1 (ru) Устройство дл счета штучных изделий
SU1531024A1 (ru) Цифровой фазометр
SU434609A1 (ru) Устройство контроля тактовой синхронизации