SU154716A1 - - Google Patents
Info
- Publication number
- SU154716A1 SU154716A1 SU698105A SU698105A SU154716A1 SU 154716 A1 SU154716 A1 SU 154716A1 SU 698105 A SU698105 A SU 698105A SU 698105 A SU698105 A SU 698105A SU 154716 A1 SU154716 A1 SU 154716A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- delay
- circuit
- valves
- cell
- input
- Prior art date
Links
- 230000000875 corresponding Effects 0.000 description 5
- 230000003068 static Effects 0.000 description 3
- 238000006243 chemical reaction Methods 0.000 description 2
- 230000000903 blocking Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
Description
Известны устройства дл преобразовани цифрового кода во временной интервал, содержащие регистр на статических триггерах и линии задержки.Devices are known for converting a digital code into a time interval, comprising a register on static triggers and delay lines.
Предлагаемое устройство отличаетс от известных тем, что каждый из триггеров вместе с линией задержки образует чейку соответствующего разр да устройства, вход которой подключен к двум вентил м, вторые входы которых соединены с плечами триггера; выход одного из вентилей соединен со схемой «ИЛИ непосредственно, а выход другого - через линию задержки, врем задержки которой .пропорционально цене соответствующего разр да. Это упрощает схему и увеличивает точность преобразовани .The proposed device differs from the known ones in that each of the flip-flops together with a delay line forms a cell of the corresponding bit of the device, the input of which is connected to two valves, the second inputs of which are connected to the arms of the trigger; the output of one of the valves is connected to the OR circuit directly, and the output of the other through a delay line, the delay time of which is proportional to the price of the corresponding discharge. This simplifies the circuit and increases the accuracy of the conversion.
Иа чертеже изображена прииципиальна схема устройства.The drawing shows a schematic diagram of the device.
Устройство содержит счетчик 1 на статических триггерах, линии задержки , схемы «ИЛИ III, которые выполн ют и функции щирокополосного усилител - формировател и вентилей IV.The device contains a counter 1 on static triggers, delay lines, OR III circuits, which also perform the functions of a wideband amplifier - driver and gates IV.
Устройство работает следующим образом. Если на вход линии задержки подаетс положительный импульс, то импульс может пройти через один из вентилей. Режим работы вентилей определ етс рабочим состо нием соответствующего триггера. Следовательно, в зависимости от состо ни триггера в данный момент, входной лмпульс может пройти к схеме «ИЛИ непосредственно, либо через ЛИННЕО задержки. В схеме «ИЛИ сигнал усиливаетс и иивертируетс , после чего поступает на вход вентилей к следующей аналогичной чейке.The device works as follows. If a positive pulse is applied to the input of the delay line, a pulse can pass through one of the gates. The mode of operation of the valves is determined by the operating state of the corresponding trigger. Consequently, depending on the state of the trigger at the given moment, the input pulse can pass to the “OR” scheme, or through LINNEO delay. In the "OR" circuit, the signal is amplified and sorted, after which it is fed to the input of the gates to the next similar cell.
Величина времени задержки каждой чейки линии определ етс выражение.мThe value of the delay time of each line cell is determined by the expression m.
/ . Л//. L /
зад - -ass - -
где п - пор дковый помер разр да;where n is the rank die discharge;
Д/ - величина времени задержки младшего разр да двоичного счетчика .D / is the delay time of the least significant bit of the binary counter.
Следует отметить, что схема «ИЛИ может быть выполнена в виде ждущего блокинг-генератора, который формирует импульс длительностью несколько большей, чем врем задержки в чейке линии задержки. В этом случае надобность в коммутации вентил , включенного в цепь линии, отпадает.It should be noted that the OR circuit can be implemented as a standby blocking generator that generates a pulse with a duration slightly longer than the delay time in the cell of the delay line. In this case, there is no need to switch the valve included in the line circuit.
Предлагаемое устройство может быть применено во всех тех случа х , где требуетс равномерное квантование временного интервала с высокой точностью.The proposed device can be applied in all those cases where uniform quantization of the time interval with high precision is required.
Предмет изобретени Subject invention
Устройство дл преобразовани цифрового кода во временной интервал , содержащее регистр на статических триггерах и линии задержки , отличающеес тем, что, с целью упрощени схемы и увеличени точности преобразовани , каждый из триггеров вместе с линией задержки образуют чейку соответствующего разр да устройства, вход которой подключен к двум вентил м, вторые входы которых соединены с плечами триггера, выход одного из вентилей соединен со схемой «ИЛИ непосредственно, а выход другого - через линию задержки, врем задержки которой пропорционально цене соответствующего разр да.A device for converting a digital code into a time interval containing a register on static triggers and delay lines, characterized in that, in order to simplify the circuit and increase the accuracy of the conversion, each of the triggers together with the delay line form a cell of the corresponding bit of the device whose input is connected to two valves, the second inputs of which are connected to the trigger arms, the output of one of the valves is connected to the OR circuit directly, and the output of the other through a delay line whose delay time is proportional to rationally the price of the corresponding bit
л.l
/%7/% 7
Publications (1)
Publication Number | Publication Date |
---|---|
SU154716A1 true SU154716A1 (en) |
Family
ID=
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU154716A1 (en) | ||
GB1216081A (en) | Electronic logic element | |
SU172130A1 (en) | RECOGNITIONAL SCHEME | |
US3555249A (en) | Self-correcting shift counter | |
SU169879A1 (en) | ||
US3219805A (en) | Gated counters | |
SU354561A1 (en) | CONVERTER “CODE –SHIM” | |
SU397904A1 (en) | CODING DEVICE | |
SU217044A1 (en) | TEMPORARY INTERVAL CONVERTER TO DIGITAL WAY | |
SU174008A1 (en) | BINARY DECIMAL REVERSIBLE ACCOUNT | |
SU154729A1 (en) | ||
SU126665A1 (en) | Device for converting binary code numbers to decimal | |
SU267188A1 (en) | COMPUTING ELEMENT FOR DIGITAL COMPUTING DEVICES | |
SU282768A1 (en) | BINARY VOLTAGE CONVERTER | |
SU1315973A2 (en) | Time interval-to-binary code converter | |
SU450162A1 (en) | Tunable phase-pulse multi-stable element | |
SU201774A1 (en) | DEVICE FOR TRANSFORMING CODES | |
RU2248033C1 (en) | Converter of grey code to parallel binary code | |
SU248349A1 (en) | ANALOG-DIGITAL FUNCTIONAL CONVERTER | |
SU347925A1 (en) | DEVICE COMPARISON OF SEQUENTIAL CODES | |
SU479109A1 (en) | Device for comparing binary numbers | |
SU1594690A2 (en) | Follow-up a-d converter | |
SU416711A1 (en) | DEVICE FOR DIVIDING VOLTAGES IN NUMBER-PULSE FORM | |
SU486378A1 (en) | Buffer storage device | |
US3426182A (en) | Decimal counting apparatus |