SU1520662A1 - Digit-analog converter - Google Patents

Digit-analog converter Download PDF

Info

Publication number
SU1520662A1
SU1520662A1 SU884401872A SU4401872A SU1520662A1 SU 1520662 A1 SU1520662 A1 SU 1520662A1 SU 884401872 A SU884401872 A SU 884401872A SU 4401872 A SU4401872 A SU 4401872A SU 1520662 A1 SU1520662 A1 SU 1520662A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
operational amplifier
resistor
input
inverting input
Prior art date
Application number
SU884401872A
Other languages
Russian (ru)
Inventor
Алексей Николаевич Крутицкий
Original Assignee
Предприятие П/Я Г-4152
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4152 filed Critical Предприятие П/Я Г-4152
Priority to SU884401872A priority Critical patent/SU1520662A1/en
Application granted granted Critical
Publication of SU1520662A1 publication Critical patent/SU1520662A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к области вычислительной техники, в частности к преобразовател м формы информации, и может быть использовано дл  вывода аналоговой информации из ЦВМ, а также в составе аналого-цифровых преобразователей. Цель изобретени  - повышение точности за счет уменьшени  погрешности масштаба преобразовани . Цифроаналоговый преобразователь содержит формирователь 1 двоично- взвешенных токов, блок 2 разр дных ключей, первый преобразователь 3 ток-нап, выполненный в виде первого операционного усилител  4 и первого резистора 5, второй преобразователь 6 ток- напр жение, выполненный в виде которого операционного усилител  7 и второго резистора 8, сумматор 9, выполненный в виде третьего операционного усилител  10 и резисторов 11-14, источник 15 опорного напр жени  и интегратор 16. Положительный эффект достигаетс  за счет введени  второго преобразовател  6 ток- напр жение, сумматора 9 и интегратора 16, с помощью которых организован след щий контур отрицательной обратной св зи, стабилизирующий масштаб преобразовани  цифроаналогового преобразовател . 1 ил.The invention relates to the field of computer technology, in particular, to converters of the form of information, and can be used to output analog information from digital computers, as well as as part of analog-to-digital converters. The purpose of the invention is to improve accuracy by reducing the error in the scale of conversion. The digital-to-analog converter contains a shaper of 1 binary-weighted currents, a block of 2 bit switches, a first current-nap converter 3 made in the form of a first operational amplifier 4 and a first resistor 5, a second converter 6 current-voltage, made in the form of which an operational amplifier 7 and the second resistor 8, the adder 9, made in the form of the third operational amplifier 10 and resistors 11-14, the source 15 of the reference voltage and the integrator 16. A positive effect is achieved due to the introduction of the second converter 6 then k-voltage, adder 9 and integrator 16, which are used to organize the following negative feedback loop, stabilizing the scale of the conversion of the digital-to-analog converter. 1 il.

Description

/едактор И. Шемакова/ edaktor I. Shemakova

Составитель Н. КапитановCompiled by N. Kapitanov

Техред Л.Сердюкоаа Корректор Т. МалецTehred L.Serdyukoa Proofreader T. Malets

Заказ 6769/57Order 6769/57

Тираж 884Circulation 884

ВНИИПИ Государственного комитета по изобретени м и открыти м при ГКНТ СССР 113035, Москва, Ж-35, Раушска  наб., д. 4/5VNIIPI State Committee for Inventions and Discoveries at the State Committee on Science and Technology of the USSR 113035, Moscow, Zh-35, Raushsk nab. 4/5

ПодписноеSubscription

Claims (1)

Формула изобретения лью повышения точности за счет уменьшения погрешности масштаба преобразования, в него введены второй преобразователь тока в напряжение, выполненный в виде второго операционного усилителя и второго резистора, сумматор, выполненный в виде третьего операционного усилителя и третьего - шее· того резисторов, и интегратор, выход которого соединен с входом формирователя двоично-взвешенных токов, (п+1)~й выход которого объединен с η вторыми выходами блока разрядных ключей, с первым выводом второго резисЦифроаналоговый преобразователь, содержащий источник опорного напряже- 20 ния, формирователь двоично-взвешенных токов, η выходов которого соединены с соответствующими информационными входами блока разрядных ключей, управляющие входы которого являются входной шиной, и первый преобразователь тока в напряжение, выполненный в виде первого операционного усилителя и первого резистора, включенного между выходом и инвертирующим входом первого операционного усилителя, выход которого является выходной шиной, а неинвертирующий вход является шиной нулевого потенциала, η первых выходов блока разрядных ключей объединены и тора и подключен к инвертирующему входу второго операционного усилителя, неинвертирующий вход которого подключен к шине нулевого потенциала, а выход соединен с вторым выводом второго резистора, выходы первого и второ25 го операционных усилителей и выход источника опорного напряжения соединены соответственно через третий, четвертый и пятый резисторы с инвертирующим входом третьего операционного усили30 теля, неинвертирующий,вход которого подключен к шине нулевого потенциала, а выход соединен с входом интегратора и через шестой резистор подключен к инвертирующему входу третьего операционного усилителя.The claims are intended to improve accuracy by reducing the error of the conversion scale; a second current-to-voltage converter is introduced into it, made in the form of a second operational amplifier and a second resistor, an adder made in the form of a third operational amplifier and a third neck resistors, and an integrator, the output of which is connected to the input of the driver of binary-weighted currents, (n + 1) ~ th output of which is combined with η second outputs of the block of bit keys, with the first output of the second res a generator containing a reference voltage source, a binary-weighted current generator, η outputs of which are connected to the corresponding information inputs of the bit key block, the control inputs of which are an input bus, and a first current-to-voltage converter made in the form of a first operational amplifier and a first a resistor connected between the output and the inverting input of the first operational amplifier, the output of which is the output bus, and the non-inverting input is the zero potential bus Ala, η of the first outputs of the discharge key block are combined with a torus and connected to the inverting input of the second operational amplifier, the non-inverting input of which is connected to the zero potential bus, and the output is connected to the second output of the second resistor, the outputs of the first and second operational amplifiers and the output of the reference voltage source connected respectively through the third, fourth and fifth resistors with an inverting input of the third operational amplifier30, non-inverting, the input of which is connected to the bus of zero potential, and in turn connected to the input of the integrator, and through the sixth resistor connected to the inverting input of the third operational amplifier.
SU884401872A 1988-04-01 1988-04-01 Digit-analog converter SU1520662A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884401872A SU1520662A1 (en) 1988-04-01 1988-04-01 Digit-analog converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884401872A SU1520662A1 (en) 1988-04-01 1988-04-01 Digit-analog converter

Publications (1)

Publication Number Publication Date
SU1520662A1 true SU1520662A1 (en) 1989-11-07

Family

ID=21365209

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884401872A SU1520662A1 (en) 1988-04-01 1988-04-01 Digit-analog converter

Country Status (1)

Country Link
SU (1) SU1520662A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Балакай В.Г. и др. Интегральные схемы АЦП и ЦАП. - М.: Энерги , 1978. Калинин В.В. Схемы микроэлектронных цифроаналоговых преобразователей с суммированием токов. - Обзоры по электронной технике. Сер. 3, Микроэлектроника, вып. 3 (467). М. , ЦНИИ Электроника, 1977, с. 4, рис. 1. *

Similar Documents

Publication Publication Date Title
CN111900990A (en) Current steering type digital-to-analog converter based on hybrid coding
SU1520662A1 (en) Digit-analog converter
KR910017781A (en) Circuit and Method for Eliminating Major Bit Transmission Error at Bipolar Zero Point in Digital to Analog Converter
SU1327294A1 (en) Device for digital-to-analog conversion
JP3869228B2 (en) Analog-digital conversion circuit
JPH06132828A (en) D/a converter
SU1562973A1 (en) Digital-to-analog converter
SU1481890A1 (en) Digital-to-analog converter
SU1325705A1 (en) Digital-analog converter
SU687583A1 (en) Code-to-voltage converter
SU1192143A1 (en) Digital-to-analog converter
SU1464291A1 (en) Code-to-voltage converter
SU1640824A1 (en) Digital-to-analog converter
SU1157522A1 (en) Comparing device
SU1309086A1 (en) Analog storage
RU1817244C (en) Digital-to-analog converter
SU924856A1 (en) Analogue-digital converter
SU1247902A1 (en) Coordinate transformer
SU1254480A1 (en) Device for determining sign of number in residual class system
SU630743A1 (en) Analogue-digital converter
SU1381699A1 (en) Device for calibrating testing of digital-to-analog converters
SU594582A1 (en) Analogue-digital function converter
SU1247901A1 (en) Device for transforming coordinates
SU1381546A1 (en) Area-sine digital-to-analog converter
CN115940945A (en) Single-channel single-ADC analog-to-digital converter sampling precision doubling circuit