SU1510082A1 - Устройство дл измерени времени установлени выходного сигнала цифроаналоговых преобразователей - Google Patents
Устройство дл измерени времени установлени выходного сигнала цифроаналоговых преобразователей Download PDFInfo
- Publication number
- SU1510082A1 SU1510082A1 SU874332920A SU4332920A SU1510082A1 SU 1510082 A1 SU1510082 A1 SU 1510082A1 SU 874332920 A SU874332920 A SU 874332920A SU 4332920 A SU4332920 A SU 4332920A SU 1510082 A1 SU1510082 A1 SU 1510082A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- outputs
- trigger
- inputs
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
Изобретение относитс к электроизмерительной технике и может быть использовано в автоматизированных системах контрол динамических параметров цифроаналоговых преобразователей /ЦАП/. Целью изобретени вл етс повышение быстродействи и упрощение устройства. Дл этого в устройство дл измерени времени установлени выходного сигнала ЦАП, содержащее задатчики 1 и 2 кодов, коммутатор 3, реверсивный счетчик 4, ЦАП 5, сумматор 6, формирователь 7 разнопол рных пороговых уровней, двухпороговые компараторы 8 и 9, компараторы 10 и 11, D - триггер 12 RS - триггеры 13 и 14, формирователь 15 импульсов, генератор 16 тактовых импульсов, элементы 17-19И, счетчики 20, 21 импульсов, выходную шину 23 и входную шину 24 дл подключени контролируемого ЦАП 25, введен расширитель 22 длительности импульсов. 1 ил.
Description
RS-триггера и через формирователь им- 20 ответствующим выходам первого счетчи- пульсов подключен к управл ющему вхо- ка импульсов, счетный вход лодключен ду коммутатора и второму входу первого элемента И, третий вход которого
к выходу третьего элемента И, а вход занесени соединен с выходом D-триг- гера, D-вход которого объединен с
объединен с первым входом второго
к выходу третьего элемента И, а вход занесени соединен с выходом D-триг- гера, D-вход которого объединен с
элемента И и подключен к выходу гене- - R-входом второго RS-триггера и под ответствующим выходам первого счетчи- ка импульсов, счетный вход лодключен
к выходу третьего элемента И, а вход занесени соединен с выходом D-триг- гера, D-вход которого объединен с
ратора тактовых импульсов,, выход . второго элемента И соединен со счетным входом реверсивного счетчика, а второй вход соединен с инверсным выходом первого-RS-триггера, выходы задатчиков кодов соединены соответст- .венно с первой и второй группами входов коммутатора, выходы которого в- л ютс выходной шиной подключени повер емого цифроаналогового преобразо- 35 первому S-входу второго RSвател , выходы формировател разно- пол рных пороговых уровней, с первого по четвертый, соединены попарно с первыми и вторыми входами опорных напр жений двухпороговых компараторов, а .п тый и шестой выходы соединены сотриггера , второй 8-вход которого с динен с шиной Пуск, а инверсный ход соединен с первым входом треть го элемента И, второй вход которог 40 подключен к выходу генератора такт вых импульсов.
ключен к выходу второго двухпорогово- го компаратора, отличающее- с тем, что, с целью повьшени быстродействи и упрощени устройства, 30 в него введен расширитель длительности импульсов, первый и второй входы которого соединены соответственно с выходами первого и второго двухпороговых компараторов, а выход подклютриггера , второй 8-вход которого соединен с шиной Пуск, а инверсный выход соединен с первым входом третьего элемента И, второй вход которого 40 подключен к выходу генератора тактовых импульсов.
Claims (1)
- Формула изобретенияУстройство для измерения времени установления выходного сигнала цифроаналоговых преобразователей, содержа1510082 щее два задатчика кодов, коммутатор, генератор тактовых импульсов, два RS-триггера, формирователь импульсов, три элемента И, реверсивный счетчик, цифроаналоговый преобразователь, сумматор, формирователь разнополярных пороговых уровней, два двухпороговых компаратора, два компаратора, D-триггер и’два счетчика импульсов, выход переполнения первого счетчика импульсов соединен с R-входом первого RSтриггера, вход установки в 0 объединен с S-входом первого RS-триггера и является шиной Пуск, а счетный вход объединен со счетным входом D триггера и подключен к выходу первого элемента И, первый вход которого соединен с прямым выходом первого RS-триггера и через формирователь им- 20 пульсов подключен к управляющему входу коммутатора и второму входу первого элемента И, третий вход которого объединен с первым входом второго элемента И и подключен к выходу генератора тактовых импульсов,, выход второго элемента И соединен со счетным входом реверсивного счетчика, а второй вход соединен с инверсным выходом первого RS-триггера, выходы задатчиков кодов соединены соответственно с первой и второй группами входов коммутатора, выходы которого являются выходной шиной подключения поверяемого цифроаналогового преобразователя, выходы формирователя разнополярных пороговых уровней, с первого по четвертый, соединены попарно с первыми и вторыми входами опорных напряжений двухпороговых компараторов, 40 а .пятый и шестой выходы соединены соответственно с первыми входами первого и второго компараторов, вторые входы которых объединены с информа5 ционными входами двухпороговых компараторов и подключены к выходу сумматора, первый вход которого является входной шиной подключения поверяемого цифроаналогового преобразователя, 10 а второй вход подключен к выходу цифроаналогового преобразователя, входы которого соединены с соответствующими выходами реверсивного счетчика, входы прямого и инверсного сче15 та которого соединены соответственно с выходами первого и второго компараторов, выходы второго счетчика импульсов являются выходной шиной, информационные входы подключены к соответствующим выходам первого счетчика импульсов, счетный вход лодключен к выходу третьего элемента И, а вход занесения соединен с выходом D-триггера, D-вход которого объединен с -5 R-входом второго RS-триггера и подключен к выходу второго двухпорогового компаратора, отличающеес я тем, что, с целью повышения быстродействия и упрощения устройства, 30 в него введен расширитель длительности импульсов, первый и второй входы которого соединены соответственно с выходами первого и второго двухпороговых компараторов, а выход подклю35 чен к первому S-входу второго RSтриггера, второй S-вход которого соединен с шиной Пуск, а инверсный выход соединен с первым входом третьего элемента И, второй вход которого подключен к выходу генератора тактовых импульсов.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874332920A SU1510082A1 (ru) | 1987-10-01 | 1987-10-01 | Устройство дл измерени времени установлени выходного сигнала цифроаналоговых преобразователей |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874332920A SU1510082A1 (ru) | 1987-10-01 | 1987-10-01 | Устройство дл измерени времени установлени выходного сигнала цифроаналоговых преобразователей |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1510082A1 true SU1510082A1 (ru) | 1989-09-23 |
Family
ID=21338110
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874332920A SU1510082A1 (ru) | 1987-10-01 | 1987-10-01 | Устройство дл измерени времени установлени выходного сигнала цифроаналоговых преобразователей |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1510082A1 (ru) |
-
1987
- 1987-10-01 SU SU874332920A patent/SU1510082A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1019628, кл. Н 03 М 1/12, 1982. Авторское свидетельство СССР № 1298916, кл. Н 03 М 1/10, 1985. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1434414A (en) | Analogue to digital converters | |
SU1510082A1 (ru) | Устройство дл измерени времени установлени выходного сигнала цифроаналоговых преобразователей | |
SU1510081A1 (ru) | Устройство дл измерени времени установлени выходного сигнала цифроаналоговых преобразователей | |
RU2762287C1 (ru) | Цифровой модулятор для преобразователя частоты | |
SU624364A1 (ru) | Аналого-цифровой преобразователь | |
SU1598111A1 (ru) | Многоканальный усилитель посто нного напр жени | |
SU801243A1 (ru) | Рециркул ционный измеритель временныхиНТЕРВАлОВ | |
SU651475A1 (ru) | Аналого-цифровой преобразователь | |
SU1418768A1 (ru) | Гибридное интегрирующее устройство | |
SU1056440A2 (ru) | Генератор треугольного напр жени | |
SU454544A1 (ru) | Цифровой функциональный преобразователь | |
SU558396A1 (ru) | Устройство дл автоматического измерени времени преобразовани аналого-цифровых преобразователей | |
SU811278A1 (ru) | Вычислительное устройство | |
SU888144A1 (ru) | Устройство дл извлечени корн квадратного из напр жени | |
SU1478311A1 (ru) | Формирователь импульсов | |
SU1179524A1 (ru) | Устройство дл задани дискретных угловых координат | |
SU1437956A1 (ru) | Управл емый задающий генератор дл тиристорного инвертора | |
SU1293695A1 (ru) | Цифровой регул тор | |
SU1388989A2 (ru) | Аналого-цифровой преобразователь | |
SU1283806A1 (ru) | Генератор функций | |
SU1529428A1 (ru) | Двухканальное устройство взаимной задержки цифровых сигналов | |
SU1287263A1 (ru) | Формирователь импульсов тока | |
SU1476496A1 (ru) | Устройство дл возведени в степень нечеткого числа | |
SU930643A1 (ru) | Широтно-импульсный модул тор | |
SU611205A1 (ru) | Преобразователь пр мого последовательного кода в дополнительный |