SU1501291A1 - Устройство интерпол ции дискретных сигналов - Google Patents

Устройство интерпол ции дискретных сигналов Download PDF

Info

Publication number
SU1501291A1
SU1501291A1 SU874309769A SU4309769A SU1501291A1 SU 1501291 A1 SU1501291 A1 SU 1501291A1 SU 874309769 A SU874309769 A SU 874309769A SU 4309769 A SU4309769 A SU 4309769A SU 1501291 A1 SU1501291 A1 SU 1501291A1
Authority
SU
USSR - Soviet Union
Prior art keywords
adder
input
sampling
expander
signal
Prior art date
Application number
SU874309769A
Other languages
English (en)
Inventor
Максим Владимирович Гитлиц
Олег Борисович Попов
Александр Юрьевич Зеленин
Сергей Владимирович Бобровников
Валериан Владимирович Добровольский
Original Assignee
Московский Электротехнический Институт Связи
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский Электротехнический Институт Связи filed Critical Московский Электротехнический Институт Связи
Priority to SU874309769A priority Critical patent/SU1501291A1/ru
Application granted granted Critical
Publication of SU1501291A1 publication Critical patent/SU1501291A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

Изобретение относитс  к радиотехнике и св зи. Цель изобретени  - повышение точности. Устройство содержит экспандер 1 частоты дискретизации, нерекурсивные цифровые фильтры 2 и 3, сумматоры 4 и 7, умножители 5 и 6 и компрессор 8 частоты дискретизации. Входной сигнал поступает на экспандер 1, где частота дискретизации увеличиваетс  путем введени  необходимого числа нулевых отсчетов между каждой парой информационных отсчетов исходного сигнала. Далее сигнал поступает на фильтры 2 и 3, где производитс  интерпол ци  нулевых отсчетов. Затем из этих сигналов с помощью введенных последовательно соединенных сумматора 4, умножителей 5 и 6 и сумматора 7 обеспечиваетс  получение потока цифровых отсчетов сигнала с повышенной частотой дискретизации. Этот поток поступает в выходной компрессор 8, осуществл ющий выборку необходимых значений с новой частотой дискретизации. 1 ил.

Description

|g
315
Ичобретеине относитс  к иико и св зи и может Оыть использо- ГКТИС1 и цифровых системах ;и уконого псмцлнч  с независимыми синхрогснсра- торами.
Цель изобретени  - повышение точности .
На чертеже предстанлена структурна  электрическа  схема предлагае- мого устройства интериол ции дискретных сигиа,пов.
Устройство содержит экспандер 1 частоты дискретизации , первый и второй нерекурсивные цифровые фильтры 2 и 3, первый сумматор 4, первый и второй умножители 5 и 6, второй сумматор 7 и компрессор 8 частоты диск- ретизации.
Устройство работает следуюпщм образом.
Сигнал поступает на вход экспандера 1, где частота дискретизации увеличиваетс  путем введени  необходимого числа нулевых отсчетов между каждой парой информационных отсчетов исходного сигнала. Сигнал с выхода экспандера 1 поступает на входы первого и второго нерекурсивных цифровых фильтров 2 и 3, отличающихс  пор дком, причем пор док второго нерекурсивного гугфрового фильтра 3 больше пор дка первого нерекурсир 1о- го цифрового фильтра 2. В перпом и втором нерекурсивных цифровых фильт pax 2 и 3 производитс  интерпол ци  нулевых отсчетов с точностью, опре- дел емоГг пор дком каждого фильтра. С выходов первого и второго нерекурсивных цифровых фильтров 2 и 3 сигнал упает на первый и BT(ipoi входы первого сумматора 4, в котором определ е 1 си между иптерпо- лированн,11ми значени ми. С рыхс да первого с умматора Д сигнал поступает на вход i.epBoi o умножител  5, в котором умножаете:  на величину, обратную разности П(Н  лкон первого и второго нерекурсинч о. цифровых фильтров 2 и
5
5
0
0
5
0
5
3 дл  О11ррл(мк 1п1  приращени  ча счет повышени  точности при увеличении пор дка фильтра }ia единицу.С выхода пер- Boi o умножител  5 сигнал поступает на вход второго умножител  6, где умножаетс  на число, соответствующее разности нор дкоп первого и второго нерекурсивных цифровых фильтров 2 и 3 и гипотетического фильтра, котороьгу соответствует точность прогнозируемых вычислений. С выхода второго ум- нОжител  6 сигнал приращени  поступа- ет на первый вход второго сумматора
7,где складываетс  со значением, вычисленным с помощью второго нерекурсивного цифрового фильтра 3. Полученный поток цифровых отсчетов сигнала с повышенной частотой дискретизации поступает на вход г омпрессора
8,в котором производитс  выборка необходимых значений с новой чаототой дискретизагщи.

Claims (1)

  1. Формула изобретени 
    Устройств о интерпол ции дискретных сигналов, содержащее последовательно соедине1{ные экспандер частоть дискретизации и первый нерекурсивный цифровой фильтр, а также второй нерекурсивный цифровой фильтр и компрессор частоты дискретизации, отличаю- щ е е с   тем, что, с целью повыше- ;1и  точности, введены последователь-; но соединенные первый сумматор, первый умножитель, второй умножитель и второй сумматор, выход которого подключен к входу компрессора частоты дискретизации, причем выход первого нерекурсивного цифрового фильтра подключен к первому входу первого сумматора, второй вход которого объединен с вторьм входом второго сумматора и подключен к вьисоду второго {врекурсивного цифрового фильтра, вход которого подключен к выходу экспандера частоты дискретизации .
SU874309769A 1987-07-28 1987-07-28 Устройство интерпол ции дискретных сигналов SU1501291A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874309769A SU1501291A1 (ru) 1987-07-28 1987-07-28 Устройство интерпол ции дискретных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874309769A SU1501291A1 (ru) 1987-07-28 1987-07-28 Устройство интерпол ции дискретных сигналов

Publications (1)

Publication Number Publication Date
SU1501291A1 true SU1501291A1 (ru) 1989-08-15

Family

ID=21329147

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874309769A SU1501291A1 (ru) 1987-07-28 1987-07-28 Устройство интерпол ции дискретных сигналов

Country Status (1)

Country Link
SU (1) SU1501291A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Lagadec R. A 2-channel, 16 bit digital sampling frequency converter for prof, digital audio. - IEEE publ. Intern, conference on ASSP, Paris, 1982. *

Similar Documents

Publication Publication Date Title
US4453259A (en) Digital synchronization technique
DE3171426D1 (en) Method and circuit for converting the sampling frequency of a series of samples avoiding conversion into a continuous signal
Candan An efficient filtering structure for Lagrange interpolation
US5031133A (en) FIR digital filter for high-speed communications systems
KR100302156B1 (ko) 데시메이션필터
US4961160A (en) Linear predictive coding analysing apparatus and bandlimiting circuit therefor
US6778106B2 (en) Digital sample sequence conversion device
US4852034A (en) Digital filter
SU1501291A1 (ru) Устройство интерпол ции дискретных сигналов
JPS5765918A (en) Sampling frequency converter
JPH09135150A (ja) ディジタルフィルタと受信装置
SU1169149A1 (ru) Рекурсивный полосовой фильтр дискретных сигналов
SU1224981A1 (ru) Цифровой прореживающий фильтр
SU1661969A1 (ru) Цифровой фильтр с многоуровневой дельта-модул цией
JPS5970015A (ja) デイジタルフイルタ
SU898592A1 (ru) Цифровой фильтр
SU1053275A1 (ru) Рекурсивный цифровой фильтр
JPH061883B2 (ja) 間引き補間装置
JPS57207452A (en) Phase shift system for sinusoidal sampling value serial signal
JPH0479632A (ja) ビット位相同期回路
SU1363538A1 (ru) Устройство коррекции высокочастотных предыскажений сигнала цветности системы СЕКАМ
SU1608787A1 (ru) Цифровой фильтр Калмана
SU1166317A1 (ru) Гармонический корректор
SU1100504A1 (ru) Устройство дл измерени частоты первой гармоники квазипериодических сигналов
SU1716460A1 (ru) Сейсмическа многоканальна станци дл регистрации и обработки фазоманипулированных сигналов