SU1490721A1 - Устройство дл защиты от импульсных помех - Google Patents

Устройство дл защиты от импульсных помех Download PDF

Info

Publication number
SU1490721A1
SU1490721A1 SU874246116A SU4246116A SU1490721A1 SU 1490721 A1 SU1490721 A1 SU 1490721A1 SU 874246116 A SU874246116 A SU 874246116A SU 4246116 A SU4246116 A SU 4246116A SU 1490721 A1 SU1490721 A1 SU 1490721A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
match
inputs
trigger
Prior art date
Application number
SU874246116A
Other languages
English (en)
Inventor
Сергей Викторович Смирнов
Владимир Витальевич Скрябин
Original Assignee
Предприятие П/Я А-3327
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3327 filed Critical Предприятие П/Я А-3327
Priority to SU874246116A priority Critical patent/SU1490721A1/ru
Application granted granted Critical
Publication of SU1490721A1 publication Critical patent/SU1490721A1/ru

Links

Landscapes

  • Noise Elimination (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к радиотехнике. Цель изобретени  - повышение помехоустойчивости. Устройство содержит счетчик 1 импульсов, элемент 2 сравнени , триггер 3, элементы 4-9 совпадени  и инвертор 10. В устройстве осуществл етс  подавление помехи типа "Пропадание импульса". Этот процесс повтор етс  каждый раз после по влени  ложной паузы. Цель достигаетс  за счет возможности адаптации к уровню помех. 1 ил.

Description

меха. Если за врем  действи  входного дс паузы между импульсами на информацисигнала счетчик 1 успевает отсчитать К импульсов, срабатывает элемент 2 сравнени , на выходе которого устанавливаетс  сигнал низкого уровн . Этот сигнал приводит к по влению высокого уровн  на выходе элемента 9 совпадени . Поскольку срабатывание счетчика 1 происходит по спаду сигнала на тактовом входе, элементы 7 и 8 совпадени  смогут переключитьс  через полтакта, т.е. когда на тактовом входе 12 устройства возникает сиг- сигнал высокого уровн . Если к этому / моменту сигнал на информационном вхо50
55
онном входе 11. Если пауза между импульсами на информагщонном входе 11 оканчиваетс  раньше, чем счетчик
Iнасчитает заданное на кодовых, входах 13 число К, то это свидетельствует , что на информационном входе
II- помеха, и счетчик 1 обнул етс . Если за врем  паузы на информа1Щонной входе 11 счетчик 1 отсчитал К импульсов, срабатывает элемент 2 сравнени  и устанавливает высокий уровень на выходе элемента 9 совпадени . Поскольку в этот момент на тактовом входе 12 устройства деистпаузы между импульсами на информаци
онном входе 11. Если пауза между импульсами на информагщонном входе 11 оканчиваетс  раньше, чем счетчик
Iнасчитает заданное на кодовых, входах 13 число К, то это свидетельствует , что на информационном входе
II- помеха, и счетчик 1 обнул етс . Если за врем  паузы на информа1Щонной входе 11 счетчик 1 отсчитал К импульсов, срабатывает элемент 2 сравнени  и устанавливает высокий уровень на выходе элемента 9 совпадени . Поскольку в этот момент на тактовом входе 12 устройства деист
вует низкии уровень, элемент совпадени  сможет сработать через полтакта , т.е. когда на тактовом входе 12 устройства возникает высокий уровень. Если к этому моменту пауза на информационном входе 11 устройства закончитс , то она воспринимаетс  как помеха. В этом случае счетчик 1 импульсов обнул етс , элемент 2 сравнени  и элемент 9 возвращаютс в исходное состо ние. Таким образом пауза на информационном входе 11, меньша  по длительности заданного числом К значени  пороговой длительности устройства, считаетс  помехой и подавл етс  устройством, т.е. помеха типа пропадание импульса подавл етс  устройством. Описанный прцесс повтор етс  каждый раз после по влени  ложной паузы.
Если после срабатывани  элемента 9 совпадени  пауза на информационно входе 11 продолжаетс  jf моменту возникновени  импульса на тактовом вхо 12, этот импульс открывает элемент 7 совпадени . Элемент 8 совпадени  закрыт низким уровнем с инверсного выхода триггера 3 и состо ние выход 14 не мен етс . Проинвертированный импульс с выхода элемента 7 закр ы- вает элементы 4 и 5, в результате чего счетчик 1 сбрасываетс .
По окончании импульса на тактово входе 12 на выходе элемента 7 устанавливаетс  высокий уровень, в результате чего элемент 9 открываетс  и срабатывает триггер 3. формиру  сигнал низкого уровн  fia пр мом выходе и сигнал низкого уровн  на инверсном . Таким образом, устройство приведено в исходное состо ние.
Сменив (при необходимости) двоичное число на кодовых входах 13 усройства , получают новое значение пороговой длительности устройства. Далее устройство работает аналогичн описанному.
Таким образом, предлагаемое устройство по сравнению с известным характеризуетс  более высокой помехоуСоставитель Редактор А.Огар Техред М.Ди
14907216
трйчивостью за счет возможности адаптации к уровню помех.
0
5
0
5

Claims (1)

  1. Формула изобретени 
    Устройство дл  защиты от импульсных помех, содержащее счетчик импульсов , установочный вход которого соединен с выходом первого элемента совпадени , входы которого подключены к выходам соответственно второго и третьего элементов совпадени , первые входы которых подключены соответственно к первому и второму выходам триггера, а второй вход второго элемента совпадени  через инвертор соединен с вторым входом третьего элемента совпадени  и  вл етс  информационным входом устройства, при этом тактовь1Й вход устройства соединен с тактовым входом счетчика импульсов и с первыми входами четвертого и п того элементов совпадени , выход которого соединен с тактовым входом триггера и с третьим входом второго элемента совпадени , а второй вход п того элемента совпадени  соединен с вторым входом четвертого элемента совпадени , выход коюрого  вл етс  выходом устройства, отличающеес  тем, что, с целью повышени  помехоустойчивости, в него введены дополнительный элемент совпадени  и элемент сравнени , перва  группа входов которого  вл етс  ко- довьми входами устройства, втора  группа входов пoдкJБoчeнa к выходам счетчика импульсов, а выход соединен с первым входом дополнительного элемента совпадени , второй вход которого соединен с третьим входом третьего элемента совпадени  и с выходом п того элемента совпадени , третий г вход соединен с выходом четвертого элемента совпадени , третий вход которого подключен к первому выходу триггера, а второй вход соединен с выходом дополнительного элемента совпадени .
    0
    5
    0
    0
    Корректор С.Черни
SU874246116A 1987-05-19 1987-05-19 Устройство дл защиты от импульсных помех SU1490721A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874246116A SU1490721A1 (ru) 1987-05-19 1987-05-19 Устройство дл защиты от импульсных помех

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874246116A SU1490721A1 (ru) 1987-05-19 1987-05-19 Устройство дл защиты от импульсных помех

Publications (1)

Publication Number Publication Date
SU1490721A1 true SU1490721A1 (ru) 1989-06-30

Family

ID=21304699

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874246116A SU1490721A1 (ru) 1987-05-19 1987-05-19 Устройство дл защиты от импульсных помех

Country Status (1)

Country Link
SU (1) SU1490721A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР И 629643, кл. Н 04 L 1/00, 1977. Авторское свидетельство СССР № 1095427, кл. Н 04 L 1/00, 1983. *

Similar Documents

Publication Publication Date Title
SU1490721A1 (ru) Устройство дл защиты от импульсных помех
SU733096A1 (ru) Селектор импульсов по длительности
SU1700758A2 (ru) Устройство дл защиты от импульсных помех
SU684767A1 (ru) Устройство дл преобразовани двоичного кода числа в последовательность импульсов
SU1545330A1 (ru) Устройство дл контрол Р-кодов Фибоначчи
SU1443146A2 (ru) Устройство выделени одиночного @ -го импульса
SU1403366A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
SU1347162A1 (ru) Генератор импульсной последовательности
SU1425806A1 (ru) Цифровой фазовый дискриминатор
SU1496014A1 (ru) Устройство избирательного вызова
SU1367169A1 (ru) Устройство фазового пуска
RU1783507C (ru) Устройство дл ввода информации
SU1443140A1 (ru) Генератор импульсной последовательности
SU1132346A1 (ru) Формирователь пачек импульсов
SU1019600A1 (ru) Устройство дл формировани импульсных последовательностей
SU1150737A2 (ru) Генератор последовательности импульсов
SU1622857A1 (ru) Устройство дл контрол электронных схем
SU1711324A1 (ru) Устройство управл емой задержки импульсов
SU640627A1 (ru) Кодирующее устройство
SU1280602A1 (ru) Устройство дл ввода информации
SU1420652A1 (ru) Устройство селекции входных сигналов дл спектрометрических измерителей временных интервалов
SU1159172A2 (ru) Стартстопный демодул тор
SU949791A1 (ru) Формирователь импульсов
SU1377134A1 (ru) Дешифратор команд дл радиоуправл емой модели
SU951678A1 (ru) Формирователь импульсов