SU1467762A2 - Устройство дл контрол дискретных каналов св зи - Google Patents
Устройство дл контрол дискретных каналов св зи Download PDFInfo
- Publication number
- SU1467762A2 SU1467762A2 SU864157422A SU4157422A SU1467762A2 SU 1467762 A2 SU1467762 A2 SU 1467762A2 SU 864157422 A SU864157422 A SU 864157422A SU 4157422 A SU4157422 A SU 4157422A SU 1467762 A2 SU1467762 A2 SU 1467762A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- counter
- output
- errors
- decoder
- Prior art date
Links
Landscapes
- Detection And Prevention Of Errors In Transmission (AREA)
Abstract
Изобретение относитс к электросв зи. Цель изобретени - сокращение времени контрол при резких изменени х качества канала св зи. Устр-во содержит анализатор 1 принимаемых сигналов, счетчики ошибок 2 и 3, блок сравнени 4, дешифратор 5 циклов измерени , реверсивный счетчик 6, дешифратор 7 номеров состо ни , блок 8 регистров задани чисел, блок 9 импульсных линий задержки, элементы ИЛИ 10-12, счетчик 13 импульсов. Цель достигаетс введением в устр-во элементов задержки 14 и 16, элемента ИЛИ 15 и элемента И 17. Прин тие решени о переходе в худшее состо ние осуществл етс непосредственно при выполнении услови ,.,i ( текущее значение числа ошибок в канале св зи ; N,,,, -- предельное число ошибок), не дожида сь, когда закончитс заданный интервал контрол Г,, что повышает достоверность результатов контрол . При этом наибольший эффект достигаетс при резких изменени х качества канала св зи. 1 ил.
Description
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИН „«SU,,» 1467762 А 2 (51) 4 Н 04 В 3/46__________________________________
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ ПРИ ГННТ СССР ..
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) 1223379 (21) 4157422/24-09 (22) 02.12.86 (46) 23.03.89. Бюл. № 11 (72) В. Н. Авдеев, Н. С. Жигулев, В. В. Симакин и Е. Н. Хохлачев (53) 621.396.664(088.8) (56) Авторское свидетельство СССР № 1223379, кл. Н 04 В 3/46, 1986.
(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ДИСКРЕТНЫХ КАНАЛОВ СВЯЗИ (57) Изобретение относится к электросвязи. Цель изобретения — сокращение времени контроля при резких изменениях качества канала связи. Устр-во содержит анализатор 1 принимаемых сигналов, счетчики ошибок 2 и 3, блок сравнения 4, дешифратор 5 циклов измерения, реверсивный счетчик 6, дешифратор 7 номеров состояния, блок 8 регистров задания чисел, блок 9 импульсных линий задержки, элементы ИЛИ 10—12, счетчик 13 импульсов. Цель достигается введением в устр-во элементов задержки 14 и 16, элемента ИЛИ 15 и элемента И 17. Принятие решения о переходе в худшее состояние осуществляется непосредственно при выполнении условия Nb>N,j-\ (N*— текущее значение числа ошибок в канале связи; А',.— предельное число ошибок), не дожидаясь, когда закончится заданный интервал контроля 77, что повышает достоверность результатов контроля. При этом наибольший эффект достигается при резких изменениях качества канала связи. 1 ил.
>
К)
Изооретение относится к электросвязи, может быть использовано в аппаратуре контроля дискретных каналов связи и является усовершенствованием изобретения по авт.
св. № 1223379.
Цель изобретения — сокращение времени контроля при резких изменениях качества канала связи.
На чертеже представлена структурная электрическая 'схема устройства для контроля дискретных каналов связи.
Устройство содержит анализатор I принимаемых сигналов, первый 2 и второй 3 счетчики ошибок, блок 4 сравнения, дешифратор 5 циклов измерения, реверсивный счетчик 6, дешифратор 7 номеров состояния, блок 8 регистров задания чисел, блок 9 импульсных линий задержки, первый 10, второй 11 и третий 12 элементы ИЛИ, счетчик 13 импульсов, первый элемент 14 задержки, четвертый элемент ИЛИ 15, второй элемент 16 задержки и элемент И 17.
Устройство работает следующим образом.
Выбрано п квазистационарных состояний, в течение которых статистические свойства канала связи считаются неизменными. Качеству ί-го состояния канала соответствуют определенные длительности времени контроля: 7, — для определения момента перехода в (t—1) -е («худшее») состояние, задаваемое одной из п импульсных линий задержки блока 9 импульсных линий задержки;£7, — для определения момента перехода в (ί+1) -е («лучшее») состояние канала.
Кроме того, заданы пределы числа ошибок для принятия решения о переходе из z'-rc в (/—1)-е или (i-j-l)-e состояния: 7V,·. ,_ι и /V,·. <4-1, соответственно, записанные в одном из п регистров блока 8 регистров задания чисел.
Сигналы об обнаруженных ошибках с выхода анализатора 1 поступают на информационные входы первого 2 и второго 3 счетчиков ошибок, а также на вход первого элемента 14 задержки, время /3, задержки которого равно времени срабатывания первого счетчика 2 ошибок. Через время /3<, равное времени записи сигнала ошибки в счетчик 2 ошибок, с выхода первого элемента 14 задержки через четвертый элемент ИЛИ 15 на считывающий вход первого счетчика 2 ошибок поступает сигнал и подсчитанное первым счетчиком 2 ошибок текущее значение числа ошибок в канале связи /V* перезаписывается в блок 4 сравнения, где сравнивается с пределом числа ошибок Ν<. ζ·_ι.
При выполнении условия Ν^Ν,. ,_ι на втором выходе дешифратора 5 циклов измерений появляется импульс, который поступает на вход элемента И 17. При отсутствии сигнала на другом входе элемента И 17 он оказывается закрытым и изменений в состоянии блоков устройства не происходит. Сигнал на втором входе элемента И 17 не появ ляется в течение времени контроля 7,. По окончании времени контроля 7, на t-выходе блока 9 импульсных линий задержки появляется импульс, который через второй 11 и четвертый 15 элементы ИЛИ поступает на считывающий вход первого счетчика 2 ошибок, а через второй элемент ИЛИ 11 — на информационный вход счетчика 13 импульсов и на вход второго элемента 16 задержки, время задержки которого i3t равно сумме времен срабатывания блока 4 сравнения и дешифратора 5 циклов измерения. Через указанное время на первом и втором входах элемента И 17 появляются импульсы и импульс с его выхода поступает на установочный вход реверсивного счетчика 6 и через третий элемент ИЛИ 12 на установочные входы первого счетчика 2 ошибок и блока. 4 сравнения, в результате чего первый счетчик 2 ошибок и блок 4 сравнения обнуляются, а реверсивный счетчик 6 остается в t-м состоянии. Сигнал с реверсивного счетчика 6, соответствующий t-му состоянию канала, поступает на вход устройства передачи данных, которое в этом случае остается в прежнем режиме работы, и на вход дешифратора 7 номеров состояния, сигнал с z-ro выхода которого поступает на z-e выходы блока 8 регистров задания чисел и блока 9 импульсных линий задержки. С z-ro регистра блока 8 регистров задания чисел в блок 4 сравнения записываются прежние значения Νί, ί-ι и Ni. ,·+ι, а через i-ю импульсную линию задержки блока 9 по истечении времени 7, через второй 11 и четвертый 15 элементы ИЛИ поступает импульс на считывающий вход первого счетчика 2 ошибок, а через второй элемент ИЛИ 11 — на информационный вход счетчика 13 импульсов и на вход второго элемента 16 задержки.
Если за К последовательных измерений длительностью 7, на выборках число ошибок, подсчитанное первым счетчиком 2 ошибок, не превышает предельного числа ошибок Ni. ini для принятия решения о переходе из z-ro в (i—1)-е состояние, то по приходу /(-го импульса на вход счетчика 13 импульсов, рассчитанного на (/(—1) импульс, счетчик 13 переполняется и с его выхода переполнения поступает импульс на считывающий вход второго счетчика 3 ошибок, с выхода которого подсчитанное за время /г7, число ошибок /У;Юпереписывается в блок 4 сравнения, где сравнивается с пределом числа ошибок Νί, ,+ι для принятия решения о переходе из z-ro в (t’+l)-е состояние. При А,^.Nj, ,+ ι на третьем выходе дешифратора 5 циклов измерения появляется импульс, который поступает на вход суммирования реверсивного счетчика 6, через первый элемент ИЛИ 10 — на установочные входы второго счетчика 3 ошибок и счетчика 13 импульсов, а через первый 10 и третий 12 элементы ИЛИ — на установочные входы блока 4 сравнения и первого счетчика 2 ошибок, в результате чего первый 2 и второй 3 счетчики ошибок, счетчик 13 импульсов, блок 4 сравнения обнуляются, а реверсивный счетчик 6 переводится в (/-|-1)-е состояние. Сигнал с реверсивного счетчика 6,соответствующий (г-|-1.)-му состоянию канала, поступает на выход устройства (для перенастройки аппаратуры передачи данных на (z'4-l)-fi режим работы) и на вход дешифратора 7 номеров состояния, сигнал с (z-(-l)-ro выхода ко- 1θ торого поступает на (z-|-l)-e входы блока 8 регистров задания чисел и блока 9 импульсных линий задержки. С (z-)-l)-ro регистра блока 8 регистров задания чисел в блок 4 сравнения записываются значения Ni+i.c и Λ1,·+ι, ,ч_2, а через (/-)-1)-ю импульсную линию задержки блока 9 по истечении времени Т,+1 через второй II и четвертый 15 элементы ИЛИ поступает импульс на считывающий вход первого счетчика 2 ошибок, а через первый элемент ИЛИ 11 — на информационный 20 вход счетчика 13 ошибок и вход второго элемента 16 задержки.
При выполнении условия N^>Ni_ ,_ι на первом выходе дешифратора 5 циклов измерения появляется импульс, который посту- 25 пает на вход вычитания реверсивного счетчика 6 и через первый элемент ИЛИ 10 на установочные входы второго счетчика 3 ошибок и счетчика 13 импульсов, а через первый 10 и третий 12 элементы ИЛИ — на установочные входы первого счетчика 2 ошибок зо и блока 4 сравнения, в результате чего первый 2 и второй 3 счетчики ошибок, счетчик 13 импульсов и блок 4 сравнения обнуляются, а реверсивный счетчик 6 переводится в (z— 1 )е состояние. Сигнал с реверсивного счетчика 6, соответствующий (z—1)-му состоянию 35 канала, поступает на выход устройства (например, в аппаратуру передачи данных для ее перенастройки на (z—1)-й режим работы) и на вход дешифратора 7 номера состояния, сигнал с (t—1)-го выхода которого поступает на (z—1)-е входы блока 8 регистров задания чисел и блока 9 импульсных линий задержки. С (/—1)-го регистра блока 8 регистров задания чисел в блок 4 сравнения записываются значения zV,_i. ,_2 и jV,_i. ,·.
Таким образом, принятие решения о переходе в «худшее» состояние осуществляется непосредственно при выполнении условия Л/£>У,·. ,·_|, не дожидаясь, когда закончится заданный интервал контроля Τ',·, что повышает достоверность результатов контроля. При этом наибольший эффект достигается при резких изменениях качества канала связи.
Claims (1)
- Формула изобретенияУстройство для контроля дискретных каналов связи по авт. св. № 1223379, отличающееся тем, что, с целью сокращения времени контроля при резких изменениях качества канала связи, введены последовательно соединенные первый элемент задержки, вход которого соединен с выходом анализатора принимаемых сигналов, и четвертый элемент ИЛИ, второй вход которого соединен с выходом второго элемента ИЛИ, а выход подключен к считывающему входу первого счетчика ошибок, последовательно соединенные второй элемент задержки, вход которого соединен с выходом второго элемента ИЛИ, и элемент И, второй вход которого соединен с вторым выходом дешифратора циклов измерения, а выход подключен к установочному входу реверсивного счетчика и первому входу третьего элемента ИЛИ.
Редактор И. Шмакова Заказ 1214/55 Составитель Н. Месяшная Техред И. Верес Корректор М. Самборская Типаж 627 Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР1 13035, Москва, Ж—35, Раушская наб., д. 4/5Производственно-издательский комбинат «Патент», г. Ужгород, ул. Гагарина. 101
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864157422A SU1467762A2 (ru) | 1986-12-02 | 1986-12-02 | Устройство дл контрол дискретных каналов св зи |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864157422A SU1467762A2 (ru) | 1986-12-02 | 1986-12-02 | Устройство дл контрол дискретных каналов св зи |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1223379 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1467762A2 true SU1467762A2 (ru) | 1989-03-23 |
Family
ID=21271369
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864157422A SU1467762A2 (ru) | 1986-12-02 | 1986-12-02 | Устройство дл контрол дискретных каналов св зи |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1467762A2 (ru) |
-
1986
- 1986-12-02 SU SU864157422A patent/SU1467762A2/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1223379, кл. Н 04 В 3/46 1986 * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA2067669A1 (en) | Method and apparatus of estimating data sequence transmitted using viterbi algorithm | |
SU1467762A2 (ru) | Устройство дл контрол дискретных каналов св зи | |
CA1078969A (en) | Method and apparatus for transfer of asynchronously altering data words | |
CN114527832A (zh) | 脉冲信号边沿测量方法及装置、存储介质及微控制单元 | |
SU1223379A1 (ru) | Устройство дл контрол дискретных каналов св зи | |
SU1707770A1 (ru) | Устройство контрол дискретных каналов | |
GB2051523A (en) | Circuit arrangements for measuring the maximum levels of code signals at the outputs of a multiplexing apparatuses of telecommunication systems | |
SU1437987A1 (ru) | Цифровой временной дискриминатор | |
RU2017333C1 (ru) | Устройство для контроля качества дискретных каналов связи | |
SU1626407A2 (ru) | Устройство дл контрол дискретных каналов св зи | |
SU894712A1 (ru) | Устройство дл контрол цифровых систем | |
RU2060592C1 (ru) | Устройство для контроля качества дискретных каналов связи | |
SU1339503A1 (ru) | Устройство дл диагностики систем автоматического управлени | |
SU813432A1 (ru) | Устройство дл контрол микро-пРОгРАММНОгО ABTOMATA | |
SU1136166A2 (ru) | Устройство дл контрол цифровых систем | |
SU1626406A1 (ru) | Устройство контрол дискретных каналов | |
SU1622857A1 (ru) | Устройство дл контрол электронных схем | |
SU1150625A1 (ru) | Устройство дл определени локальных экстремумов | |
SU942001A1 (ru) | Устройство дл сортировки чисел | |
SU1094034A2 (ru) | Устройство мажоритарной выборки сигнала | |
RU2018937C1 (ru) | Микропрограммный автомат | |
SU1381727A2 (ru) | Приемник дискретной информации | |
SU1510101A1 (ru) | Устройство дл акустического диагностировани радиостанций | |
CN116361096A (zh) | 一种多通道数字信号控制系统 | |
SU951314A1 (ru) | Устройство дл отладки программ |