SU1444954A1 - Дельта-декодер - Google Patents

Дельта-декодер Download PDF

Info

Publication number
SU1444954A1
SU1444954A1 SU874258840A SU4258840A SU1444954A1 SU 1444954 A1 SU1444954 A1 SU 1444954A1 SU 874258840 A SU874258840 A SU 874258840A SU 4258840 A SU4258840 A SU 4258840A SU 1444954 A1 SU1444954 A1 SU 1444954A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
multiplexer
outputs
Prior art date
Application number
SU874258840A
Other languages
English (en)
Inventor
Константин Сергеевич Комаров
Глеб Николаевич Котович
Original Assignee
Рижский политехнический институт им.А.Я.Пельше
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рижский политехнический институт им.А.Я.Пельше filed Critical Рижский политехнический институт им.А.Я.Пельше
Priority to SU874258840A priority Critical patent/SU1444954A1/ru
Application granted granted Critical
Publication of SU1444954A1 publication Critical patent/SU1444954A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Amplifiers (AREA)

Description

ЬГ5
4i 4 4Sb СО СП 4
I
Изобретение относитс  к вычислиельной технике и технике св зи и моет быть использовано в системах пеедачи информации, например, в элек- ронных и квазиэлектронных АТС.
Цель изобретени  - повьшение .точости декодировани .
На фиг, 1 изображена функциональна  схема дельта-декодера; на фиг.2 - ю ременные диаграммы работы анализаора цифровых сигналов.
Дельта-декодер содержит формирователь 1 импульсной последовательности , генератор 2 импульсных последо- 15 вательностей, анализатор 3 цифрового сигнала, реверсивный счетчик 4, первый - третий мультиплексоры 5-7, блок 8 делителей частоты, первый и второй элементы И 9 и 10, генератор 20 11 тока, интегратор 12 и фильтр нижних частот (ФНЧ) 13. На фиг. 1 обо- значены информационный и тактовый входы 14 и 15 и выход 16.
Дельта-декодер работает следующим 25 образом. . .
Цифровой дельта-модулированный- (дм) сигнал со входа 14 поступает на вход формировател  1, име101,чего два выхода, первый из которых пр мой, ЗО а второй инверсный. Алгоритм работы формировател  1 заключаетс  в формировании из входного ДМ сигнала пр мого и инверсного импульсных потоков, Со стандартной высотой импульсов и заданной крутизной фронтов, синхронных относительно импульсов тактовой последовательности f , присутствующих на тактовом входе 15 (фиг. 2а).
Цифровой сигнал с первого выхода формировател  1 поступает на информационный вход анализатора 3, алгоритм которого иллюстрируетс  временными диаграммами на фиг. 2., В случае, когда подр д следующих символов анализируемого анализатором 3 цифрового сигнала одинаковы (фиг. 26), на выходе анализатора 3 по вл етс  единичный логический потенциал (фиг. 2в), который, поступив на управл ющий вход реверсивного счетчика 4, устанавли- 50 вает его в режим пр мого счета. В случае, когда фрагмент цифрового сигнала, охватываемый анализатором 3, не содержит N-элементных пачек, на выходе анализатора 3 формируетс  55 потенциал логического нул , который, постуйив на управл ющий вход реверсивного счетчика 4, переключает его в режим обратного счета.
Одновременно при помощи третьего мультиплексора 7 производитс  коммутаци  сигналов, поступающих на счетный вход реверсивного счетчика 4 Логическа  1 с выхода анализатора 3 поступает на управл ющий вход мультиплексора 7, в результате чего .импульсы тактовой последовательности fj. с тактового входа 15 коммутируютс  мультиплексором 7 на счетный вход реверсивного счетчика 4. В случае, когда на выходе анализатора 3 присутствует логический О, на счетный вход реверсивного счетчика 4 через мультиплексор 7 проключаетс  выходной сигнал второго мультиплексора 6.
На вход блока 8 делителей частоты поступают импульсы тактовой последовательности fg с тактового входа 15. На каждом выходе блока 8 делителей частоты присутствуют периодические Последовательности импульсов, сформированные из тактовой последовательности методом делени  ее частоты ЕС на различные посто нные коэффициенты . (В простейшем случае в качестве блока 8 делителей частоты может быть использована так называема  линейка триггеров, т.е. несколько соединенных последовательно Т-тригге ров). На выход второго мультиплексора 6 проключаетс  импульсна  после- довательность с одного из выходов блока 8 делителей частоты, в зависимости от кодовой комбинации на адресных входах второго мул11типлексора 6, определ емой, в свою очередь, состо нием реверсивного счетчика 4.
Дл  нормальной работы устройства необходимо, чтобы большей кодовой комбинацией на выходе реверсивного счетчика 4 (и соответственно на адресных входах второго мультиплексора 6) на выход второго мультиплексора 6 про- ключалась импульсна  последовательность с большей тактовой частотой.
Таким образом, в случае, когда цифровой да-сигнал на входе 14 дельта-декодера содержит N-элементные пачки однотипных символом, счетчик 4 работающий в режиме пр мого счета, отсчитывает импульсы тактовой последовательности f, в результате чего двоична  кодова  комбинаци  на его выходах увеличиваетс . С изменением двоичного числа на выходах реверсивного счетчика 4 измен етс  и последовательность импульсов на выходе первого мультиплексора 5, так как
кодова  комбинаци  с вькода счетчика 4 заведена на адресные входы мультиплексора 5. На информацирнные входы первого мультиплексора 5 подключены выходы генератора 2 импульсных последовательностей , на каждом из которых присутствуют последовательности импульсов с различной длительностью. Дп  нормальной работы устройства необходимо , чтобы большей комбинации на выходах реверсивного счетчика 4 соответствовало проключение последовательности с большей длительностью импульсов. Общее число импульсных последовательностей (и соответственно выходов генератора 2 импульсных последовательностей) может быть равно 2 , где г - разр дность реверсивного счетчика 4.
В дальнейшем сформированные описанным образом импульсные последовательности с выхода первого мультиплексора 5 поступают через элементы И 10 и 9 на входы генератора 11 тока соответственно зар жающего или разр жающего интегратор 12, где и происходит формирование аппроксимирующего сигнала. При помощи фильтра нижних частот 13 устран ютс  изрезанность аппроксимирующего сигнала, обусловленна  дискретизацией и квантованием Отфильтрованный сигнал снимаетс  с выхода 16.
В течение интервалов, когда в цифровом сигнале на входе 14 дельта- декодера отсутствуют N-элементные пачки символов (в частности - в режиме холостого хода), реверсивный счетчик 4 переключаетс  в режим обратного Счета и начинает отсчитывать им- пульс Ь последовательностей, сформированных из тактовой последовательности блоком 8 делителей частоты. При этом, двоична  кодова  комбинаци  на выходах счетчика 4 медленно уменьшаетс , причем скорость ее уменьшени  обратно пропорциональна ее величине .
0
0
ционньп (восстанавливаемый) сигнал, особенно при малых его уровн х.
Следовательно, качество восстановлени  сигналов значительно улучшено .

Claims (1)

  1. Формула изобретени 
    Дельта-декодер, содержащий формирователь импульсной последовательности , информационный и тактовый входы которого  вл ютс  одноименными входами дельта-декодера, инверсный выход 5 формировател  импульсной последова- тельн ости соединен с первым входом первого элемента И, пр мой выход формировател  импульсной последовательности подключен к первому входу второго элемента И и информационному входу анализатора цифрового сигнала, выход которого соединен с управл ющим входом реверсивного счетчика, выходы которого подключены к адресным входам первого мультиплексора, генератор импульсных последовательностей , выходы которого подключены к информационным входам первог о мультиплексора , вьжод которого соединен с вторыми входами элементов И, выходы которые подключены к соответствующим входам генератора тока, выход которого соединен с входом интегратора, отличающийс   тем, что, с целью повьш1ени  точности декодировани , в дельта-декодер введены фильтр нижних частот, второй и третий мультиплексоры и блок делителей частоты, вход которого объединен с первым информационным входом третьего мультиплексора и тактовым входом анализатора цифрового сигнала и подключен к тактовому входу дельта-декодера , выходы блока делителей частоты соединены с информационными входами второго мультиплексора адресные входы и выход которого подключены соответственно к выходам ревер- сивного счетчика и второму информа5
    0
    5
    0
    5
    ционному входу третьего мультиплек- Таким образом, производитс  перио- 50 сора, управл ющий вход и выход котодическа  очистка реверсивного счетчика 4 от результатов возможных помех и сбоев, причем зависимость скорости утечки от величины кодовой комбинации.позвол ет снизить степень вли ни  введенных блоков на информа55
    рого подключены соответственно к выходу анализатора цифрового сигнала и счетному входу реверсивного счетчика , выход интегратора через фильтр нижних частот соединен с выходом дельта-декодера.
    y(t)
    8
    У%)
    пд
    (.2
SU874258840A 1987-04-22 1987-04-22 Дельта-декодер SU1444954A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874258840A SU1444954A1 (ru) 1987-04-22 1987-04-22 Дельта-декодер

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874258840A SU1444954A1 (ru) 1987-04-22 1987-04-22 Дельта-декодер

Publications (1)

Publication Number Publication Date
SU1444954A1 true SU1444954A1 (ru) 1988-12-15

Family

ID=21309635

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874258840A SU1444954A1 (ru) 1987-04-22 1987-04-22 Дельта-декодер

Country Status (1)

Country Link
SU (1) SU1444954A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Патент US № 3500441, . кл. Н 03 К 13/22, опублик. 1971. Авторское свидетельство СССР 594583, кл. Н 03 М 3/02, 1976. *

Similar Documents

Publication Publication Date Title
SU1444954A1 (ru) Дельта-декодер
SU1411946A1 (ru) Устройство дл выделени последнего импульса в серии
SU1078613A1 (ru) Устройство дл преобразовани кодов
SU1304071A1 (ru) Устройство дл декодировани сигнала воспроизведени магнитной записи
SU1163334A1 (ru) Устройство дл вычислени отношени временных интервалов
SU1425825A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1265996A1 (ru) Делитель частоты следовани импульсов
SU928665A1 (ru) Устройство поэлементного фазировани
SU436295A1 (ru) Анализатор относительных фазовых сдвигов
SU1034013A1 (ru) Многоканальное устройство дл измерени временных интервалов в непериодических последовательност х импульсов
SU1725149A1 (ru) Устройство дл измерени отношени частот последовательностей импульсов
SU750708A1 (ru) Цифровой генератор инфранизкой частоты
SU1312727A1 (ru) Цифровой фильтр с двоичным квантованием сигнала
SU1195265A1 (ru) Устройство дл измерени произведени двух напр жений
RU1775840C (ru) Умножитель частоты
SU1525889A1 (ru) Устройство дл контрол последовательности импульсов
SU1167644A1 (ru) Устройство дл цифровой магнитной записи
SU1420547A1 (ru) Цифровой фазометр
SU1107336A2 (ru) Устройство кадровой синхронизации
SU1437858A1 (ru) Вычислительное устройство
SU1037422A1 (ru) Цифровой частотный дискриминатор
SU1174956A1 (ru) Устройство дл контрол и регистрации работы оборудовани
SU1381502A1 (ru) Цифровой умножитель частоты
SU1067610A2 (ru) Детектор частотно-манипулированных сигналов
SU930223A1 (ru) Измеритель временных интервалов