SU1443198A1 - Приемник сигналов с двойной фазовой манипул цией - Google Patents

Приемник сигналов с двойной фазовой манипул цией Download PDF

Info

Publication number
SU1443198A1
SU1443198A1 SU864154356A SU4154356A SU1443198A1 SU 1443198 A1 SU1443198 A1 SU 1443198A1 SU 864154356 A SU864154356 A SU 864154356A SU 4154356 A SU4154356 A SU 4154356A SU 1443198 A1 SU1443198 A1 SU 1443198A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
receiver
trigger
pulse
Prior art date
Application number
SU864154356A
Other languages
English (en)
Inventor
Юрий Сергеевич Павлов
Георгий Валентинович Нехорошев
Original Assignee
Предприятие П/Я Р-6208
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6208 filed Critical Предприятие П/Я Р-6208
Priority to SU864154356A priority Critical patent/SU1443198A1/ru
Application granted granted Critical
Publication of SU1443198A1 publication Critical patent/SU1443198A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

Изобретение относитс  к телеграфной св зи и может использоватьс  при построении модемов, среднеско- ростных систем передачи дискретной информации Цель изобретени  - упрощение приемника Приемник содержит полосовый фильтр 1, формирователь 2 импульсов, блок фазовой автоподстройки частоты 3, блок задержки 4, арифметический сумматор 5,. формирователь 6 строб-импульсов, распределитель 7 импульсов, состо щий из ключа 13 и формировател  14-строб-импульсов , блок разделени  8 сигналов, состо щий из D-триггеров 15, 16, 17 и 18, фильтры 9 и to нижних частот и блоки сопр жени  11 и 12„ В реальных услови х при наличии помех сигнал на входе приемника будет поражен краевыми искажени ми. Это вызовет ложные результаты суммировани  на выходах сумматора 5. Чтобы эти ложные результаты не смогли исказить сигнал в блоке разделени  8, строб- импульсы в приемнике формируютс  со смещением относительно искажающих фронтов. 1 ил о to ел

Description

Изобретение относитс  к телеграфной св зи, а именно к демодул ции фазоманипулированных сигналов, и может использоватьс  при построении модемов, среднескоростных систем передачи дискретной информации.
Целью изобретени   вл етс  упрощение схемы приемника.
На чертеже приведена функциональна  схема приемника,
Приемник содержит полосовой фильтр 1, формирователь 2 импульсов, блок 3 фазовой автоподстройки час Ч тоты, блок 4 задержки, арифметический сумматор 5, первый формирователь 6 строб-импульсов, распределитель 7 импульсов, блок 8 разделени  сигналов, фильтры 9 и 10 нижних/ Частот, выходные блоки 11 и 12 сЬп- р жени , ключ 13, второй формирователь 14 строб-импульсов, первый, второй, третий и четвертый D-триг- геры 15-18о
Приемник работает следующим образом.
Колебани  несущей частоты, вьще- ленные полосовым фильтром 1 из входного сигнала, преобразуютс  формирователем 2 импульсов в пр моугольные импульсы Они поступают на второй вход арифметического сумматора 5 непосредственно, а на первый вход - через блок 4 задержки, сдвигающий их на половину периода колебани  несущей частоты. Пока фаза колебани  несущей частоты не манипулирована, на первом выходе арифметического сумматора 5 посто нно присутствует потенциал логической единицы, а на в тором выходе - потенциал логического нул .
При по влении манипул ции на первом выходе арифметического сумматора 5 устанавливаетс  потенциал логического нул  на врем , равное половине периода следовани  импульсов несущей частоты. Сигнал на втором выходе в этом врем  полностью и однозначно определ етс  вариантом манипул ции фазы колебаний несущей частоты. Поэтому его можно рассматривать как последовательный двухразр дный код варианта манипул ции, который дл  разных вариантов имеет следующие значени : О код 11; код 00; 90°-«-270 код 10; 270°- 90 - код 01,
Блок 8 разделени  сигналов анализирует структуру кода, полученного при суммировании двух ФМ сигналов,
и раздел ет его разр ды на два отдельных канала. При этом один разр д кода вьфажает значение прин той элементарной посылки манипулирующего сигнала первого канала, а другой второго канала. Анализ проводитс  в течение времени, пока на первом выходе арифметического сумматора 5 присутствует потенциал логическогр нул .
Анализ заключаетс  в следующем, Интервал анализа разбиваетс  на две частио Значение переноса на каждой из них заноситс  в отдельные триггеры 15 и 17 входного сдвигающего репистра блока 8 разделени  сигнала. При этом к концу анализа значение переноса на первой половине интервала анализа оказываетс  записанным в третьем триггере 17, а его значение на второй половине интервала - в первом триггере 15. Сразу после окончани  интервала анализа информаци  из входного регистра (триггеры 15 и 17) параллельным кодом переписьшаетс  в выходной регистр (триггеры 16 и 18) блока 9 разделени  сигналово Из триггеров 16 и 18 информаци  через ФНЧ 9 и 10 и выходные блоки 11 и 12 сопр жени  поступает на выходы приемника.
Така  процедура разделени  позвол ет выдавать информацию по обоим каналам синхронно Кроме того, исключаетс  возможность выдачи на выход
приемника разр дов кода от разных моментов манипул ции фазы несущих колебаний, так как в момент записи первого разр да кода в первый триггер 15 регистра в третьем его триггере 17 еще хранитс  значение первого разр да такого же кода, но от предыдущего момента манипул ции. Оно замен етс  только после того, как в первый триггер 15 будет записано
значение второго разр да кода, а значение первого разр да переписываетс  из первого триггера в третий. Это происходит спуст  четверть периода колебаний несущей частоты, В течение этого отрезка времени во входном регистре блока разделени  одновременно хран тс  первые разр ды кодов от двух соседних моментов манипул ции. Перенос информации в
выходной регистр после окончани  интервала анализа полностью исключает возможность вьщачи на выход приемника смеси двух кодов.
Из указанного следует, что дл  правильной работы приемника операции в блоке 8 разделени  сигналов должны выполн тьс  в строго определенные моменты времени, которые определ ютс  строб-импульсами, выполн ющими роль тактовых импульсов дл  триггеров блока 8.
Эти импульсы формируютс  в блоке 3 фазовой автоподстройки частоты и поступают на информационный вход ключа 13, открываемого потенциалом логического нул  о Управл юций вход ключа соединен с первым выходом арифметического сумматора 5, поэтому на его выход проход т только те импульсы , которые попадают по времени в интервал анализа.
Интервал анализа расположен вполне определенным образом относительно импульсов несущей частоты, которые поступают на вход блока 3 фазовой автоподстройки частоты и под которые фазируютс  выходные импульсы этого блока. Поэтому строб-импульсы , сформированные из последних, также оказьшаютс  необходимым обра- зом сфазированными с импульсами несущей частоты или, что то же самое, с положением интервала анализа, формируемого из них.
Импупъс переноса информации формируетс  вьщелением положительных фронтов сигнала, поступающего с первого выхода арифметического сумматора 5, Вьделение фронтов при формировании всех импульсов можно выполнить с помощью простейших формирователей типа дифференцирующей цепи . Хобо схемы формирователей 6 и 14 строб-импульсов абсолютно одинаковы .
Строб-импульсы располагаютс  так, что они совпадают с серединами обеих половин интервала анализа, а импульсы переноса информации в выходной регистр (триггеры 16 и 18) блока 8 разделени  сигналов располагаютс  сразу щ) окончании интервала анализа
Необходимость предлагаемого положени  строб-импульсов относительно интервала анализа вытекает из следующего обсто тельства. В реаль5
ньк услови х при наличии помех сиг- , нал на входе приемника поражен краевыми искажени ми. Это выражаетс  в том, что пр моугольные импульсы, сформированные из колебани  несущей частоты, а также интервалы между ними могут быть не равны половине номинального периода колебаний несу0 :Щей частоты. Это приводит к тому, что на выходах арифметического сумматора 5 по вл ютс  ложные резуль- 1таты суммировани . Они по вл ютс  (в моменты прихода фронтов искажен5 ных пр моугольных импульсов входного сигнала. Чтобы эти ложные результаты не смогли исказить сигнал в блоке 8 разделени  сигналов, строб- импульсы формируютс  со смещением
0 относительно искажающихс  фронтов.
Смещение тактовых импульсов обеспечивает запись информации в триггеры 15 и 17 входного регистра, когда на выходах сумматора уже установ тс  истинные результаты суммы и переноса. Что же касаетс  по влени  ложных результатов в промежутках между моментами манипул ции фа0 зы несущих колебаний, то они вообще не оказывают никакого вли ни  на работу приемника, так как -ложные сигналы на выходе суммы будут слишком узкими, чтобы пропустить строб-им5 пульсы через ключ 13. Поэтому блок 8 разделени  сигналов на них не отреагирует о

Claims (1)

  1. Формула изобретени 
    0
    Приемник сигналов с двойной фазовой манипул цией, содержащий последовательно соединенные полосовой фильтр, формирователь импульсов,
    5 блок задержки, арифметический сумматор и распределитель импульсов, причем выход формировател  импульсов соединен с вторым входом арифметического сумматора и через последовательно соединенные блок фазовой автоподстройки частоты и первый формирователь строб-импульсов - с вторым входом распределител  импульсов , первый и второй выходы которо5 го соединены с соответствующими входами блока разделени  сигналов, информационный вход которого соединен с вторым выходом арифметического сумматора , а выходы - с соответствуищи-
    0
    5 1443198
    ми последовательно соединеннымикоторого соединен с тактовым входом
    фильтрами нижних частот и блокамивторого 1)-триггера, а выход  вл етсопр жени , выходы которых  вл ютс с  вторым вькодом блока разделени 
    выходами приемника, входом которого сигналов, информационный и второй
     вл етс  вход полосового фильтра,входы которого  вл ютс  соответст-
    причем распределитель импульсов со-венно информационным и тактовым входержит второй формирователь строб-дами первого D-триггера, о т л и -
    импульсов и ключ, первый вход и вы-чающийс  тем, что, с целью ход которого  вл ютс  соответствен- ю упрощени  приемника, второй вход
    но вторыми входом и выходом распре- ключа соединен с входом второго
    делител  импульсов, а блок разделе-формировател  строб-импульсов и  вни  сигналов содержит последователь-л етс  первым входом распределител 
    но соединенные первьй D-триггер иимпульсов, первым выходом которого
    второй D-триггер, тактовый вход и15  вл етс  выход второго формирова- вькод которого  вл ютс  соответствен- тел  строб-импульсов, а тактовый и
    но первыми входом и выходом блокаинформационньй входы третьего D- разделени  сигналов, и последовател - триггера блока разделени  сигналов
    но соединенные третий D-триггер исоединены соответственно с тактовым
    четвертый D-триггер, тактовьй вход, входом и выходом первого D-триггера.
SU864154356A 1986-12-02 1986-12-02 Приемник сигналов с двойной фазовой манипул цией SU1443198A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864154356A SU1443198A1 (ru) 1986-12-02 1986-12-02 Приемник сигналов с двойной фазовой манипул цией

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864154356A SU1443198A1 (ru) 1986-12-02 1986-12-02 Приемник сигналов с двойной фазовой манипул цией

Publications (1)

Publication Number Publication Date
SU1443198A1 true SU1443198A1 (ru) 1988-12-07

Family

ID=21270203

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864154356A SU1443198A1 (ru) 1986-12-02 1986-12-02 Приемник сигналов с двойной фазовой манипул цией

Country Status (1)

Country Link
SU (1) SU1443198A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1220135, кл. Н 04 L 27/22, 1983. (:54) ПРИЕМНИК СИГНА1ГОВ С ДВОЙНОЙ ФАЗОВОЙ МАНИГГУЛЯЦИЕЙ *

Similar Documents

Publication Publication Date Title
US4651026A (en) Clock recovery circuit
GB1011873A (en) Improvements in and relating to phase-modulation of a carrier wave
EP0044311A1 (en) CLOCK DIVERSION CIRCUIT FOR DOUBLE FREQUENCY-CODED SERIAL DIGITAL DATA.
US3029389A (en) Frequency shifting self-synchronizing clock
SU1443198A1 (ru) Приемник сигналов с двойной фазовой манипул цией
CA1092242A (en) Method and apparatus for digital data transmission in television receiver remote control systems
US3037568A (en) Digital communications receiver
GB1366472A (en) Phasesynchronising device
US4242754A (en) Clock recovery system for data receiver
IE42891B1 (en) System for simultaneous transmission of several pulse trains
SU1628219A1 (ru) Приемник сигналов с трехкратной фазовой манипул цией
SU1617655A1 (ru) Многократный фазовый модул тор
SU879735A2 (ru) Двухканальный формирователь однополосного сигнала
US3515999A (en) Demodulator for a multivalent telegraphic signal
JP3233016B2 (ja) Msk復調回路
SU1688438A1 (ru) Устройство дл приема и передачи данных
SU1045369A1 (ru) Устройство дл задержки импульсов
SU1103256A2 (ru) Устройство дл моделировани дискретного радиоканала
SU661758A1 (ru) Импульсный преобразователь
SU1298943A1 (ru) Приемник биимпульсного сигнала
SU767754A1 (ru) Устройство дл сравнени частот двух последовательностей импульсов
SU379977A1 (ru) Многочастотный дискриминатор
SU953736A2 (ru) Делитель частоты с любым целочисленным коэффициентом делени
SU788409A1 (ru) Устройство фазировани
SU1125644A1 (ru) Устройство дл передачи и приема информации