SU1432791A2 - Анализатор качества канала - Google Patents
Анализатор качества канала Download PDFInfo
- Publication number
- SU1432791A2 SU1432791A2 SU874276668A SU4276668A SU1432791A2 SU 1432791 A2 SU1432791 A2 SU 1432791A2 SU 874276668 A SU874276668 A SU 874276668A SU 4276668 A SU4276668 A SU 4276668A SU 1432791 A2 SU1432791 A2 SU 1432791A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- shift register
- zero
- counter
- Prior art date
Links
Landscapes
- Detection And Prevention Of Errors In Transmission (AREA)
Abstract
Изобретение относитс к радиотехнике и м.б. использовано в системах передачи данных. Цель изобретени - повышение достоверности контрокомпаратор 2, хронизатор 3, три элемента И 4-6, реверсивный сдвигающий регистр 7, регистр 8 сдвига, инверторы 9-11 о В анализатор введены счетчик- 12, 13, два блока сравнени ,14, 15, элемент ИЛИ 16, инвертор 17„ Если прин то подр д количество единиц или нулей, превышанлдее длину фиксированного в регистре 7 диапазона, то на входе элемента И 6 будет нуль, сви- детельствуклций о забити х или замирани х в канале, а на выходе элемента И 6 - нуль, свидетельствующий о неисправном канале св зи. Если на выходе элемента И 6 в момент опроса с хронизатора 3 будет единица, это свидетельствует об исправном канале св зи. 1 ил. I If. С
Description
Изобретение относитс к радиотех- нике, может быть использовано в системах передачи данных и вл етс усо- |вершенствованием изобретени по авт.св. 1128400.
Цель изобретени - повышение достоверности контрол канала св зи,
На чертеже представлена электрическа структурна схема анализатора |Q качества канала.
: Анализатор качества канала содер- |жит интегратор 1, компаратор 2, хро- |низатор 3 первый элемент И 4, вто- |рой элемент И 5, третий элемент И 6, jj |реверсивный регистр 7, двигающий (регистр 8 сдвига, первьй инвертор 9, второй инвертор 10, третий инвертор |11, первый счетчик 12, второй счет- Ник 13, первый блок 14 сравнени , 20 торой блок 15 сравнени , элемент ИЛИ 6, -четвертый инвертор 17 „ : Устройство работает следующим об- jpasoM.
: При включении питани на выходе 25 Хронизатора 3 по вл етс сигнал, ко ТЬрый устанавливает в исходное состо - Иие реверсивный сдвигающий регистр 7 bi регистр 8 сдвига, т,е„ обнул ет и-х. Далее на вход интегратора 1 поступа- 0 Ьт смесь бинарного сигнала с шумом, месь после интегрировани поступает Иа компаратор 2, который опрашиваетс С хронизатора Зо Если во врем опроса уровень сигнала на выходе интеграто- Jja превышает порог, то компаратор- 2 вырабатьшает импульс, который поступает на вход записи регистра В сдвига Под действием импульса с хронизатора 3 в регистре 8 сдвига происхо- Q дит сдвиг всей информации. Кроме того, информаци поступает на первые входы первого и второго элементов И 4 и 5. Так как при первык N тактирующих сигналах с хронизатора 3 на выходе регистра 8 сдвига будут нули, то работает только первый -элемент И 4, и после юс окончани в регистре 8 сдвига будет записана полностью перва
35
45
К разр дна комбинаци , в реверс гвном сдвигающем регистре 7 и первом счетчике 12 - число единиц, содержащеес в этой .комбинации. Пусть в сдвигающе - N-разр дном регистре 8 сдвига нахо- дита произвольна комбинаци из К единиц и -(N-K) нулей. Этой комбинации регистра 8 сдвига в реверсивном сдвигак цем регистре 7 (тоже N-раз- р дном) будет соответствовать комби
Q
j 0
5 0 Q
5
5
0
5
наци из К единиц в младших разр дах. Пусть в N-M разр де регистра 8 сдвига находитс нуль, а на его вход поступает единица. Поскольку входна единица поступает на первый вход, а нуль из N-ro разр да регистра 8 сдвига через первый инве.ртор 9 на второй вход первого элемента И 4, то на его выходе по витс единица, записьгоаю- ща с в младший разр д реверсивного сдвигающего регистра 7 и поступающа на вход первого счетчика 12, Если на вход регистра 8 сдвига поступает нуль, а в его N-M разр де единица, то на первый вход второго элемента И 5 поступает единица с второго инвертора 10, на вход которого был подан нуль, а на второй вход поступает единица с выхода регистра 8 сдвига, и на выходе второго элемента И 5 по витс единица , залисывакща в старший разр д О и поступающа на вход вторюго счетчика 13. Т.е„ если работает первый элемент И 4, то младшие разр ды ре- « версивного сдвигающего регистра 7 заполн ютс единицами при сдвиге информации в нем вправо5 если работает второй элемент И 5 то информаци в раверсивном сдвигающем регистре 7 сдвигаютс влево, при этом старшие разр ды реверсивного сдвигающего регистра 7 заполн ютс нул ми. При других комбинаци х на входе и выходе регистра 8 сдвига содержимое реверсивного сдвигаклцего регистра 7, первого и второго счетчиков 12 и 13 не
мен етс .
Поскольку известно априорное распределение единиц в коде, не пораженном помехами, то если число единиц лежит в границах, введенньк на число единиц в блоке длины N, можно говорить об исправности каналов без учета забитий и замираний в канале. Одновременно анализируютс замирани и забити . С выходов первого и второго элементов И 4 и 5 единицы под- считьюаютс соответственно первым и вторым счетчиками 12 и 13 таким образом , что первый счетчик 12 подсчи- тьшает количество единиц с выхода первого элемента И 4, поступивших подр д друг за другом, если их количество превысит заданное первым блоком 14 сравнени число, то на выходе элемента ИЛИ 16 по витс единица, поступающа через четвертый инвертор 11 на вход третьего элемента И 6,
нуль на входе которого будет свидетельствовать о забити х, так как было прин то подр д несколько единиц
При по влении единицы на выходе второго элемента И 5 первый счетчик
5сбрасьшаетс , первый блок -14 сравнени начинает вырабатывать единицу, а второй счетчик 13 аналогично первому счетчику 12 начинает подсчитывать количество единиц, постутшших подр д с выхода второго элемента И 5 Если их количество превысит заданное вторым блоком 15 сравнени число, то на выходе элемента ИЛИ 16 по витс единица, поступающа через четвертый инвертор 17 на вход третьего элемента И 6, Нуль на входе которого будет свидетельствовать о замирани х, так как было прин то подр д несколько нулей. В первом и втором блоках
14 и 15 сравнени , число с которым сравниваетс , количество прин тых подр д,единиц или нулей выбираетс равным ширине диапазона между нижней и верхней границами реверсивного сдвигающего регистра 7 пропорционально весу нулей и единиц, где вес равен отношению количества единиц (нулей) и вблоке к длине блока N введенными на число единиц в блоке длины N. Т.е. если прин то подр д количество единиц или нулей, превышающее длину фиксированного в реверсивном сдвигающем регистре 7 диапазона , то на входе третьего элемента И
6будет нуль, свидетельствующий о забити х или замирани х в канале.
Таким образом, на выходе третьего элемента И 6 будет нуль, свидетельствующий о неисправном канале св зи. Если на йходе третьего элемента И 6 будет единица, то исправному каналу будет соответствовать единица на выходе реверсивного сдвигающего регистра 7, Эта единица непосредственно поступает на вход третьего элемента . И 6. Нуль на выходе реверсивного регистра 7 преобразуетс в единицу третьим инвертором 11 Поэтому на выходе третьего элемента И 6 в момент опроса с хронизатора 3 будет единица, свидетельствующа об исправном канале СВЯЗИо
Claims (1)
- Формула изобретениАнализатор качества канала по аво ев. № 1128400, отличающий с тем, что, с целью повьщю- ни достоверности контрол , введены последовательно соединенные первый счетчик, первый вход которюго соединен с выходом первого элемента И, первый блок сравнени , элемент ИЛИ и четвертый инвертор, последовательно саединенные второй счетчик, пер- вьй и второй входы которого соединены с выходами второго и первого элементов И соответственно, и второй блок сравнени , выход которого подключен к другому входу элемента ИЛИ, выход инвертора подключен к четвертому входу третьего элемента И, второй вход первого счетчика соединен с выходом второго элемента И.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874276668A SU1432791A2 (ru) | 1987-04-16 | 1987-04-16 | Анализатор качества канала |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874276668A SU1432791A2 (ru) | 1987-04-16 | 1987-04-16 | Анализатор качества канала |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1128400 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1432791A2 true SU1432791A2 (ru) | 1988-10-23 |
Family
ID=21316509
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874276668A SU1432791A2 (ru) | 1987-04-16 | 1987-04-16 | Анализатор качества канала |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1432791A2 (ru) |
-
1987
- 1987-04-16 SU SU874276668A patent/SU1432791A2/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1432791A2 (ru) | Анализатор качества канала | |
KR920704479A (ko) | 직렬제어장치 | |
US3456201A (en) | System for monitoring signal amplitude ranges | |
JPS6224980B2 (ru) | ||
US3725857A (en) | Means and method for time-sharing multichannel well logging | |
US3491202A (en) | Bi-polar phase detector and corrector for split phase pcm data signals | |
US3967137A (en) | Circuit arrangement for weighting a current according to magnitude and direction | |
RU2017333C1 (ru) | Устройство для контроля качества дискретных каналов связи | |
SU1225022A1 (ru) | Устройство дл контрол качества дискретного канала св зи | |
US2999948A (en) | Signal transmission circuit | |
SU856023A1 (ru) | Устройство дл контрол качества канала св зи | |
SU573888A1 (ru) | Устройство дл оперативного контрол каналов св зи | |
SU1408538A1 (ru) | Устройство дл контрол качества дискретного канала св зи | |
SU1374437A2 (ru) | Устройство дл контрол дискретных каналов св зи | |
SU489369A3 (ru) | Устройство дл контрол систем св зи | |
SU1743008A1 (ru) | Устройство контрол каналов передачи данных | |
SU1223379A1 (ru) | Устройство дл контрол дискретных каналов св зи | |
RU2017332C1 (ru) | Устройство для контроля качества дискретного канала связи | |
SU1088143A2 (ru) | Устройство дл обнаружени ошибок бипол рного сигнала | |
SU1406511A1 (ru) | Цифровой фазометр | |
SU1725149A1 (ru) | Устройство дл измерени отношени частот последовательностей импульсов | |
SU946005A1 (ru) | Устройство дл измерени характеристики квантовани передатчика сигналов с импульсно-кодовой модул цией | |
SU1068836A1 (ru) | Цифровой фазометр | |
SU917117A1 (ru) | Адаптивный цифровой частотомер | |
SU1402957A1 (ru) | Устройство дл измерени отношени частот последовательностей импульсов |