SU1429315A2 - Логический элемент ИСКЛЮЧАЮЩЕЕ ИЛИ - Google Patents
Логический элемент ИСКЛЮЧАЮЩЕЕ ИЛИ Download PDFInfo
- Publication number
- SU1429315A2 SU1429315A2 SU864098684A SU4098684A SU1429315A2 SU 1429315 A2 SU1429315 A2 SU 1429315A2 SU 864098684 A SU864098684 A SU 864098684A SU 4098684 A SU4098684 A SU 4098684A SU 1429315 A2 SU1429315 A2 SU 1429315A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- transistor
- transistors
- type
- gate
- expand
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
Abstract
Изобретение относитс к импульсной технике и может быть использовано при построении универсальных и специализированных цифровых устройств. Цель изобретени - расширение функциональных возможностей логического элемента. Логический элемент содержит р-транзисторы 1, .2, 7...9 транзибторы 3, 4, 10, 12, 13. Введение МДП-транзистора 17 п-типа позвол ет логическому элементу формировать полный уровень Лог.О на дополнител выходе (функции И-НЕ) 18, 1 ил.
Description
I, Изобретение относитс к импульс- нрй технике, может быть использовано п )и построении универсальных и спе- ц1ализированных (ифровых устройств, BJчастности схем сравнени , сумматоров , и вл етс усовершенствованием устройства по авт. св.№ 1072264. Цель изобретени - расширение функциональных возможностей путем формировани полного уровн Лог.О на дополнительном выходе функции
ц-т.
I На чертеже представлена принципи- 4льна электрическа схема логичес- joro элемента ИСКЛЮЧАЮЩЕЕ ИЛИ.
I Элемент содержит последовательно с оединенные первый и второй р-тран- гисторы 1 и 2, первый п-транзистор 1, второй п-транзистор А включен параллельно первому п-транзистору 3, исток первого р-транзистора 1 соеди- ен с шиной 5 питани , исток второго ill-транзистора 4 соединен с общей шй- ой 6, третий и четвертый р-транзис- оры 7 и 8 соединены параллельно, третий р-транзистор 7, шестой р-тран :шстор 9 и третий п-транзистор 10 включены последовательно между шиной р питани и общей шиной 6, сток п - ого р-транзистора 9 соединен с пер- ой выходной шиной 11 и через после овательно соединённые четвертый и Н тый п-транзисторы 12 и 13с общей ймной 6, затворы п того р-транзистор 9 и третьего п-транзистора 10 соеди- иены с истоком второго п-транзистора 4 и второй выходной шиной 14, перва
0
5
5
0
30
входна шина 15 соединена с затворами второго и четвертого р-транзисТорпв 3 и 13, втора входна пина 16 соединена с затворами второго и четвертого п-транзисторов 4 и 12 и первого и третьего р-тр нзисторов 1 и 7, дополнительный ВДП-транзистор 17 п-го типа включен между истоком п того р-транзистора 9 и третьей выходной шиной 18 и стоком четвертого п-транзистора 12, затвор которого соединен с затвором дополнительного МДП-транзисто- ра 17.
При входной комбинации 11 логический уровень О обеспечиваетс открытыми п-транзисторами 13 и 17, что позвол ет сформировать на выходной шине 18 (функции И-НЕ) уровень шины 6. При других входных комбинаци х устройство функционирует аналогично известному.
Claims (1)
- Формула изобретениЛогический элемент ИСКЛЮЧАЮЩЕЕ ИЛИ по авт. св. № 1072264, отличающийс тем, что, с целью расширени функциональных возможностей, в него введен дополнительный ОДП- транзистор п-типа, включенный между источником первого нагрузочного р- канального транзистора и общей точкой соединени первого и второго выходного транзисторов п-типа, затвор дополнительного МДП-транзистора п-типа подключен к затвору второго выходного транзистора п-типа.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864098684A SU1429315A2 (ru) | 1986-08-08 | 1986-08-08 | Логический элемент ИСКЛЮЧАЮЩЕЕ ИЛИ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864098684A SU1429315A2 (ru) | 1986-08-08 | 1986-08-08 | Логический элемент ИСКЛЮЧАЮЩЕЕ ИЛИ |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1072264A Addition SU321553A1 (ru) | УСТРОЙСТВО дл БЕСКОЛЬЦЕВОГО ПРЯДЕНИЯ |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1429315A2 true SU1429315A2 (ru) | 1988-10-07 |
Family
ID=21249424
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864098684A SU1429315A2 (ru) | 1986-08-08 | 1986-08-08 | Логический элемент ИСКЛЮЧАЮЩЕЕ ИЛИ |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1429315A2 (ru) |
-
1986
- 1986-08-08 SU SU864098684A patent/SU1429315A2/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1072264, кл. Н 03 К 13/094, 1982, * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR910002130A (ko) | 반도체집적회로 | |
DE69204659D1 (de) | Komplementäre Logikfamilie mit Parallelen logischen Eingängen. | |
SU1429315A2 (ru) | Логический элемент ИСКЛЮЧАЮЩЕЕ ИЛИ | |
KR880006850A (ko) | 3스테이트 부설 상보형 mos집적회로 | |
SU1474831A1 (ru) | Г-Триггер | |
KR910007279A (ko) | Ttl/cmos레벨 변환기 | |
SU1413722A1 (ru) | Парафазна логическа КМОП-схема | |
SU1363189A1 (ru) | Узел формировани переноса | |
SU1287147A1 (ru) | Узел формировани переноса в сумматоре | |
SU1492454A1 (ru) | Тактируемый Е-триггер | |
SU1370735A1 (ru) | КМДП-инвертор | |
SU1295512A1 (ru) | Логический элемент | |
SU1365351A1 (ru) | Устройство сравнени на МДП-транзисторах | |
JPS59200524A (ja) | Cmosマルチプレクサ | |
SU1370731A1 (ru) | Г-триггер | |
SU1562967A1 (ru) | Логический элемент с трем состо ни ми на комплементарных МДП-транзисторах | |
SU1720154A1 (ru) | Мажоритарный элемент | |
SU1200387A1 (ru) | К5 -триггер | |
SU1072264A1 (ru) | Логический элемент Исключающее ИЛИ | |
SU1277374A1 (ru) | Двунаправленный формирователь | |
SU411643A1 (ru) | ||
KR930002077Y1 (ko) | 논리소자 집적회로 | |
SU1734206A1 (ru) | Логический элемент на МДП-транзисторах | |
KR890006531Y1 (ko) | 논리소자 집적회로 | |
SU1566410A1 (ru) | Устройство считывани дл программируемой логической матрицы |