SU1425635A1 - Программируемое многофункциональное аналого-цифровое устройство сопр жени - Google Patents

Программируемое многофункциональное аналого-цифровое устройство сопр жени Download PDF

Info

Publication number
SU1425635A1
SU1425635A1 SU864207735A SU4207735A SU1425635A1 SU 1425635 A1 SU1425635 A1 SU 1425635A1 SU 864207735 A SU864207735 A SU 864207735A SU 4207735 A SU4207735 A SU 4207735A SU 1425635 A1 SU1425635 A1 SU 1425635A1
Authority
SU
USSR - Soviet Union
Prior art keywords
analog
inputs
input
output
outputs
Prior art date
Application number
SU864207735A
Other languages
English (en)
Inventor
Сергей Михайлович Крылов
Original Assignee
Куйбышевский политехнический институт им.В.В.Куйбышева
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Куйбышевский политехнический институт им.В.В.Куйбышева filed Critical Куйбышевский политехнический институт им.В.В.Куйбышева
Priority to SU864207735A priority Critical patent/SU1425635A1/ru
Application granted granted Critical
Publication of SU1425635A1 publication Critical patent/SU1425635A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в качестве программируемого интерфейса дл  сопр жени  ЭВМ с U различными аналоговыми устройствами и датчиками. Цель изобретени  - повышение точности преобразовани  временных интервалов в цифровой код - достигаетс  тем, что в преобразователь ,, содержащий с первого по третий аналоговые коммутаторы 1 - 4, аналоговое операционное устройство 2, циф- роаналоговый блок умножени  5, многорежимный регистр 7, первый 6 и второй 12 аналоговые ключи, первый 10 и второй 11 источники эталонных напр жений , блок программного управлени  и компаратор 17, дополнительно введены четвертый аналоговый коммутатор 14, генератор 24 импульсов, с первого по четвертый 19-22 мультиплексоры , с первого по третий 18 - 28 триггеры, первый 25 и второй 27 счетчики и элемент И 23, 2 ил. О «о (Л U 4 Ю О1 О) со О1 te/

Description

Изобретение относитс  к вычислительной технике и может быть использовано в качестве программируемого интерфейса дл  сопр жени  ЭВМ с различными аналоговыми устройствами и датчиками.
Цель изобретени  - повышение точности преобразовани  временных интервалов в цифровой код.
. На фиг, I представлена функцио- |нальна  схема преобразовател ; на 1ФИГ. 2 - функциональна  схема блока Программного управлени  преобразова- I тел ,
Преобразователь содержит первый аналоговый коммутатор 1 (АК1), ана- логов.ое операционное устройство 2 (АОУ), второй 3 и третий 4 аналоговые |коммутаторы (АК2 и АКЗ), цифроанало- 1ГОВЫЙ блок 5 умножени  (ЦАБ), пе.рвый аналоговый ключ 6, многорежимный ре- истр (МРР)5 блок 8 программного {управлени  (БПУ), первую группу цифровых выходов преобразовател  9 |(ЦВ), первый 10 и второй П источники эталонного напр жени  (ИЭН) , второй налоговь1Й ключ 12, группу аналоговых запоминающих устройств 13 (АЗУ)р йетвертый аналоговый коммутатор 14 (АК4), группу аналоговых выходов пре- фбразовател  15 (АВ), шину 16 нулево- ifo потенциала (ШНП) , компаратор 17 (:КОМ 1) , первый триггер 18 (П), пер- йый мультиплексор t9 (Ml), второй Мультиплексор 20 (М2), третий мульти- 11|лексор 2 (МЗ) , четвертый мультиплексор 22 (М4), элемент И 23, генератор 24 импульсов (ГИ), первый счет- ч|ик 25 (СЧ), второй триггер 26 (Т2), в|торой счетчик 27 (042), третий триггер 28 (ТЗ), зтору о 29 и третью 30 группы цифровых выходов преобразовател  , .
Блок программного управлени  содержит запоминающее устройство 31 (ЗУ), мультиплексор 32 (М) счетчик команд 33 (СЧК), дешифратор команд 34 (ДШОА), дешифратор операций 35 (ДШБА) группу регистров 36 (Р), формирова- Т(ль 37 импульсов (Ф), тактовый ге- Н(ратор 38 (ТГ), триггер 39 (ТП), входы йуска 40 и останова 41 блока программного управлени .
Работа преобразовател  представл ет собой последовательность выдачи на соответствующие импульсные, строби- рующие и информационные выходы БПУ необходимых сигналов и кодов, управ
o
5
п 5 п
5
0
45
50
л ющих работой аналоговых коммутаторов АОУ, аналоговых ключей, счетчиков СЧ1 и СЧ2, мультиплексоров Ml, М2, МЗ, М4, многорежимного регистра МРР, АЗУ, триггеров TI, Т2, ТЗ, а также анализа в соответств аоших участках программы определенных входов БПУ, подключенных к мультиплексору 32.
При измерении временных интервалов между какими-либо входньгми импульсными сигналами с повышенной точностью преобразовател  функционирует следующим образом. Пусть, необходимо . измерить интервал времени между двум  соседними импульсами входного сигнала (сигнала на одном из входов аналогового коммутатора I AKI), причем измерение проводитс  на уровне +1,5 В с целью отстройки от помех с амплитудой, меньшей ,5 В, Дл  выполнени  указанной функции преобразователь выполн ет следующую программу (последовательность операций): на информационные входы МРР 7 с шины данных БПУ 8 выдаетс  код, соответ- СТВУТОШ.ИЙ уровню +1,5 В, осуществл етс  его прием в МРР 7 и дальнейшее преобразование в ЦАБ в аналоговый сигнал, который через открытый ключ 6 подаетс  на второй вход АОУ 2, настроенное управл ющими сигналами с соответствующих информационных выходов БПУ 8 на усиление по мощности и/или по амплитуде с выхода АОУ аналоговый сигнал (уровень напр жени  +1,5В) записьюаетс  в одно из АЗУ 13 по собтветствующему сигналу БПУ 8. Затем на адресные-входы АК1 подаетс  код адреса канала, по которому производитс  измерение, и тем самым обеспечиваетс  прохождение входного сигнала на выход АК1. С выхода АК1 сигнал может быть передан через АОУ 2 (с целью усилени  по мощности или по амплитуде) либо непосредственно на вход коммутаторов АК2 и АК4, один из которых подключает его к первому входу компаратора 17, На другой вход « компаратора 17 с выхода АЗУ через настроенный соответствующим образом коммутатор 14 (АК4) подаетс  уровень +1,55, Указанна  коммутаци  цепей обеспечивает по вление на выходе компаратора 17 уровн  логической 1, когда входной сигнал превышает по величине +1,5 В, и противоположного логического уровн  - когда входной сигнал по величине меньше +1,5 В.
Далее на адресные входы мультиплексора 20 (М2) подаетс  код адреса обеспечивающий подключение ГИ 24 к счетному входу счетчика 25 (СЧ2), на адресный вход мультиплексора 22 (М) подаетс  код адреса, подключающий третий М4 к его выходу, т.е. соответ ствуютий выход БПУ подключаетс  к входу управ лени  счетом СЧ2, причем на указанном выходе БПУ программно устанавливаетс  логический уровень, запрещающий работу СЧ2, а на сам счетчик СЧ2 предварительно заноситс  (с шины данных БПУ) нулевой код. Затем в программе выполн етс  анализ сигнала, поступающего в БПУ с выхода компаратора 17.
В случае равенства выходного сигнала компаратора уровню логической единицы программа вновь переходит на участок, обеспечивающий повторный анализ сигнала с выхода компаратора. Если же сигнал на выходе компаратора стал равен логическому нулю (закончилс  очередной импульс входного сигнала ) , БПУ выполн ет следующую последовательность команд: устанавливает на втором входе двухвходрвой схем 23 совпадений уровень логической единицы , -затем останавливает себ  выдачей в цепь останова Ост сигнала через соответствующий дополнительный выход ВПУ, Работа БПУ прекращаетс  и очередна  команда из ЗУ 31 не считываетс . Работа тактового генератора 38 (и всего БПУ) возобновитс  лишь после по влени  сигнала в цепи Пуск, что произойдет при превьше- нии входным сигналом уровн  +1,5 В, т. е. с началом следующего импульса входного сигнала, который вызовет . по вление на выходе компаратора 17 уровн  логической единицы. Начина  с этого момента вновь начнет работать ТГ 38, произойдет считьшание из ЗУ 31 очередной команды и ее выполнение . Дл  рассуатриваемого варианта программы такой командой должна быть команда на третий вход мультиплексора 22 (МА) логического уровн , разрешающего работу счетчика 25, Задержка этого разрешающего .сигнала относительно момента превышени  входным сигналом уровн  «1,5В фиксирована и может быть вычислена на основе анализа задержек компаратора 17, двухвходовой схемы 23 совпадений , цепи Пуск 40, триггера 39,
0
5
0
5
0
5
0
5
0
5
схем ТГ 38, временной диаграммы формировател  37 фаз, задержки считьша- ни  ЗУ 31, задержки распространени  сигнала через ДШОА 34, соответствующий регистр 36 и мультиплексор 22 (М4). Таким образом, начало работы СЧ1 оказываетс  жестко прив занным к моменту превышени  входным импульсом уровн  +1,5В,
Дл  определени  момента окончани  работы СЧ1, т.е. момента окончани  счета интервала времени ме;кду соседними импульсами входного сигнала по , уровню t-l,5B выполн етс  аналогична  последовательность действий: сначала БПУ анализирует сигнал на выходе компаратора 17. Есди он соответствует логической единице (т.е. первый входной импульс еще не закончилс ), БПУ переходит на повторный анализ сигнала с выхода компаратора, если же сигнал на выходе компаратора стал равен логическому нулю (т.е, первый импульс входного сигнала закончилс ), БПУ вьтолн ет команду своего останова. Поскольку на второй вход схемы 23 совпадений по-прежнему подаетс  логическа  единица, БПУ запуститс  вновь, как только на выходе компаратора 17 по витс  уровень логической единицы (свидетельствующий, что амплитуда следующего - второго импульса превысила уровень ,5 В). Перзой выполн емой после останова командой должна быть команда выдачи на третий вход мультиплексора 22 (М4) логического уровн , останавливающего работу счетчика 25( СЧ1). Момент останова СЧ1 также строго фиксирован относительно момента превышени  вторым импульсом входного сигнала уровн  +1,5В и определ етс  задержками в тех же элементах, что и момент запуска СЧ1. После останова СЧ1 с его информационного выхода через ЦВ 29 может быть считан код, пропорциональный интервалу времени между двум  последовательными импульсами входного сигнала по уровню +1,5В. Таким образом, устран етс  погрешность , св занна  с неопределенностью момента переключени  компаратора 17 в течение времени выполнени  команд в БПУ, поскольку работа БПУ строго синхронизируетс  с таким переключением . Кроме того, частота ГИ 24 может быть намного больше частоты ТГ 38 и быть близкой к максимально возможной
5
дл  счетчика СЧ2, т.е. само измерение интервалов времени может происходить с более высокой разрешаюшей способностью .
Рассмотренна  программа  вл етс  базовой при точном измерении интервалов между событи миг фиксируемыми с помощью компаратора 17. На ее основе стро тс  другие аналогичные программы с использованием других дополнительно введенных в структуру дискретно-аналогового микропроцессора элементов и св зей между ними. Так., с помощью триггера 18 (Т) фиксируютс  короткие импульсы с выхода компаратора 17, длительность которых меньше времени выполнени  команды в БПУ. В этом случае после повторного запуска БПУ (по рассмотренному ал горитму) первый анализ выходного сигнала компаратора 17 может показать, что он соответствует уровню логичес- I кого нул  поскольку импульс входно- I го сигнала закончилс  в. течение пери- I ода вьтолнени  команды анализа. Под- Iтверждением того факта, что импульс |входнога сигнала на самом деле прошел через компаратор, служит состо ние триггера 18 (предварительно он Iустанавливаетс  по второму установоч- |ному входу соответствуюшей командой |БПУ). Анализ выхода триггера 18 про- 1водитс  аналогично анализу выхода компаратора 17, т.е. по соответствующему входу мультиплексора 32 БПУ. Подключение выхода переполнени  СЧ1 к счетному входу СЧ2 через мультиплексор 19 обеспечивает точное измерение длительных интервалов времени а счет увеличени  обшей разр дности Счетчика. Результат измерени  считы даетс  через соответствующие щ-зфровые выходы 30 и 29 поочередно. Триггеры 26 (Т2) и 128 (ТЗ) позвол ют фиксировать переполнение счетчиков 25 и 27
управл ть работой СЧ1 и СЧ2 через соответствующие входы мультиплексоров 21 и 22. Этот режим используетс  при точном измерении числа импульсов входного сигнала за фиксированный отрезок времени, отсчитьшаемый счетчиком СЧ1 по импульсам ГИ 24. В данном случае мультиплексор 2 настраиваетс  на передачу сигнала запрета счета СЧ2 с выхода БПУ через третий вход МЗ, а Т2 устанавливаетс  импульсом с выхода БПУ по второму устано1425635
5
0
5
0
5
0
5
0
5
вочному входу. Сигнал с выхода Т2 после этой установки должен разрешать работу СЧ2 по входу управлени  счетом СЧ1 в случае соответствующей настройки МЗ. Счетчики СЧ1 и СЧ2 обнул ютс , М2, Ml и МЗ настраиваютс  соответственно на передачу импульсов из ГИ на счетный вход СЧ2, с выхода компаратора на вход СЧ2, с выхода Т2 на вход управлени  СЧ2.Счетчик СЧ1 начинает отсчитывать фиксированный интервал времени, СЧ2 - импульсы входного сигнала, пpoшeдDJиe через компаратор за этот интервал. При переполнении СЧ2 триггер 7.2 переключитс  в противоположное состо ние и запретит счет входных импульсов в СЧ2. Результат может быть считан че рез соответствующие ЦБ. Процесс счета может быть синхронизирован с одним из входных импульсов по сигналам компаратора в соответствии с рассмотренным ранее алгоритмом.
Преобразователь позвол ет также измер ть и саму длину (длительность) входного импульса по заданному уровню (например, по тому же уровню ,5 В). Дл  этого на адресный вход мультиплексора М4 подаетс  код адреса , обеспечивающий подключение первого входа М4 к входу управлени  счетом счетчика СЧ1. Компаратор 17 подключаетс  с помощью АК2 и АК4 к источнику входного анализируемого сигнала и выходу АЗУ с хран щимс .в нем , опорным уровнем напр жени  (+1, 5В) так, чтобь1выходной сигнал компаратора, проход  через М4 на вход управлени  счетом СЧ1, разрешал работу СЧ2, когда входной сигнал.(на.входе АК1) превышает уровень +1,5 В, и запрещал, когда входной сигнал меньше уровн  +1,5 В. С помощью рассмотренной ранее npoi- раммы работа дискретно-аналогового микропроцессора также может быть строго синхронизирована с по влением переднего фронта первого входного импульса. По окончании первого импульса входного сигнала в СЧ1 будет находитьс  код, пропорциональный длине этого импульса по уровню+1,5 В. (Как обычно, перед -началом измерени  СЧ1 должен быть обнулен и подключен с помощью М2 к выходу ГИ). Дл  повышени  точности измерени  длительности импульсов по рассмотренному алгоритму или с целью статистического осреднени  этого параметра может быть пооведено измерение суммарной длительности последовательности из нескольких входных импульсов. Дл  этого сигнал с выхода компаратора также подаетс  через М4 на вход управлени  счетом СЧ2 и, кроме того, через Ml на счетный вход СЧ1 дл  подсчета об- шего числа входных импульсов, у котог рых измер лась суммарна  длительность (по уровню +,5В). Счетчик СЧ1 может быть предварительно установлен в определенное состо ние с тем, чтобы по вление сигнала переполнени  на выходе СЧ1 (и установка ТЗ в соответствующее состо ние) происходило после заданного числа входных импульсов. Установка СЧ1 производитс  путем занесени  в него соответствующего кода с шины данных БПУ. Момент времени, когда число анализируемых входных импульсов достигло заданного значени , определ етс  по переключени:о триггера ТЗ.
При измерении интервалов времени очень большой длительности собственна  частота введенного в дискретно- аналоговый микропроцессор генератора импульсов ГИ может оказатьс  чрезмерно высокой, что приведет к переполнению счетчиков СЧ2 и СЧ1 даже в случае их последовательного вк.пючени  Расширение динамического диапазона при измерении интервалов времени в данном случае обеспечиваетс  за счет перехода на программную реализацию генерировани  импульсов дл  счетчиков СЧ1 и СЧ2. При ЭТОМ соответствующие выходы БПУ подключаютс  через вторые входы мультиплексоров М и М2 к счетным входам СЧ1 и СЧ2. Программное генерирование пр моугольных импульсов на вторых входах Ml и М2 состоит в поочередной вьщаче на со- ответств попше дополнительные выходы БПУ уровней логического нул  и логической единицы. Аналогично формируютс  импульсы (на вторых входах Ml и М2) при организации программного счета событиЙ5 происход щих при выполнении различных программ.
На практике возможно также использование самых различных модификаций рассмотренных вариантов программ и схем коммутации дополнительно.введенных в устройство АК4, Ml, М2, МЗ, МА, Т1, Т2, ТЗ, ГИ, двухвходовой схемы совпадений, а также различные сочетани  программ друг с другом.
Формула
8
3 о
бретени 
5
0
5
0
Программируемое многофункциональное аналого-цифровое устройство сопр жени , содержащее с первого по третий аналоговые коммутаторы, аналоговый операционньй блок, первый и второй аналоговые ключи, цифроаналого- вый блок умножени , многорежимный
регистр, группу из М аналоговых минающих блоков, блок программного управлени , компаратор, выход которого соединен с первым входом обратной св зи блока программного управлени  и первым входом задани  режима многорежимного регистра, информационные выходы которого соединены с информационными входами цифроаналого- вого блока умножени  и  вл ютс  первой группой цифровых выходов устройства , информационные входы, второй вход задани  режима и вход сброса многофункцио)1ального регистра соединены соответственно с выходами установки начальных данных, первым и вторым выходами блока программнопР управлени , перва  - п та  группы выходов которого соединены соответственно с управл ющими входами первого , второго и третьего аналоговых KOMf iyTaTopoB, с входами задани  режима аналогового операционного блока и входами записи соответствующих ана- запоминающих блоков группы, выход К-го аналогового запоминающего блока группы (где ,..., М) соединен с К-м информационным .входом второго аналогового коммутатора, с (К+2)-м входом аналогового операционного блока и  вл етс  К-м аналоговым выходом группы преобразовател , выход первого аналогового коммутатора соединен с пе.рвыми информационными входами третьего аналогового коммутатора и аналогового операционного блока, и с (М+1)-м информационным входом второго аналогового коммутатора (М+2)-й информационный вход которого соединен с входом нулевого потенциала преобразовател , а (М+3)-й вход которого соединен с входами аналоговых запоминающих блоков группы, с выходом аналогового операционного блока.и входом второго аналогового ключа, выход которого соединен с первым аналоговым входом цифроаналого- вого блока умножени , второй аналоговый вход которого соединен с выходом
0
5
0
5
третьего аналогового коммутатора, второй и третий информационные входы которого соединены соответственно с выходами первого и второго источников эталонного напр жени  и (М+4)-м и (М+5)-м входами второго аналогово- |го коммутатора, выход которого соеди Ьен с первьЕм входом компаратора, вы- код цифроаналогового блока умножени  ig Соединен с входом первого аналогового {ключа, выход которого соединен с торЬ5М входом аналогового операциои- ого блока, входы первого аналогового Коммутатора  вл ютс  информационны- и входами устройства, управл ющие входы первого и второго аналоговых ключей соединены соответственно с первым и вторым выходами блока про- раммного управлени ,- о т л и ч а - о ш е е с   тем, что, с целью позы- пени  точности преобразовани  вре- : 1енных интервалов в цифровой код, в преобразователь введены генератор имдинен с выходом четвертого аналог вого коммутатора, входы которого динены с соответствующими входами третьего аналогового коммутатора, управл ющие входы соединены с шес группой выходов блока программног управлени , третий вход обратной св зи которого соединен с пр мым ходом первого триггера и с третьи входами третьего и четвертого мул плексоров, управл ющие входы кото соединены соответственно с седьмо и восьмой группами выходов блока 15 программного управлени , -четверты и п тый входы обратной 1;в зи кото соединены соответственно с пр мым выходами второго и третьего тригг . и с четвертыми входами третьего и четвертого мультгшлексоров, выход которых соединены соответственно управл ющими входами второго и пе вого счетчиков, выходы переполнен которых соединены соответственно
20
30
лульсов, с первого по четвертый нуль- 25 входами установки.в 1 третьего |Гиплексоры, первый и второй счетчики, первого по третий триггеры5 четвер- |гый аналоговый коммутатор и элемент , выход которого соединен с вторым фходом обратной св зи блока програм- иного управлени , выходы с третьего йо двенадцатый которого соединены со- Фтветственно с входеми сброса с пер™ йоге по третий триггеров, первыми информационными входами с первого по етвертьш мультиплексоров, с входами фаписи первого и второго счетчшсов и ct первым входом элемента И, второй ход которого соединен с входом установки в i первого триггера, с вторыми входами с первого по четвертый мультиплексоров и с выходом компаратора , -второй вход которого сое
35
40
второго триггеров, выход переполн ни  первого счетчика соединен так с вторым входом первого мультипле ра, управл ющие входы первого и в рого мультиплексоров соединены с той и дес той группами выходов бл Программного управлени , выход ус новки начальных данных которого с динен с информационными входами п вого и второго счетчиков, счетные входы кото.рых соединены соответст но с выходами второго и первого м типлексоров, а информационные вых первого и второго счетчиков  вл ю второй и третьей группами цифров выходов устройства, третий вход п вого мультиплексора соединен с в дом генератора импульсов.
динен с выходом четвертого аналогового коммутатора, входы которого соединены с соответствующими входами третьего аналогового коммутатора, а управл ющие входы соединены с шестой группой выходов блока программного управлени , третий вход обратной св зи которого соединен с пр мым выходом первого триггера и с третьими входами третьего и четвертого мультиплексоров , управл ющие входы которых соединены соответственно с седьмой и восьмой группами выходов блока 5 программного управлени , -четвертый и п тый входы обратной 1;в зи которого соединены соответственно с пр мыми выходами второго и третьего триггеров . и с четвертыми входами третьего и четвертого мультгшлексоров, выходы которых соединены соответственно с управл ющими входами второго и первого счетчиков, выходы переполнени  которых соединены соответственно с
0
и
входами установки.в 1 третьего
второго триггеров, выход переполнени  первого счетчика соединен также с вторым входом первого мультиплексора , управл ющие входы первого и второго мультиплексоров соединены с дев  той и дес той группами выходов блока Программного управлени , выход установки начальных данных которого соединен с информационными входами первого и второго счетчиков, счетные входы кото.рых соединены соответственно с выходами второго и первого мультиплексоров , а информационные выходы первого и второго счетчиков  вл ютс  второй и третьей группами цифровых выходов устройства, третий вход первого мультиплексора соединен с выходом генератора импульсов.
Фаг. 2

Claims (1)

  1. Формула изобретения
    Программируемое многофункциональное аналого-цифровое устройство сопряжения, содержащее с первого по третий аналоговые коммутаторы, аналоговый операционный блок, первый и второй аналоговые ключи, цифроаналоговый блок умножения, многорежимный регистр, группу из М аналоговых запоминающих блоков, блок программного управления, компаратор, выход которого соединен с первым входом обратной связи блока программного управления и первым входом задания режима многорежимного регистра, информационные выходы которого соединены с информационными входами цифроаналогового блока умножения и являются первой группой цифровых выходов устройства, информационные входы, второй вход задания режима и вход сброса многофункционального регистра соединены соответственно с выходами установки начальных данных, первым и вторым выходами блока программноцо управления, первая - пятая группы выходов которого соединены соответственно с управляющими входами первого, второго и третьего аналоговых коммутаторов, с входами задания режима аналогового операционного блока и входами записи соответствующих анало”овых запоминающих блоков группы, выход К-го аналогового запоминающего блока группы (где К=1,.,., М) соединен с К-м информационным входом второго аналогового коммутатора, с (К+2)-м входом аналогового операционного блока и является К-м аналоговым выходом группы преобразователя, выход первого аналогового коммутатора соединен с первыми информационными входами третьего аналогового коммутатора и аналогового операционного блока, и с (М+1)-м информационным входом второго аналогового коммутатора, (М+2)-й информационный вход которого соединен с входом нулевого потенциала преобразователя, а (М+3)-й вход которого соединен с входами аналоговых запоминающих блоков группы, с выходом аналогового операционного блока.и входом второго аналогового ключа, выход которого соединен с первым аналоговым входом цифроаналогового блока умножения, второй аналоговый вход которого соединен с выходом третьего аналогового коммутатора, второй и третий информационные входы которого соединены соответственно с выходами первого и второго источников эталонного напряжения и (М+4)-м И (М+5)-м входами второго аналогового коммутатора, выход которого соединен с первым входом компаратора, выход цифроаналогового блока умножения соединен с входом первого аналогового ключа, выход которого соединен с вторым входом аналогового операционного блока, входы первого аналогового коммутатора являются информационными входами устройства, управляющие входы первого и второго аналоговых ключей соединены соответственно с первьвм и вторым выходами блока программного управления, отличающееся тем, что, с целью позыпения точности преобразования временных интервалов в цифровой код, в преобразователь введены генератор импульсов, с первого по четвертый мультиплексоры, первый и второй счетчики, ς первого по третий триггеры, четвертый аналоговый коммутатор и элемент ¢, выход которого соединен с вторым фходом обратной связи блока программного управления, выходы с третьего йо двенадцатый которого соединены соответственно с входами сброса с перйого по третий триггеров, первыми информационными входами с первого по Четвертый мультиплексоров, с входами Записи первого и второго счетчиков и <j первым входом элемента И, второй 4ход которого соединен с входом установки в 1” первого триггера, с вторыми входами с первого по четвертый мультиплексоров и с выходом компаратора, второй вход которого сое динен с выходом четвертого аналогового коммутатора, входы которого соединены с соответствующими входами третьего аналогового коммутатора, а управляющие входы соединены с шестой группой выходов блока программного управления, третий вход обратной связи которого соединен с прямым выходом первого триггера и с третьими входами третьего и четвертого мультиплексоров , управляющие входы которых соединены соответственно с седьмой и восьмой группами выходов блока программного управления,'· четвертый и пятый входы обратной'~связи которого соединены соответственно с прямыми выходами второго и третьего триггеров и с четвертыми входами третьего и четвертого мультиплексоров, выходы которых соединены соответственно с управляющими’входами второго и первого счетчиков, выходы переполнения которых соединены соответственно с входами установки.в 1 третьего и второго триггеров, выход переполнения первого счетчика соединен также с вторым входом первого мультиплексора, управляющие входы первого и второго мультиплексоров соединены с девя· той и десятой группами выходов блока программного управления, выход установки начальных данных которого соединен с информационными входами первого и второго счетчиков, счетные входы которых соединены соответственно с выходами второго и первого мультиплексоров, а информационные выходы первого и второго счетчиков являются второй и третьей группами цифровых выходов устройства, третий вход первого мультиплексора соединен с выходом генератора импульсов.
    Фи г. 2
SU864207735A 1986-12-08 1986-12-08 Программируемое многофункциональное аналого-цифровое устройство сопр жени SU1425635A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864207735A SU1425635A1 (ru) 1986-12-08 1986-12-08 Программируемое многофункциональное аналого-цифровое устройство сопр жени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864207735A SU1425635A1 (ru) 1986-12-08 1986-12-08 Программируемое многофункциональное аналого-цифровое устройство сопр жени

Publications (1)

Publication Number Publication Date
SU1425635A1 true SU1425635A1 (ru) 1988-09-23

Family

ID=21289920

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864207735A SU1425635A1 (ru) 1986-12-08 1986-12-08 Программируемое многофункциональное аналого-цифровое устройство сопр жени

Country Status (1)

Country Link
SU (1) SU1425635A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1088111, кл. Н 03 К 13/02, 1982. Крылов С.М. Программируемый аналоговый интерфейс дл МикроЭВМ - Научи.-техн. сб. Электронна промыш- леннос-ть, 1981, № 7 - 8 с. 126-130. *

Similar Documents

Publication Publication Date Title
SU1425635A1 (ru) Программируемое многофункциональное аналого-цифровое устройство сопр жени
SU983637A1 (ru) Устройство дл измерени временных интервалов
SU849226A1 (ru) Коррел ционное устройство дл ОпРЕдЕлЕНи зАдЕРжКи
SU1436113A1 (ru) Генератор случайного процесса
SU744948A1 (ru) Устройство дл задержки импульсов
SU1277101A1 (ru) Устройство дл воспроизведени квадратичной зависимости
SU798831A1 (ru) Умножитель частоты
SU1365003A1 (ru) Измерительное устройство
SU859944A1 (ru) Многоканальный преобразователь частоты в код
SU1425834A1 (ru) Устройство дл измерени отношений временных интервалов
SU1571612A1 (ru) Цифровой коррел тор сигналов различной доплеровской частоты
SU762159A1 (ru) Многоканальный преобразователь напряжение-код 1
SU738128A1 (ru) Умножитель частоты следовани периодических сигналов
SU1045155A1 (ru) Цифровой фазометр
SU1081437A2 (ru) Устройство дл измерени температуры
SU563713A1 (ru) Аналого-цифровой преобразователь
SU601625A1 (ru) Преобразователь частота -код
SU1434430A1 (ru) Датчик равномерно распределенных случайных чисел
SU1328797A1 (ru) Устройство дл контрол параметров микросборок
RU1786445C (ru) Цифровой измеритель периода
SU552623A1 (ru) Частотно-импульсный функциональный преобразователь
SU1339541A1 (ru) Устройство дл ввода информации
SU1541782A1 (ru) Устройство дл преобразовани кодов
SU1244794A1 (ru) Преобразователь интервала времени в цифровой код
SU883914A1 (ru) Коррел ционное устройство дл определени времени задержки