SU1418797A1 - Устройство дл обучени - Google Patents
Устройство дл обучени Download PDFInfo
- Publication number
- SU1418797A1 SU1418797A1 SU874180798A SU4180798A SU1418797A1 SU 1418797 A1 SU1418797 A1 SU 1418797A1 SU 874180798 A SU874180798 A SU 874180798A SU 4180798 A SU4180798 A SU 4180798A SU 1418797 A1 SU1418797 A1 SU 1418797A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- unit
- block
- response
- Prior art date
Links
Landscapes
- Electrically Operated Instructional Devices (AREA)
Abstract
Изобретение относитс к устройствам дл обучени и контрол знаний и может быть использовано в учебных заведени х дл повышени эффективности обучени и контрол знаний учащихс . Цель изобретени - расширение дидактических возможностей устройства. Обучаюиха машина содержит блок ввода ответа, блок сравнени , блок кодировани , распределитель сигналов, блок пам ти, блок формировани оценки, блок анализа ответа, деи,1ифратор матричного типа, блок индикации, узел блокировки ложных ответов, блок регистрации результатов ответов, содержащий эле.менты ИЛИ, счетчики и индикаторы, количество которых равно количеству вопросов, вводимых в обучающую мащину. Устройство обеспечивает расширение дидактических возможностей за счет получени информации обучающим о знании каждого вопроса обучаемым. 12 ил.
Description
4
оо
1
Изобретение относитс к устройствам дл обучени и контрол знаний и может быть использовано в учебных заведени х дл повышени эффективности обучени и контрол знаний учащихс .
Цель изобретени - расширение дидактических возможностей устройства.
На фиг. 1 изображена блок-схема устройства; на фиг. 2 - принципиальна схема блока регистрации результатов ответа; на фиг. 3 - принципиальна схема блока ввода ответа; на фиг. 4 - принциниаль- на схема блока сравнени ; на фиг. 5 - принципиальна схема блока кодировани верхних ответов; на фиг. 6 - принципиальна схе.ма распределител сигналов; на фиг. 7 - принципиальна схема блока па.м ти; на фиг. 8 - принципиальна схема блока формировани оценки; на фиг. 9 - принципиальна схема блока анализа ответа; на фиг. 0 - принципиальна схема дешифратора матричного типа; на фиг. 11 - принципиальна схема блока индикации; на фиг. 12 - принципиальна схема узла блокировки ответов.
Устройство содержит блок 1 ввода ответа, блок 2 сравнени , блок 3 кодировани верхних ответов, распределитель 4 сигналов, блок 5 пам ти ответов, блок 6 формировани оценки, блок 7 анализа ответа, дешифратор 8 матричного типа, блок 9 индикации, узел 10 блокировки и сигнализации ложных ответов, блок 11 регистрации результатов ответа.
Блок 11 регистрации результатов ответов содержит элементы ИЛИ 12, счетчики 13 и индикаторы 14, количество которых соответствует количеству вопросов, введен 1ых в устройство (в данном случае дес ть).
Блок 1 ввода .ответа содержит первую 15, вторую 16, третью 17, четвертую 18 кнопки номеров ответа, кнопку 19 «Не знаю, кнопку 20 «Оценка и кнопку 21 «Сброс, причем второй выход данного блока через нормально замкнутые контакты первой 15, второй 16, третьей 17 и четвертой 18 кнопок номеров ответов, кнопки 19 «Не знаю и кнонки 21 «Сброс соединены с плюсовой шиной, котора через нормально разомкнутые контакты первой 15, второй 16,третьей 17 и четвертой 18 кнопок номеров ответов, кнопки 19 «Не знаю, кнопки 20 «Оценка и кнопки 21 «Сброс - соединена с первы.ч выходом данного блока, к которому подключен его вход, третий и четвертый выходы данного блока соединены через нормально разомкнутые контакты, соответственно кнопки 20 «Оценка и кнопки 21 «Сброс с плюсовой шиной.
Блок 2 сравнени содержит несколько пар первых 22, вторых 23, третьих 24 и четвертых 25 элемептов И, количество пар которых равно возможно.му количеству вонро- сов, вводимых в устройство, причем первый
15
187972
вход данного блока соединен с первыми и вторыми входами первых элементов И 22, выходы которых соединены с первыми входами вторых элементов И 23 данной пары, вторые входы вторых элементов И 23 соединены с вторы.м входом данного блока, выходы вторых элементов И 23 соединены с первым выходом данного блока и вторым входом четвертого элемента И 25, выход которого соединен с вторым входом третьего
10 эле.мента И 24, первый вход которого соединен с вторым входом данного блока, выход третьего эле.мента И 24 соединен с первым входо.м четвертого элемента И 25, а также вторым и третьим выходами данно- |-о блока.
Блок 3 кодировани верных ответов содержит узлы 26 кодировани верных ответов и контакты 27 кнопок, количество которых равно возможному количеству вопросов вводимых в машину, причем контакты 27 кнопок
20 соединены через узлы 26 кодировани верных ответов с выходом данного блока.
Распределитель 4 сигналов содержит несколько первых 28, вторых 29, третьего 30 и четвертого 31 логических элементов, причем вход данного блока соединен с входами нер- вых 28 и вторых 29 логических элементов, выходы первых логических элементов 28 соединены с входом третьего логического эле.мента 30, выход которого соединен с вторым выходом данного блока, вход четвертого логического элемента 31 соединен с выходами вторых логических элементов 29, а выход - с первым выходом данного блока.
Блок 5 пам ти содержит первый 32 и вторые 33 триггеры, причем первый вход
J2 данного блока соединен со сбросом первого 32 и вторых 33 триггеров, а также с входом первого триггера 32, выход которого соединен с последовательно соединенными вторыми триггерами 33, второй вход данного блока соединен со счетными входами
40 первого 32 и вторых 33 триггеров, выход последнего второго триггера 33 соединен с выходом данного блока.
Блок 6 формировани оценки содержит п тый 34, шестой 35, седьмой 36, восьмой 37, дев тый 38, дес тый 39, одиннадцатый 40, двенадцатый 41 логические элементы, третий 42, четвертый 43 и п тые 44 триггеры, причем первый вход данного блока соединен с первыми входами п того 34. седьмого 36, дев тых 38 логических элементов, а также со
п счетным входом третьего 42, четвертого 43 и п тых 44 триггеров, второй вход данного блока соединен с вторы.м входом п того 34, четвертым седьмого 36 и третьими входами дев тых 38 логических элементов, выход п тогр логического элемента 34 сое;и нен
55 с входами niecToro логического элемента 35, вь.|ход которого соединен с входами третьего триггера 42, первый выход которого соединен с вторым входом седь. Юго логического эле30
45
3
мента 36 и вторым входом дес того логического элемента 39, первый вход которого соединен с первым выходом четвертого триггера 43, второй выход третьего триггера 42 соединен с третьим входом седьмого логического элемента 36, а также с чет- вертым входом дес того логического элемента 39, третий вход которого соединен. с вторым выходом четвертого триггера 43, выход- седьмого логического элемента 36 соединен с входами восьмого логического элемента 37, выход которого соединен с входами четвертого триггера 43, первый выход дес того логического элемента 39 соединен с первым входом одиннадцатых логических элементов 40, вторые входы которых соединены с вторым выходом дес того логического элемента 39, первые выходы одиннадцатых логических элементов 40 соединены с вторыми входами дев того логического элемента 38, а также с вторым входом двенадцатых логических элементов 41, вторые выходы одиннадцатых логических элементов 40 соединены с четвертыми входами двенадцатых логических элементов 41, а также с четвертыми входами дев тых логических элементов 38, выходы которых соединены с входами восьмых логических элементов 37, выход данного блока соединен с первыми выходами третьего 42, четвертого 43 и п тых 44 триггеров.
Блок 7 анализа ответа содержит тринадцатые логические элементы 45, шестой 46 седьмой 47 триггеры, причем первый вход данного блока соединен со счетным входом шестого триггера 46, выход которого соединен с входом седьмых последовательно соединенных триггеров 47, количество которых соответствует возможному количеству вопро- сов, вводимых в машину, а также с вторыми входами тринадцатых логических элементов 45, первые входы которых соединены с вторым входом данного блока, а выходы - с выходом данного блока.
Дешифратор 8 матричного типа содержит четырнадцатые логические элементы 48, причем вход данного блока соединен с входами четырнадцатых логических элементов 48, выходы которых соединены с выходом данного блока.
Блок 9 индикации содержит электрические лампочки 49, причем вход данного блока через электрические лампочки 49 соединен с .минусовой шиной.
Узел 10 блокировки и сигнализации ложных ответов содержит п тнадцатые 50, шестнадцатые 51, семнадцатые 52 и восемнадцатые 53 логические элементы, причем входы п тнадцатых логических элементов 50 соединены с вторым выходом данного блока, а выходы соединены с первыми входами семнадцатых логических элементов 52, вы- ходы которых соединены с первым выходом данного блока, а также с первыми входами восемнадцатых логич еских элементов
141«797
5
5
0 0
s
0
5
0
5
0
53. выходы к-оторых соединены с вторым входом семнадцатых логических элементов 52, а также с вторьп выходом данного блока, вторые вход) вооемна;1иатых :i;) ческих элементов 53 соедшге-гы с )д;пи1 шестнадцатых /loi M iocb .iix - /юмеитов 51, входы которых ccx 4ii;ien ii г оходом данного блока.
Устройство д.ч обучени работает с.че- дующим образом.
При включении устройства производитс установка блока 6 в исходное состо ние. После изучени пред.юженного вопроса обучающийс нажимает одну из кнопок 15- 18 первый, второй, третий или четвертый номер ответа, выбранного им, или кнопку 19 «Не знаю. При этом напр жение ii3 блока 1 поступает на второй вход блока 2 через соот- ветствуюш,ие цени, которые ком.мутируютс блоком 3 путем соединени узлов 26 кодировани верных ответов и контактов 27 кнопок.
При этом в блоке 2 элементами И 22 и 23 происходит определение правильности ответа и при правильном ответе происходит запоминание его триггером, собранным на элементах И 24 и 25, одновременно сигнал через первый и второй выходы поступает в распределитель 4 блок 5, а также в блок 11 через третью группу выходов. В распределителе элементами 28 и 30 вырабатываетс сигнал «Сложение, который пает на вход блока 6 формировани оценки). В блоке 5 с помощью, триггеров 32 и 33 верный ответ запоминаетс и подготавливаетс цепь пассивного сумматора блока 7 анализа. При поступлении напр жени в блок 11 на первый вход элемента ИЛИ 12 с его выхода логическа «1 поступает па первый вход счетчика 13 соответствующего номеру вопроса, который отсчитывает один импульс.
При неверном ответе напр жение с блока 2 поступает на распределитель 4, где элементами 29 и 31 вырабатываетс сигнал «Вычитание . На первый вход элемента ИЛИ 12 напр жение пе поступает . и счетчшч 13 данного вопроса остаетс в нулевом положении . Сигнал «Вь;читание« поступает па вход блока 7, где с помощью триггеров 46 и 47 запоминаетс и выдаетс на вторые входы элементов 45. На выходе блока этот сигнал по вл етс после п ти верных ответов, отсчитанных TpHrt-epaMH 32 и 33, когда из блока 5 tio второму входу бока 7 поступает cnrnaji, разрешающий его прохождение на вход блока 6. Это соответствует количественно необходимому уровню знаний обучающегос . После п ти верных ответов блок 6 работает как реверсивный счетчик, на его выходе в В1 :де уровней потенциалов по.чучаетс алгебраическа сумма сигналов «Сложение и «Вычитание. Эта сумма с выхода блока 6 Г10ступает на дешифратор 8, r.ie с помощью элементов
48двоичный код оценки преобразуетс в дес тичный и выдаетс на блок 9 индикации , где с помощью электрических ламп
49высвечиваетс одна из оценок: «Отлично, «Хорошо, «Удовлетворительно или «Неудовлетворительно .
Цифрова сигнализаци оценки высвечиваетс только нри нажатии кнопки 20 «Оценка. При этом напр жение через нее поступает на блокировку кнопки 21 «Сброс, а также с третьего входа блока 1 ввода ответа поступает на вторые входы элементов ИЛИ 12, а с их выходов вторые логические единицы поступают на первые входы счет- 13. При поступлении с элемента ИЛИ 112 второй логической «Ь загораетс ин- д икатор 14, что соответствует правильному oh-вету на данный вопрос. Таким образом, загораютс только те индикаторы 14, ко- тЬрые соответствуют правильным ответам. I В случае одновре1менного нажати в бло- к 1 двух и более ответных кнопок, в брюке 10 осуш,ествл етс блокировка за сЦет наличи обратных св зей с нулевых вЫходов каждого из соответствующих триг- , собранных на элементах 50-53. Срабатывает только один из триггеров, а остальные устанавливаютс в «Ь и с его второго выхода через вход и первый выход блока 1 поступает команда «Сбой, запрещающа учет данного ответа и его сравнение.
Дл сброса оценки и информации о правильных ответах необходимо ключом преподавател сн ть блокировку с кнопки 21 «Сброс и нажать ее. При нажатии кнопки 21 «Сброс гаснет цифрова сигнализаци оценки и одновременно напр жение поступает по третьему входу блока 11 регистрации результатов ответов на вторые входы счетчика 13, это приводит к обнулению счета и индикаторов 14.
При верном ответе логическа «I пос- гупае т по первому входу блока 6 на последовательно соединенные элементы 34 и 35, где запоминаетс , при поступлении следующей «1 происходит сдвиг на единицу и запоминание триггером 42, в последующем схема работает аналогичным образом. При неверном ответе «-1, поступающа
по второму входу блока 6 на второй вход элемента 34, вычитает единицу из пам ти блока 6.
Применение предлагаемого устройства позвол ет повысить эффективность процесса контрол знаний и обучени .
Claims (1)
- Формула изобретениУстройство дл обучени , содержащее0 блок ввода ответов, блок сравнени , блок кодировани , распределитель сигналов, блок пам ти, блок оценки, блок анализа ответов , дешифратор, узел блокировки ложных ответов и блок индикации, вход которого соединен с выходом дешифратора, вход которого соединен с выходом формировател оценки, управл ющий вход которого соединен с выходом блока анализ ответов, первый вход которого соединен с первым выходом формировател сигналов, а второй0 вход соединен с выходом блока пам ти, S-вход которого соединен с первым выходом узла блокировки ложных ответов, второй выход которого соединен с входом блока ввода ответов, первый выход которого соединен с первым входом блока сравнени , второй вход которого соединен с выходом блока кодировани , первый выход соединен с входом распределител сигналов, а второй выход соединен с информационным входом блока пам ти, второй выход блока ввода ответов соединен с входом узла блокировки, второй выход формировател сигналов соединен с информационным входом блока оценки, отличающеес тем, что, с целью расширени дидактических возможностей устройства, в него введенс регистратор результатов ответа, содержащий элементы ИЛИ, индикаторы, счетчики, выходы которых соединены с индикаторами, а входы обнулени соединены .между собой и с третьим выходо.м блока ввода ответов, а счетные входы соединены с выхо0 дами элементов ИЛИ, первые входы которых соединены с третьей группой выходов блока сравнени , а вторые входы соединены между собой и с четвертым выходо.м б;1ока звода ответов.50IФиг.г17ггfg«-«I .fJ9 20- -2.Ж.ffФиз.ЗДГ2727Д. Д,Д. 2527L..л27-о27 -о27 -о27 -о75 Фи.5ГсR52С RпжF- С,JJJ3f.7JLWJJwM|гау|л-JWLr5-WeШinJ536W5-5ifаь35USW7/ /Фие.Ю949ФигЛФи,.12J
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874180798A SU1418797A1 (ru) | 1987-01-12 | 1987-01-12 | Устройство дл обучени |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874180798A SU1418797A1 (ru) | 1987-01-12 | 1987-01-12 | Устройство дл обучени |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1418797A1 true SU1418797A1 (ru) | 1988-08-23 |
Family
ID=21280235
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874180798A SU1418797A1 (ru) | 1987-01-12 | 1987-01-12 | Устройство дл обучени |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1418797A1 (ru) |
-
1987
- 1987-01-12 SU SU874180798A patent/SU1418797A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 365727, кл. G 09 В 7/00, 1971. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1418797A1 (ru) | Устройство дл обучени | |
SU1161983A1 (ru) | Устройство дл контрол психофизиологических характеристик операторов систем управлени | |
RU1789999C (ru) | Устройство дл обучени и контрол глубины знаний обучаемых | |
SU877599A1 (ru) | Устройство дл контрол знаний учащихс | |
SU798953A1 (ru) | Устройство дл контрол зна-Ний учАщиХС | |
SU516090A1 (ru) | Устройство дл контрол знаний учащихс | |
SU955172A1 (ru) | Устройство дл контрол знаний обучаемых | |
SU1037320A2 (ru) | Устройство дл контрол знаний учащихс | |
SU1711826A1 (ru) | Устройство дл психологических исследований | |
SU1080186A2 (ru) | Устройство дл контрол знаний обучаемых | |
SU1112387A2 (ru) | Устройство дл контрол знаний учащихс | |
SU1531125A1 (ru) | Устройство дл тренировки пам ти обучаемого | |
SU963064A1 (ru) | Устройство дл контрол знаний обучаемых | |
SU1072085A1 (ru) | Устройство дл обучени и контрол знаний обучаемых | |
SU1149302A1 (ru) | Устройство дл контрол знани обучаемых | |
SU1176362A1 (ru) | Устройство дл контрол знаний обучаемых | |
SU1695359A1 (ru) | Устройство дл обучени операторов последовательным действи м | |
SU1226513A1 (ru) | Устройство дл оценки профессиональной пригодности операторов автоматизированных систем управлени | |
SU972553A1 (ru) | Устройство дл оценки профессиональной пригодности операторов автоматизированных систем управлени | |
SU506902A1 (ru) | Устройство дл контрол знаний учащихс | |
SU1128285A1 (ru) | Устройство дл контрол знаний обучаемых | |
SU590804A1 (ru) | Устройство дл контрол знаней | |
SU365727A1 (ru) | ОБУЧАЮЩАЯ ли ШИНА | |
SU756460A1 (ru) | Устройство для контроля знаний учащихся1 | |
SU1444859A1 (ru) | Устройство дл контрол знаний обучаемых |