SU1411783A1 - Вычислительное устройство - Google Patents

Вычислительное устройство Download PDF

Info

Publication number
SU1411783A1
SU1411783A1 SU874184766A SU4184766A SU1411783A1 SU 1411783 A1 SU1411783 A1 SU 1411783A1 SU 874184766 A SU874184766 A SU 874184766A SU 4184766 A SU4184766 A SU 4184766A SU 1411783 A1 SU1411783 A1 SU 1411783A1
Authority
SU
USSR - Soviet Union
Prior art keywords
analog
digital
output
operational amplifier
input
Prior art date
Application number
SU874184766A
Other languages
English (en)
Inventor
Александр Леонидович Белоусов
Original Assignee
А.Л.Белоусов
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by А.Л.Белоусов filed Critical А.Л.Белоусов
Priority to SU874184766A priority Critical patent/SU1411783A1/ru
Application granted granted Critical
Publication of SU1411783A1 publication Critical patent/SU1411783A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано, в частности, в аналого-цифровых вычислительных машинах . Целью изобретени   вл етс  расширение класса решаемых задач выполнени  операции делени . Устройство .имеет два цифровых информационных хода 1 и 2, первый 3 и второй 4 выходы , аналоговый информационный пход 5 и содержит первьй 6 и второй 7 умножающие цифроаналоговые преобразователи , первый 8 и второй 9 операционные усилители, первый 10 и второй 11 резисторы обратной св зи. Достижение поставленной цели обеспечено благодар  введению в устройство вторых умножающего цифроаналогового преобразовател , операционного усилител  и резистора обратной св зи, при включении которых по первому аналоговому выходу сигнал пропорционален произведению входного аналогового сигнала на дес тичный эквивалент входного кода второго умножающего цифроаналогового преобразовател , А цо второму аналоговому выходу сигнсШ равен произведению входного аналогового сигнала на частное от делени  числовых эквивалентов входных кодов второго и первого умножающих цифроаналоговых преобразователей . 1 ил. с (Л с

Description

7
УШ R-2K
Шх
fii
1
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано, в частности, в аналого-цифровых (гибридных) ЭВМ.
Целью изобретени   вл етс  расширение класса решаемых задач.
На чертеже приведена схема устройства .
Устройство имеет два цифровых ин- формационных входа 1 и 2, первый 3 и второй 4 выходы, аналоговый информационный вход 5, первый 6 и второй 7 умножающие цифроаналоговые преобразователи (УЦАП), первый 8, и второй 9 операционные усилители (ОУ), первьй 10 и второй 11 резисторы обратной св зи, соединенные по приведенной схеме..
Устройство работает следующим об- разом.
На информационные входы 1 и 2 УЦАП 7 и 6 поступают двоичные цифровые коды, дес тичные зквиваленты которых составл ют соответственно п, и П|, В общем случае УЦАП 7 и 6 могут иметь разр дность N, и N. Точно также резисторы 10 и 11 обратной св зи могут иметь различные сопротивлени .
Рассмотрим случай, когда резисторы 10 и 11 подогнаны по сопротивлению соответственно резисторам матриц УЦАП 6 и 7.
Тогда, в предположении об идеаль- ности ОУ, передаточную функцию по выходу 3 можно записать в виде ,, (п,/2).
Передаточна  характеристика по выходу 4 описьтаетс  выражением
П|
2
2, п,
При выборе УЦЛП 6 и 7 одинаковой разр дности (N,N2)
,у ().
Таким образом, устройство позвол ет одновременно осуществить операции умножени  входного аналогового сигнала на числа, пропорциональные дес тичному эквиваленту цифрового кода одного УЦАП 7 и отнощению дес тичных эквивалентов кодов УЦАП 7 и 6.
Дл  анализа выбирают типовые схемы подключени  токовых выходов УЦАП 6 и 7, т.е. используютс  пр мые токовые выходы, а дополнительные подключаютс  к шине нулевого потенциала . Практически возможно и обратное подключение (при этом измен ютс  передаточные функции по выходам 3 и 4).

Claims (1)

  1. Формула изобретени 
    Вычислительное устройство, содержащее первый умножающий цифроанало- говый преобразователь, первый операционный усилитель.и первый резистор обратной св зи, который включен между выходом первого операционного усилител  и его инвертирующим входом, соединенным с первым токовым вьшодом первого умножающего цифроаналогового преобразовател , второй токовый вывод которого подключен к неинвертирующему входу первого операционного ,ус илител  и шине нулевого потенциала а цифровой вход  вл етс  первым цифровым информационным входом устройства , выход первого операционного усилител   вл етс  первым выходом устройства, отличающеес  тем, что, с целью расширени  класса решаемых задач, в него введены второй умножающий цифроаналоговый преобразователь , второй операционньй усилитель и второй резистор обратной св зи, который включен между выходом первого операционного .усилител  и неинвертирующим входом второго операционного усилител , соединенным с первым токовым вьшодом второго умножающего цифроаналогового преобразовател , второй токовый вывод которого соединен с инвертирующим входом второго операционного усилител  и шиной нулевого потенциала, аналоговый и цифровой входы второго умножакнцего цифроаналогового преобразовател   вл ютс  соответственно информационным аналоговым и вторым информационным цифровым входами устройства, выход второго операционного усилител   вл етс  вторым в ыходом устройства.
SU874184766A 1987-01-20 1987-01-20 Вычислительное устройство SU1411783A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874184766A SU1411783A1 (ru) 1987-01-20 1987-01-20 Вычислительное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874184766A SU1411783A1 (ru) 1987-01-20 1987-01-20 Вычислительное устройство

Publications (1)

Publication Number Publication Date
SU1411783A1 true SU1411783A1 (ru) 1988-07-23

Family

ID=21281817

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874184766A SU1411783A1 (ru) 1987-01-20 1987-01-20 Вычислительное устройство

Country Status (1)

Country Link
SU (1) SU1411783A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Гнатек Ю.Р. Справочник по цифро- аналоговым и аналого-дифровым преобразовател м, перев. с англ. - М.: Радио и св зь, 1982, с. 278. 750 практических электронных . схем. - Справочное руководство. Перев. с англ./Под ред. Р.Фелнс. - М.: Мир, 1986, с.171. *

Similar Documents

Publication Publication Date Title
SU1411783A1 (ru) Вычислительное устройство
US3573448A (en) Hybrid multiplier
US3610896A (en) System for computing in the hybrid domain
SU1444947A1 (ru) Аналого-цифровой преобразователь рассогласовани
SU1259968A3 (ru) Устройство дл преобразовани цифровых сигналов в аналоговые
SU1345347A1 (ru) Обращенный цифроаналоговый преобразователь с резистивной матрицей R-2R
JPH0446418A (ja) ディジタル/アナログコンバータ装置
RU1817244C (ru) Цифроаналоговый преобразователь
RU2066924C1 (ru) Цифроаналоговый преобразователь
SU1101843A1 (ru) Устройство дл перемножени
SU1624487A1 (ru) Функциональный преобразователь
SU734728A1 (ru) Цифро-аналоговый функциональный преобразователь
SU762164A1 (ru) Цифроаналоговый преобразователь 1
SU702512A1 (ru) Функциональный преобразователь код-напр жение
SU1325705A1 (ru) Цифроаналоговый преобразователь
SU1642586A1 (ru) Цифроаналоговый преобразователь
SU1667253A1 (ru) Бипол рный преобразователь кода в напр жение
SU1073780A1 (ru) Цифроаналоговый синусно-косинусный преобразователь
SU1372341A1 (ru) Блок кодоуправл емой проводимости
SU467364A1 (ru) Дифференцирующее устройство
SU762163A1 (en) Code to voltage functional converter
SU409272A1 (ru) Преобразователь код — угол
SU1644384A1 (ru) Цифро-аналоговый преобразователь
RU1786661C (ru) Аналого-цифровой преобразователь
SU922790A1 (ru) Аналоговый экспоненциальный преобразователь