SU1408524A1 - Tertiary flip-flop - Google Patents

Tertiary flip-flop Download PDF

Info

Publication number
SU1408524A1
SU1408524A1 SU853995296A SU3995296A SU1408524A1 SU 1408524 A1 SU1408524 A1 SU 1408524A1 SU 853995296 A SU853995296 A SU 853995296A SU 3995296 A SU3995296 A SU 3995296A SU 1408524 A1 SU1408524 A1 SU 1408524A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistor
transistors
resistor
trigger
base
Prior art date
Application number
SU853995296A
Other languages
Russian (ru)
Inventor
Михаил Иосифович Богданович
Иван Николаевич Грель
Владимир Александрович Прохоренко
Original Assignee
Минское Высшее Инженерное Зенитное Ракетное Училище Противовоздушной Обороны
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Минское Высшее Инженерное Зенитное Ракетное Училище Противовоздушной Обороны filed Critical Минское Высшее Инженерное Зенитное Ракетное Училище Противовоздушной Обороны
Priority to SU853995296A priority Critical patent/SU1408524A1/en
Application granted granted Critical
Publication of SU1408524A1 publication Critical patent/SU1408524A1/en

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

Изобретение относитс  к области импульсной техники. Введение в троичный триггер резисторов 33-35, диодов 28, 29, 31, 32, транзистора (Т) 4 первого типа проводимости , Т 8, 9, второго типа проводимости и новых электрических св зей между функциональными элементами повышает надежность работы и КПД, расшир ет область его применени . 1 ил.The invention relates to the field of pulsed technology. Introduction to the ternary trigger resistors 33-35, diodes 28, 29, 31, 32, transistor (T) 4 of the first conductivity type, T 8, 9, the second conductivity type and new electrical connections between the functional elements increases reliability and efficiency, expand em area of its application. 1 il.

Description

SS

(L

0000

сд (ОFrom to

4four

Изобретение относитс  к области импульсной техники, а именно к устройствам ;с трем  устойчивыми состо ни ми, и может использоватьс  в различных устройствах автоматики, электротехники дл  реверсировани  тока в нагрузке.The invention relates to the field of pulsed technology, namely, devices with three stable states, and can be used in various automation devices and electrical engineering for reversing current in the load.

: Цель изобретени  - повышение на- |дежчости работы и КПД, расширение об- |ласти применени  троичного триггера. ; На чертеже приведена принципиальна  |схема троичного триггера.: The purpose of the invention is to increase the reliability of work and efficiency, expanding the scope of application of the ternary trigger. ; The drawing is a schematic diagram of the ternary trigger.

; Троичный триггер содержит первый 1, |второй 2, третий 3 и седьмой 4 тран- |зисторы первого типа проводимости, четвертый 5, п тый 6, шестой 7, восьмой 8 |и дев тый 9 транзисторы второго типа про- 1ВОДИМОСТИ, эмиттеры первого 1, второго 2, |четвертого 5 и базы п того 6, седьмого 4, восьмого 8 и дев того 9 транзисторов сое- |динены с общей шиной, базы первого I, Iвторого 2 и четвертого 5 транзисторов сое- динены соответственно через первый 10, |второй 11 и третий 12 резисторы с общей шиной, коллектор первого транзистора 1 соединен с базой второго транзистора 2, iкатодом первого диода 13 и через четвер- тый резистор 14 соединен с первым входом 15 триггера, коллектор второго тран- |зистора 2 через п тый резистор 16 соединен с базой шестого транзистора 7, котора  через шестой резистор 17 соединена с эмит- :тером шестого транзистора 7 и первой шиной 18 источника питани , коллектор п того транзистора 6 соединен с анодом второго диода 19 и базой четвертого транзистора 5, коллектор которого соединен че- I рез седьмой резистор 20 с базой третье- I го транзистора, котора  через восьмой ре- ;зистор 21 подключена к эмиттеру третьего транзистора и второй шине 22 источника питани , коллекторы третьего 3 и шес- JToro 7 транзисторов соединены с выходом 23 триггера и через дев тый резистор 24 подключены к аноду первого 13 и катоду второго 19 диодов, первый вывод дес того резистора 25 соединен с вторым входом 26 триггера, эмиттеры седьмого 4 и восьмого 8 транзисторов через одиннадцатый резистор 27 подключены к выходу 23 триггера, а коллекторы соединены соответственно с базой второго 2 и эмиттером дев того 9 транзисторов , аноды третьего 28 и четвертого 29 диодов соединены с третьим входом 30 триггера , их катоды соединены соответственно с катодами п того 31 и шестого 32 диодов и через двенадцатый 33 и тринадцатый 34 резисторы подключены соответственно к эмиттеру п того 6 и базе первого 1 транзисторов, анод п того диода 31 соединен с -первым входом 15 триггера, анод шестого диода 32 соединен с вторым входом 26 триггера, второй вывод дес того резистора 25 соеди.нен с эмиттером дев того транзистора 9, коллектор которого; The ternary trigger contains the first 1, | second 2, third 3, and seventh 4 transistors of the first conductivity type, the fourth 5, fifth 6, sixth 7, eighth 8 | and ninth 9 transistors of the second type of 1 VODIMO, emitters of the first 1 , second 2, | fourth 5 and base p 6, seventh 4, eighth 8 and ninth 9 transistors connected to common bus, the base of the first I, second two and fourth 5 transistors are connected through the first 10, | the second 11 and third 12 resistors with a common bus, the collector of the first transistor 1 is connected to the base of the second transistor 2, ikodo the first diode 13 and through the fourth resistor 14 is connected to the first input 15 of the trigger; the collector of the second transistor 2 via the fifth resistor 16 is connected to the base of the sixth transistor 7, which through the sixth resistor 17 is connected to emitter: and the first power supply bus 18, the collector of the fifth transistor 6 is connected to the anode of the second diode 19 and the base of the fourth transistor 5, the collector of which is connected through the seventh resistor 20 to the base of the third transistor I, through the eighth resistor connected to the emitter third about the transistor and the second power supply bus 22, the collectors of the third 3 and six JToro 7 transistors are connected to the output 23 of the trigger and connected through the ninth resistor 24 to the anode of the first 13 and the cathode of the second 19 diodes, the first output of the tenth resistor 25 is connected to the second input 26 trigger, the emitters of the seventh 4 and eighth 8 transistors through the eleventh resistor 27 are connected to the output 23 of the trigger, and the collectors are connected respectively to the base of the second 2 and emitter of the ninth 9 transistors, the anodes of the third 28 and fourth 29 diodes are connected to the third input m 30 of the trigger, their cathodes are connected respectively to the cathodes of the fifth 31 and sixth 32 diodes and through the twelfth 33 and thirteenth 34 resistors are connected respectively to the emitter of the fifth 6 and the base of the first 1 transistors, the anode of the fifth diode 31 is connected to the first input 15 of the trigger , the anode of the sixth diode 32 is connected to the second input 26 of the trigger, the second output of the tenth resistor 25 is connected to the emitter of the ninth transistor 9, the collector of which

через четырнадцатый резистор 35 подключен к базе третьего транзистора 3.through the fourteenth resistor 35 is connected to the base of the third transistor 3.

Троичный триггер работает следующим образом.The ternary trigger works as follows.

При подаче на шину 18 положительного, а на шину 22 отрицательного напр жени  питани  и отсутствии сигналов на входах 15, 26 и 30 все транзисторы триггера закрыты, на выходе 23 нулевой потенциал. Это первое устойчивое состо ние триггера.When a positive voltage is applied to the bus 18 and a negative voltage supply to the bus 22 and there are no signals at inputs 15, 26 and 30, all the transistors of the trigger are closed, and the output 23 has a zero potential. This is the first steady state trigger.

Если в первом устойчивом состо нии на вход 15 поступает положительный импульс или потенциал, то возникает ток через резистор 14 и базу транзистора 2. Последний открываетс  и током коллектора от5 крывает транзистор 7. На выходе 23 устанавливаетс  положительное напр жение и возникает ток через резистор 24 и диод 13, который удерживает транзисторы 2 и 7 в открытом состо нии после окончани  импульса на входе 15. Это второе устойчивое If in the first steady state a positive impulse or potential arrives at the input 15, a current is generated through the resistor 14 and the base of the transistor 2. The latter opens and the collector current opens the 5th transistor 7. The positive voltage is established at the output 23 and a current occurs through the resistor 24 and a diode 13 which keeps the transistors 2 and 7 in the open state after the end of the pulse at the input 15. This is the second stable

0 состо ние триггера. В этом состо нии протекает также ток через резистор 27 и эмит- терный переход транзистора 8, поэтому транзистор 8 открыт.0 trigger state. In this state, current also flows through the resistor 27 and the emitter junction of transistor 8, therefore, transistor 8 is open.

Если триггер находитс  в первом усс тойчивом состо нии и на вход 26 поступает положительный и мпульс, то возникает ток через резистор 25 и эмиттерный переход транзистора 9. Транзистор 9 открываетс  и током коллектора через резистор 35 открывает транзистор 3. На выхо0 де 23 устанавливаетс  отрицательное напр жение и возникает ток через резистор 24 и диод 19, что приводит к открыванию транзистора 5, который током коллектора удерживает транзистор 3 в открытом состо нии после окончани  импульса на входе 26If the trigger is in the first stable state and positive and mpuls is input to input 26, current is generated through resistor 25 and the emitter junction of transistor 9. Transistor 9 opens and collector current through resistor 35 opens transistor 3. At output 23, a negative voltage is set. the current through the resistor 24 and diode 19 arises, which leads to the opening of the transistor 5, which the collector 3 keeps the transistor 3 in the open state after the end of the pulse at the input 26

5 и закрывании транзистора 9. Это третье устойчивое состо ние триггера. В этом состо нии протекает ток также через резистор 27 и эмиттерный переход транзистора 8, поэтому транзистор 8 открыт.5 and closing the transistor 9. This is the third steady state of the trigger. In this state, current also flows through the resistor 27 and the emitter junction of the transistor 8, therefore, the transistor 8 is open.

Если триггер находитс  в первом ус тойчивом состо нии и на вход 30 поступает положительный импульс, то возникает ток и через диоды 28 и 29 и резисторы 33 и 34, открываютс  транзисторы 1 и 6, но триггер не измен етIf the trigger is in the first steady state and a positive pulse arrives at input 30, current is generated and through diodes 28 and 29 and resistors 33 and 34, transistors 1 and 6 open, but the trigger does not change

5 своего состо ни , так как остальные транзисторы остаютс  закрытыми.5 of its state, since the remaining transistors remain closed.

Если триггер находитс  во втором устойчивом состо нии, т. е. открыты транзисторы 2, 7 и 8 и на вход 30 поступает положительный импульс, то возникаютIf the trigger is in the second steady state, i.e., transistors 2, 7, and 8 are open and a positive pulse arrives at input 30, then

0 токи через диоды 28 и 29 и резисторы 33 и 34 и открываютс  транзисторы 1 и 6. Напр жение на коллекторе транзистора 1 становитс  меньше порогового напр жени  открывани  транзистора 2, и последний закрываетс . Ток его коллектора0 currents through diodes 28 and 29 and resistors 33 and 34 and transistors 1 and 6 open. The voltage across the collector of transistor 1 becomes less than the threshold opening voltage of transistor 2, and the latter closes. Its collector current

5 уменьшаетс  практически до нул  и закры- ваетс  транзистор 7, что приводит к уменьшению до нул  напр жени  на выходе 23. Исчезает ток через резисторы 24 и 27,5 decreases almost to zero and the transistor 7 closes, which leads to a reduction to zero of the output voltage 23. The current through the resistors 24 and 27 disappears,

закрываетс  транзистор 8. После окончани  импульса на входе 30 транзисторы 1 и 6 закрываютс  и триггер переключаетс  в первое устойчивое состо ние, при котором все транзисторы закрыты.the transistor 8 is closed. After the end of the pulse at the input 30, transistors 1 and 6 are closed and the trigger switches to the first steady state, in which all transistors are closed.

Если триггер находитс  во втором устойчивом состо нии и поступает положительный импульс на вход 26, то возникает ток через диод 32, резисторы 34, базу транзистора 1 и через резистор 25 и коллекторный переход открытого транзистора 8. Транзистор 1 открываетс  и входит в насыщение. Напр жение на базе транзистора 2 снижаетс  и транзистор 2 закрываетс , что приводит к закрыванию транзистора 7 и уменьшению до нул  положительного напр жени  на выходе 23. Уменьшаютс  до нул  токи через резисторы 24 и 27, транзистор 8 закрываетс . Напр жение на коллекторе транзистора 8 увеличиваетс , что приводит к открыванию эмиттерного перехода транзистора 9 током, протекаюш.им от входного импульса на входе 26 через резистор 25. Транзистор 9 открываетс  и током коллектора через резистор 35 открывает транзистор 3. На выходе 23 устанавливаетс  отрицательное напр жение , возникают токи через резисторы 24 и 27, которые открывают транзисторы 4 и 5. Транзистор 5 удерживает транзистор 3 в открытом состо нии после окончани  импульса на входе 26. Таким образом , триггер из второго, устойчивого состо ни  переключаетс  в третье устойчивое состо ние, причем через транзисторы 7 и 3 не возникают сквозные токи, так как вначале закрываетс  транзистор 7, а затем открываетс  транзистор 3.If the trigger is in the second steady state and a positive impulse is received at input 26, current is generated through diode 32, resistors 34, base of transistor 1 and through resistor 25 and collector junction of open transistor 8. Transistor 1 opens and becomes saturated. The voltage at the base of the transistor 2 decreases and transistor 2 closes, which causes the transistor 7 to close and the positive voltage at output 23 decreases to zero. The currents through resistors 24 and 27 decrease to zero, and transistor 8 closes. The voltage on the collector of transistor 8 increases, which leads to the opening of the emitter junction of transistor 9 by the current flowing from the input pulse at input 26 through resistor 25. Transistor 9 opens and the collector current through resistor 35 opens transistor 3. At output 23, a negative voltage is set. current occurs through the resistors 24 and 27, which open the transistors 4 and 5. The transistor 5 keeps the transistor 3 in the open state after the end of the pulse at the input 26. Thus, the trigger from the second, stable state It does not switch to the third steady state, and through currents 7 and 3 no through-currents arise, since the transistor 7 first closes, and then the transistor 3 opens.

Если триггер в третьем устойчивом состо нии , и на вход 30 поступает положительный импульс, то открываютс  транзисторы 1 и 6 за счет токов через диод 29, резистор 34, диод 28 и резистор 33. Открывание транзистора 6 приводит к уменьшению напр жени  на базе транзистора 5 и последний закрываетс . Уменьшение тока коллектора транзистора 5 приводит к закрыванию транзистора 3 и уменьшению практически до нул  отрицательного напр жени  на выходе 23. Уменьшаютс  токи через резисторы 24 и 27. Транзистор 8 закрываетс , т. е. триггер переключаетс  в первое устойчивое состо ние. После окончани  импульса на входе 30 транзисторы 1 и 6 закрываютс .If the trigger is in the third steady state, and a positive pulse arrives at input 30, then transistors 1 and 6 are opened by currents through diode 29, resistor 34, diode 28 and resistor 33. Opening transistor 6 leads to a decrease in voltage at the base of transistor 5 and the latter closes. Decreasing the collector current of transistor 5 causes the transistor 3 to close and the negative voltage almost to zero at output 23. The currents through resistors 24 and 27 decrease. Transistor 8 closes, i.e., the trigger switches to the first steady state. After the end of the pulse at the input 30, the transistors 1 and 6 are closed.

Если триггер находитс  в третьем устойчивом состо нии и на вход 15 поступает положительный импульс, то возникает ток через резистор 14 и открытый транзистор 4 и через диод 31, резистор 33 и эмиттерный переход транзистора 6. Это приводит к открыванию транзистора 6. Напр жение на базе открытого транзистора 5 уменьшаетс  ниже порогового и транзистор 5 закрываетс , что приводит к уменьшению тока базы и закрыванию транзистора 3. Отрицательное напр жение на выходе 23 уменьшаетс  практически до нул . Исчезают токи через резисторы 24 и 27,If the trigger is in the third steady state and a positive pulse arrives at input 15, current is generated through the resistor 14 and the open transistor 4 and through the diode 31, the resistor 33 and the emitter junction of transistor 6. This leads to the opening of the transistor 6. The voltage at the base the open transistor 5 decreases below the threshold and the transistor 5 closes, which leads to a decrease in the base current and the closure of the transistor 3. The negative voltage at the output 23 decreases almost to zero. Disappear currents through resistors 24 and 27,

что приводит к закрыванию транзистора 4 и увеличению напр жени  на его коллекторе , в результате чего возникает ток базы транзистора 2 и последний открываетс . Это приводит к установлению на выходе 23which leads to the closing of the transistor 4 and an increase in the voltage on its collector, as a result of which the base current of the transistor 2 arises and the latter opens. This leads to setting at exit 23

положительного напр жени . Возникают токи через резисторы 24 и 27, что приводит к открыванию транзистора 8. Ток через резистор 24, диод 13 и базу транзистора 2 удерживает транзисторы 2 и 7 в открытом состо нии после окончани  импуль5 са на входе 15. Триггер переключаетс  из третьего состо ни  во второе, при этом на первом этапе закрываютс  открытые транзисторы , а затем открываютс  закрытые и при переключении не возникают сквозные токи.positive voltage. Currents arise through the resistors 24 and 27, which leads to the opening of the transistor 8. The current through the resistor 24, the diode 13 and the base of the transistor 2 keeps the transistors 2 and 7 in the open state after the end of the pulse5 at the input 15. The trigger switches from the third state to the second, at the same time at the first stage open transistors are closed, and then closed ones open and no through-currents occur during switching.

0 Таким образом, троичный триггер может переключатьс  из любого устойчивого состо ни  в любое другое, что расшир ет область его применени . Исключение сквозных токов при переключени х троичного0 Thus, the ternary trigger can switch from any stable state to any other, which expands its scope. Elimination of through currents when switching ternary

5 триггера повышает надежность (исключаетс  пробой транзисторов из-за перегрузки по току или перегрева) и КПД (особенно на высоких частотах переключени ).5 triggers increase reliability (eliminating transistor breakdown due to current overload or overheating) and efficiency (especially at high switching frequencies).

30thirty

Claims (1)

Формула изобретени Invention Formula Троичный триггер, содержащий три входа одиннадцать резисторов, первый, второй и третий транзисторы первого типа проводимости , четвертый, п тый и шестой транзисторы второго типа проводимости, эмит5 теры первого, второго и четвертого транзисторов соединены с общей шиной, базы первого, второго и четвертого транзисторов соединены соответственно через первый, второй и третий резисторы с общей шиной,A triple trigger containing three inputs eleven resistors, the first, second and third transistors of the first conductivity type, the fourth, fifth and sixth transistors of the second conductivity type, emitter of the first, second and fourth transistors are connected to a common bus, the base of the first, second and fourth transistors connected respectively through the first, second and third resistors with a common bus, Q коллектор первого транзистора соединен с базой второго транзистора, катодом первого диода и через четвертый резистор - с первым входом триггера, коллектор второго транзистора через п тый резистор соединен с базой шестого транзистора, котора  черезThe Q collector of the first transistor is connected to the base of the second transistor, the cathode of the first diode and through the fourth resistor to the first input of the trigger; the collector of the second transistor is connected to the base of the sixth transistor through the fifth resistor, 5 щестой резистор соединена с эмиттером шестого транзистора и первой шиной источника питани , коллектор п того транзистора соединен с анодом второго диода и базой четвертого транзистора, коллектор которого соединен через седьмой резистор с5 the resistor is connected to the emitter of the sixth transistor and the first power supply bus; the collector of the fifth transistor is connected to the anode of the second diode and the base of the fourth transistor, the collector of which is connected via the seventh resistor to 0 базой третьего транзистора, котора  через восьмой резистор подключена к эмиттеру третьего транзистора и второй шине источника питани , коллекторы третьего и шестого транзисторов соединены с выходом триггера и через дев тый резистор подклю чены к аноду первого и катоду второго диодов, первый вывод дес того резистора соединен с вторым входом Триггера, отли- чающийс  тем, что, с целью повышени 0 by the base of the third transistor, which is connected to the emitter of the third transistor and the second power supply bus through the eighth resistor, collectors of the third and sixth transistors are connected to the trigger output and connected to the anode of the first and second cathodes of the second diode, the first output of the tenth resistor is connected with the second input of the Trigger, in order to increase надежности работы и КПД, расширени  области применени , в него введены три ре- 3:истора, четыре диода, седьмой транзистор первого типа проводимости, восьмой и дев тый транзисторы второго типа проводи- Мости, базы седьмого, восьмого и дев - трго транзисторов соединены с общей ши- н ой, эмиттеры седьмого и восьмрго транзисторов через одиннадцатый резистор подключены к выходу триггера, а коллекторы сэединены соответственно с базой второго и эмиттером дев того транзисторов, аноды тзетьего и четвертого диодов соединены сreliability and efficiency, expansion of the field of application; three resistors are introduced into it: four sources, four diodes, the seventh transistor of the first conductivity type, the eighth and ninth transistors of the second conductivity type, the base of the seventh, eighth and ninth and third transistors are connected to common busbar, the emitters of the seventh and eighth transistors through the eleventh resistor are connected to the trigger output, and collectors are connected to the base of the second and emitter of the ninth transistors respectively, the anodes of the teeter and the fourth diode are connected to третьим входом триггера, их катоды соединены соответственно с катодами п того, шестого диодов и через двенадцатый и тринадцатый резисторы подключены соот- ветственно к эмиттеру п того и базе первого транзисторов, анод п того диода соединен с первым входом триггера, анод шестого диода соединен с вторым входом триггера, второй вывод дес того резистора соединен с эмиттером дев того транзистора, коллектор которого через четырнадцатый резистор подключен к базе третьего транзистора .the third trigger input, their cathodes are connected respectively to the cathodes of the fifth, sixth diodes and through the twelfth and thirteenth resistors are connected respectively to the emitter of the fifth and base of the first transistors, the anode of the fifth diode is connected to the first input of the trigger, the sixth diode's anode is connected to the second the trigger input, the second pin of the tenth resistor is connected to the emitter of the ninth transistor, the collector of which is connected to the base of the third transistor through the fourteenth resistor.
SU853995296A 1985-12-24 1985-12-24 Tertiary flip-flop SU1408524A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853995296A SU1408524A1 (en) 1985-12-24 1985-12-24 Tertiary flip-flop

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853995296A SU1408524A1 (en) 1985-12-24 1985-12-24 Tertiary flip-flop

Publications (1)

Publication Number Publication Date
SU1408524A1 true SU1408524A1 (en) 1988-07-07

Family

ID=21211905

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853995296A SU1408524A1 (en) 1985-12-24 1985-12-24 Tertiary flip-flop

Country Status (1)

Country Link
SU (1) SU1408524A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1150735, кл. Н 03 К 3/29, 1983. Авторское свидетельство СССР № 1392614, кл. Н 03 К 3/29, 1984. . *

Similar Documents

Publication Publication Date Title
US4672245A (en) High frequency diverse semiconductor switch
SU1408524A1 (en) Tertiary flip-flop
SU1226617A1 (en) Ternary bridge flip-flop
SU1317654A1 (en) Ternary flip-flop
RU2079968C1 (en) Reversing inductive-load switch
SU1539998A1 (en) Ring counter
SU1182661A1 (en) Semiconductor switch
SU1270873A1 (en) Output stage of amplifier with inductive load
SU970588A1 (en) Penultimate stage of control unit for control of switching-over transistor power
SU1368954A1 (en) Triple bridge flip-flop
SU1238206A1 (en) Versions of bridge ternary flip-flop
SU1150735A1 (en) Versions of bridge ternary flip-flop
SU1413719A1 (en) Automatic switch
SU1644339A1 (en) Inverter with separate excitation
SU1376192A1 (en) A.c. thyristor gate
SU1392614A1 (en) Three-state flip-flop
SU1238198A1 (en) Class d amplifier
SU1330748A1 (en) Bipolary relay
SU1195426A1 (en) Ternary bridge flip-flop
SU1690189A1 (en) The high-voltage logical element
SU1504771A1 (en) D.c. voltage conveerter
SU1309301A1 (en) Method of matching levels of transistor-transistor logic and emitter-coupled logic
SU1231581A1 (en) Bridge ternary flip=flop
SU1429194A1 (en) Device for switching on a relay with low supply voltage
SU1665473A1 (en) Device for control over transistor key