SU1392614A1 - Three-state flip-flop - Google Patents

Three-state flip-flop Download PDF

Info

Publication number
SU1392614A1
SU1392614A1 SU843790666A SU3790666A SU1392614A1 SU 1392614 A1 SU1392614 A1 SU 1392614A1 SU 843790666 A SU843790666 A SU 843790666A SU 3790666 A SU3790666 A SU 3790666A SU 1392614 A1 SU1392614 A1 SU 1392614A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistor
transistors
base
input
emitter
Prior art date
Application number
SU843790666A
Other languages
Russian (ru)
Inventor
Михаил Иосифович Богданович
Original Assignee
М.И.Богданович
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by М.И.Богданович filed Critical М.И.Богданович
Priority to SU843790666A priority Critical patent/SU1392614A1/en
Application granted granted Critical
Publication of SU1392614A1 publication Critical patent/SU1392614A1/en

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

Троичный триггер, содержащий три входа, два диода, первый, второй h третий транзисторы первого типа проводимости, четвертый, п тьй и шестой транзисторы второго типа проводимости , эмиттеры первого и второго транзисторов соединены с обЦей шиной и через первый и второй резисторы с их -базами, база второго транзистора соединена с коллектором первого транзистора « через третий резистор - с первым входом, база четвертого транзистора через четвертый-резистор соединена с его, змиттером, коллекторы третьего и шестого транзисторов подключены к выходу, а эмиттеры соответственно через п тый и шестой резисторы соединены с их базами, змиттер шестого транзистора соединен с положительной шиной питани , отличающийс  тем, что, с целью расширени  области применени , в него введен четвертый вход и отрица- тельна  шина питани , котора  подключена к змиттеру третьего транзистора, базы третьего и шестого транзисторов соответственно через седьмой и восьмой резисторы соединены с коллекторами п того и второго транзисторов, базы которых соединены через последовательно включенные первый и второй диоды, средн   точка которых через дев тый резистор соединена с выходом, базы первого и четвертого транзисторов соединены соответственно с вторым и третьим входами, база п того транзистора соединена через дес тый резистор с четвертым входом, эмиттер - с общей шиной и через одиннадцатый 1)езистор - с его базой, змиттер четвертого транзистора соединен с общей шиной, а коллектор - с базой п того транзистора. (Л со со to 05A triple trigger containing three inputs, two diodes, the first, the second h the third transistors of the first conductivity type, the fourth, five and sixth transistors of the second conductivity type, the emitters of the first and second transistors are connected to the bus by means of the first and second resistors , the base of the second transistor is connected to the collector of the first transistor "through the third resistor - to the first input; the base of the fourth transistor is connected through the fourth resistor to its emitter; the collectors of the third and sixth transistors are connected The emitters, respectively, through the fifth and sixth resistors are connected to their bases, the emitter of the sixth transistor is connected to a positive power line, characterized in that, in order to expand the field of application, a fourth input and a negative power line are introduced into it, which is connected to the emitter of the third transistor, the bases of the third and sixth transistors, respectively, through the seventh and eighth resistors are connected to collectors of the fifth and second transistors, the bases of which are connected via series-connected The first and second diodes, whose midpoint is connected to the output through the ninth resistor, the bases of the first and fourth transistors are connected to the second and third inputs, the base of the fifth transistor is connected to the fourth input via the tenth resistor, the emitter to the common bus and eleventh 1) Ezistor - with its base, the emitter of the fourth transistor is connected to the common bus, and the collector - with the base of the fifth transistor. (L with with to 05

Description

Изобретение относитс  к импульсно технике, а именно к устройствам с трем  устойчнвьп и состо ни ми.The invention relates to a pulse technique, namely, devices with three stable states and states.

Цель изобретени  - расширение области применени  путем обеспечени  возможности подключени  к несимметричной нагрузке.The purpose of the invention is to expand the field of application by providing connectivity to an unbalanced load.

На чертеже приведена принципиальна  схема троичного триггера. The drawing shows a schematic diagram of the ternary trigger.

Троичный триггер содержит первый второй 2 и третий 3 транзисторы первого типа проводимости, четвертый 4, п тьа1 5 и шестой 6 транзисторы второго типа проводимости. Эмиттеры тран- зисторов 1, 2, А и 5 соединены с общей шиной. База транзистора 1 через первый резистор 7 соединена с общей шиной, а коллектор - с базой транзистора 2, через второй резистор 8 - с общей шиной и через третий резистор 9 - с первым входом 10. Второй 11 и третий 12 входы соединены с базами транзисторов 1 и 4. База транзистоЕсли триггер находитс  во втором устойчивом состо нии и на вход I1 поступает положительный импульс, то открываетс  и входит в насыщение транзистор 1. Потенциап на базе транзистора 2 уменьшаетс , и транзисторThe ternary trigger contains the first second 2 and third 3 transistors of the first conductivity type, the fourth 4, five 5 and sixth 6 transistors of the second conductivity type. The emitters of transistors 1, 2, A, and 5 are connected to a common bus. The base of transistor 1 through the first resistor 7 is connected to the common bus, and the collector is connected to the base of the transistor 2, through the second resistor 8 to the common bus and through the third resistor 9 to the first input 10. The second 11 and third 12 inputs are connected to the bases of transistors 1 and 4. The base of the transistor. If the trigger is in the second steady state and a positive pulse arrives at the input I1, the transistor 1 opens and enters the saturation. The potential at the base of transistor 2 decreases, and the transistor

ра 4 соединена через четвертый резис-25 2 закрываетс . Это приводит к исчез- тор 13 с общей шиной, коллектор - с базой транзистора 5. База транзисторов 3 и 6 соответственно через п тый 14 и шестой 15 резисторы соединены с отрицательной 16 и положитель- Q ной I7 шинами питани  и их эмиттерами и соответственно через седьмой 18 и восьмой 19 резисторы.- с коллекторами транзисторов 5 и 2. База транзистора 5 соответственно через дес тый 20 и одиннадцатый 21 резисторы соеди- нена с четвертым входом 22 и общей шиной. Базы транзисторов 5 и 2 соединены через последовательно включенные первый 23 и второй 24 диоды,средн   точка которых через дев тый резистор 25 соединена с коллекторами транзисторов 3 и 6 и выходом 26. Нагрузка 27 включена между выходом 26 и обцей шиной.4 is connected through the fourth resis-25 2. This leads to a fader 13 with a common bus, a collector with the base of the transistor 5. The base of transistors 3 and 6, respectively, through the fifth 14 and sixth 15 resistors are connected to the negative 16 and positive I7 power lines and their emitters, and respectively seventh 18 and eighth 19 resistors. - with collectors of transistors 5 and 2. The base of transistor 5, respectively, through the tenth 20 and eleventh 21 resistors are connected to the fourth input 22 and the common bus. The bases of transistors 5 and 2 are connected through series-connected first 23 and second 24 diodes, the midpoint of which through the ninth resistor 25 is connected to the collectors of transistors 3 and 6 and output 26. Load 27 is connected between output 26 and busbar.

Троичный триггер работает следующим образом.The ternary trigger works as follows.

4040

4545

новению тока базы транзистора 6 и закрыванию последнего. Потенциал на выходе 26 устанавливаетс  нулевым, т.е. триггер устанавливаетс  в первое устойчивое состо ние. После окончани  импульса на входе 11 транзистор 1 закрываетс , а триггер остаетс  в первом устойчивом состо нии.the current of the base of transistor 6 and the closing of the latter. The potential at output 26 is set to zero, i.e. the trigger is set to the first steady state. After the end of the pulse at the input 11, the transistor 1 closes and the trigger remains in the first steady state.

Если триггер находитс  в третьем устойчивом состо нии и на вход 12 поступает отрицательный импульс, то аналогично в силу симметрии устройства он будет переключен в первое устойчивое состо ние.If the trigger is in the third steady state and a negative pulse arrives at input 12, then similarly, due to the symmetry of the device, it will be switched to the first steady state.

Если состо ние триггера неизвестно , то необходимо одновременно подать положительный импульс на вход 11 и отрицательный импульс на вход 12. В этом случае откроютс  и войдут в насыщение транзисторы 1 и 4 и один из транзисторов 2 или 5 закроетс , что приведет к закрыванию одного из транзисторов 6 или 3, т.е. независимо от предьщуцего состо ни , триггер будет переключен в первое устойчивое состо ние .If the trigger state is unknown, then you must simultaneously apply a positive pulse to input 11 and a negative pulse to input 12. In this case, transistors 1 and 4 will open and saturate, and one of transistors 2 or 5 will close, which will result in closing one of the transistors 6 or 3, i.e. regardless of the previous state, the trigger will be switched to the first steady state.

В первом устойчивом состо нии все транзисторы 1-6 троичного триггера закрыты, на выходе 26 нулевой потенциал , ток в нагрузке 27 отсутствует.In the first steady state, all transistors 1-6 of the ternary trigger are closed, at the output 26 there is zero potential, the current in the load 27 is absent.

Если на вход 10 поступает положительный импульс, то открываетс  транзистор 2, ток коллектора которого, протека  через резистор 19, открыва- ет и переключает в насьщенное состо ние транзистор 6. Потенциал на выходе возрастает практически до величины напр жени  на шине 17, возникаетIf a positive pulse arrives at input 10, then transistor 2 opens, the collector current of which, flowing through resistor 19, opens and switches transistor 6. The potential at the output increases almost to the value of the voltage on bus 17,

ток через резистор 25 и диод 24, который удерживает транзистор 2 в насыщенном состо нии после окончани  импульса на входе 10. Таким образом, триггер будет переключен во второе устойчивое состо ние, при котором на выходе 26 высокий (положительный) потенциал .current through the resistor 25 and the diode 24, which keeps the transistor 2 in a saturated state after the end of the pulse at input 10. Thus, the trigger will be switched to the second steady state, at which output 26 has a high (positive) potential.

Если в первом устойчивом состо нии на вход 22 поступает отрицательный импульс, то аналогично открываютс  и вход т в насьпцение транзисторы 5 и 3, т.е. триггер будет переключен из первого устойчивого состо ни  в третье устойчивое состо ние, при котором наIf in the first steady state a negative pulse arrives at the input 22, then transistors 5 and 3, i.e. the trigger will be switched from the first steady state to the third steady state, in which

выходе 26 низкий (отрицательный) потенциал .output 26 low (negative) potential.

Если триггер находитс  во втором устойчивом состо нии и на вход I1 поступает положительный импульс, то открываетс  и входит в насыщение транзистор 1. Потенциап на базе транзистора 2 уменьшаетс , и транзисторIf the trigger is in the second steady state and a positive pulse arrives at the input of I1, transistor 1 opens and goes into saturation. The potential at the base of transistor 2 decreases and the transistor

2 закрываетс . Это приводит к исчез- 2 closes. This leads to fading

2 закрываетс . Это приводит к исчез- 2 closes. This leads to fading

новению тока базы транзистора 6 и закрыванию последнего. Потенциал на выходе 26 устанавливаетс  нулевым, т.е. триггер устанавливаетс  в первое устойчивое состо ние. После окончани  импульса на входе 11 транзистор 1 закрываетс , а триггер остаетс  в первом устойчивом состо нии.the current of the base of transistor 6 and the closing of the latter. The potential at output 26 is set to zero, i.e. the trigger is set to the first steady state. After the end of the pulse at the input 11, the transistor 1 closes and the trigger remains in the first steady state.

Если триггер находитс  в третьем устойчивом состо нии и на вход 12 поступает отрицательный импульс, то аналогично в силу симметрии устройства он будет переключен в первое устойчивое состо ние.If the trigger is in the third steady state and a negative pulse arrives at input 12, then similarly, due to the symmetry of the device, it will be switched to the first steady state.

Если состо ние триггера неизвестно , то необходимо одновременно подать положительный импульс на вход 11 и отрицательный импульс на вход 12. В этом случае откроютс  и войдут в насыщение транзисторы 1 и 4 и один из транзисторов 2 или 5 закроетс , что приведет к закрыванию одного из транзисторов 6 или 3, т.е. независимо от предьщуцего состо ни , триггер будет переключен в первое устойчивое состо ние .If the trigger state is unknown, then you must simultaneously apply a positive pulse to input 11 and a negative pulse to input 12. In this case, transistors 1 and 4 will open and saturate, and one of transistors 2 or 5 will close, which will result in closing one of the transistors 6 or 3, i.e. regardless of the previous state, the trigger will be switched to the first steady state.

Переключение триггера из второго состо ни  в третье или наоборот приводит к возникновению сквозных токов, что может привести к пробою транзисторов 3 и 6, поэтому переклрэчение необходимо производить через первое устойчивое состо ние, т.е. вначале подаетс  положительный импульс на вход 11 и отрнцапельный на вход 12, а после закрывани  транзистора 6 (или 3) подаетс  отрицательный импульс на вход 22 (или положительный на вход 10).Switching the trigger from the second to the third state or vice versa leads to the emergence of through currents, which can lead to the breakdown of transistors 3 and 6, therefore, the bias must be performed through the first steady state, i.e. first, a positive pulse is fed to input 11 and a positive pulse to input 12, and after closing transistor 6 (or 3) a negative pulse is applied to input 22 (or positive to input 10).

Троичный триггер может быть использован дл  трехпозиционного управлени  и регулировани  различными ис- полнительнь мн устройствами автоматики , например двигател ми посто нного тока (причем нагрузка соединена с общей гаинои).The ternary trigger can be used for three-position control and regulation of various performance automation devices, for example, DC motors (with the load connected to a common shaft).

22 2022 20

Claims (1)

Троичный триггер, содержащий три входа, два диода, первый, второй й третий транзисторы первого типа проводимости, четвертый, пятый и шестой транзисторы второго типа проводимости, эмиттеры первого и второго транзисторов соединены с общей шиной и через первый и второй резисторы с их -базами, база второго транзистора соединена с коллектором первого транзистора -и через третий резистор - с первым входом, база четвертого транзистора через четвертый-резистор соединена с его, эмиттером, коллекторы третьего и шестого транзисторов подключены к выходу, а эмиттеры соответственно через пятый и шестой резисторы соединены с их базами, эмиттер шестого транзистора соединен с положительной шиной питания, отличающийся тем, что, с целью расширения области применения, в него введен четвертый вход и отрица- тельная шина питания, которая подключена к эмиттеру третьего транзистора, базы третьего и шестого транзисторов соответственно через седьмой и восьмой резисторы соединены с коллекторами пятого и второго транзисторов, базы которых соединены через последовательно включенные первый и второй диоды, средняя точка которых через девятый резистор соединена с выходом, ® базы первого и четвертого транзисторов соединены соответственно с вторым и третьим входами, база пятого транзистора соединена через десятый резистор с четвертым входом, эмиттер - с общей шиной и через одиннадцатый резистор - с его базой, эмиттер четвертого транзистора соединен с общей шиной, а коллектор - с базой пятого транзистора.A triple trigger containing three inputs, two diodes, the first, second and third transistors of the first conductivity type, the fourth, fifth and sixth transistors of the second conductivity type, the emitters of the first and second transistors are connected to a common bus and through the first and second resistors with their bases, the base of the second transistor is connected to the collector of the first transistor — and through the third resistor — to the first input; the base of the fourth transistor is connected to the emitter through the fourth transistor; the collectors of the third and sixth transistors are connected to the outlets One, and the emitters, respectively, through the fifth and sixth resistors are connected to their bases, the emitter of the sixth transistor is connected to a positive power bus, characterized in that, in order to expand the scope, a fourth input and a negative power bus are connected to it the emitter of the third transistor, the base of the third and sixth transistors, respectively, through the seventh and eighth resistors are connected to the collectors of the fifth and second transistors, the bases of which are connected through sequentially connected first and second diodes, the midpoint of which is connected to the output through the ninth resistor, ® the base of the first and fourth transistors are connected to the second and third inputs, respectively, the base of the fifth transistor is connected to the fourth resistor with the fourth input, the emitter to the common bus, and the eleventh resistor to its base , the emitter of the fourth transistor is connected to the common bus, and the collector is connected to the base of the fifth transistor. 5и.....1392615 and ..... 139261 4^4 ^ >> 1one 13926141392614
SU843790666A 1984-09-18 1984-09-18 Three-state flip-flop SU1392614A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843790666A SU1392614A1 (en) 1984-09-18 1984-09-18 Three-state flip-flop

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843790666A SU1392614A1 (en) 1984-09-18 1984-09-18 Three-state flip-flop

Publications (1)

Publication Number Publication Date
SU1392614A1 true SU1392614A1 (en) 1988-04-30

Family

ID=21138511

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843790666A SU1392614A1 (en) 1984-09-18 1984-09-18 Three-state flip-flop

Country Status (1)

Country Link
SU (1) SU1392614A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1095363, кл. Н 03 К 3/29, 1982. Авторское свидетельство СССР 1265969, кл. Н 03 К 3/29, 1984. *

Similar Documents

Publication Publication Date Title
SE7907853L (en) switching circuit
SU1392614A1 (en) Three-state flip-flop
US4553046A (en) Monolithically integratable bistable multivibrator circuit having at least one output that can be placed in a preferential state
SU1195426A1 (en) Ternary bridge flip-flop
SU1195427A1 (en) Ternary bridge flip-flop
SU1261082A1 (en) Ternary bridge-type flip-flop
SU1368954A1 (en) Triple bridge flip-flop
SU1721807A1 (en) Pulse driver
SU1399886A1 (en) Triple bridge flip-flop
SU1256156A1 (en) Ternary bridge flip-flop
SU1448390A1 (en) Bridge-type ternary flip-flop
SU1150735A1 (en) Versions of bridge ternary flip-flop
SU1182661A1 (en) Semiconductor switch
SU1283960A1 (en) Transistor switch
SU1238198A1 (en) Class d amplifier
SU1408524A1 (en) Tertiary flip-flop
SU1450098A1 (en) Input device for current-compacting circuit
SU1629966A1 (en) Ternary flip-flop
SU1388955A1 (en) Device for fetching and storing information
SU1649652A1 (en) Transistorized relay
SU1359886A1 (en) Bridge ternary flip-flop
SU1370732A1 (en) Rs-flip-flop
SU1443160A1 (en) Voltage switching device
SU1104581A1 (en) Reading amplifier
RU1810974C (en) Push-pull voltage converter