SU1392626A1 - Формирователь цифрового линейного сигнала - Google Patents

Формирователь цифрового линейного сигнала Download PDF

Info

Publication number
SU1392626A1
SU1392626A1 SU864023733A SU4023733A SU1392626A1 SU 1392626 A1 SU1392626 A1 SU 1392626A1 SU 864023733 A SU864023733 A SU 864023733A SU 4023733 A SU4023733 A SU 4023733A SU 1392626 A1 SU1392626 A1 SU 1392626A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
lan
pulse
information
Prior art date
Application number
SU864023733A
Other languages
English (en)
Inventor
Николай Петрович Попков
Виктор Львович Кириллов
Original Assignee
Специальное конструкторско-технологическое бюро с опытным производством при Белорусском государственном университете им.В.И.Ленина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное конструкторско-технологическое бюро с опытным производством при Белорусском государственном университете им.В.И.Ленина filed Critical Специальное конструкторско-технологическое бюро с опытным производством при Белорусском государственном университете им.В.И.Ленина
Priority to SU864023733A priority Critical patent/SU1392626A1/ru
Application granted granted Critical
Publication of SU1392626A1 publication Critical patent/SU1392626A1/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)

Abstract

Изобретение относитс  к электросв зи и может использоватьс  в системах передачи цифровой информации. Цель изобретени  - формирование линейного сигнала (лс) с потенциальной помехоустойчивостью. Формирователь содержит генератор 1 импульсов, делитель 2 частоты импульсов на два, блок 3 хранени  информации, элемент И 4, элемент 2И-ИЛИ 5, счетный триггер 6, элемент ИЛИ 7, управл емый суммирующий усилитель (УСУ 8 и согласующий усилитель 9, Цифрова  двоична  информаци  в виде последовательного бинарного сигнала генерируетс  блоком 3 и поступает в пр мом и инверсном виде на элемент 2И-ИЛИ 5. Элемент 2И-ИЛИ 5 перекодирует информационный двоичный сигнал в последовательность импульсов. Счетный триггер 6 формирует биимпульсный ЛС, сдвинутый на четверть такта. При одноименных сигналах на выходах УСУ 8 согласующий усилитель 9 формирует нулевой уровень ЛС, а при разноименных - положит, или отриц, уровень В спектре сформированного ЛС отсутст- .вует посто нна  составл юща . Основна  энерги  ЛС сосредоточена на тактовой частоте. Введены элементы И 4, ИЖ 7. 2 ило СЛ

Description

BHMoff
СО СО
to
О5 ts9
о:
Фиг. f
Изобретение относитс  к электросв зи и может быть использовано в системах передачи цифровой информации
Цель изобретени . - формирование линейного сигнала с потенциальной помехоустойчивостьюо
На фиг„1 изображена структурна  электрическа  схема предлагаемого формировател ; на фиг о2 - временна  диаграмма
Формирователь цифрового линейного сигнала содержит генератор 1 импульсов , делитель 2 частоты импульсов на два, блок 3 хранени  информации , элемент И 4, элемент 2И-ИЛИ 5 счетный триггер 6, элемент ИЛИ 7, управл емый суьтмируюпщй усилитель 8
и согласующий усилитель 9.
Согласующий усилитель содержит трансформатор 10 и резисторы 11,12,
Формирователь работает следующим образомо
Цифрова  двоична  информаци , например, содержаща  кодовые символы 110100 дл  одного слова по тактам , формируемым генератором 1 им- 1гульсов (фиГо2а) и делителем 2 частоты импульсов на два (фиГо2б), гене рируетс  блоком 3 хранени  информаци в виде последовательного бинарного сигнала (фиГо2г)о Цр мой и инверсный сигналы блока 3 хранени  информации поступают на второй и третий входы элемента 2И-ИЛИ 5, на первый вход которого одновременно поступают импульсы эталонной частоты с генератора 1 импульсов (фиго2а), а на четвертый вход - импульсы (фиГо2в), формируемые элементом И АО Элемент 2И-ИЛИ 5 перекодирует информационный двоичный сигнал в последовательность импульсов (фиг.2д)о Счетный триггер 6 формирует биимпульсный линейный сигнал, сдвинутый на четверть такта (фиГс2ж), а элемент ИЛИ 7 суммирует импульсы элемента 2И-ШШ 5 и инверсный информационный сигнал блока 3 (фиг„2е)„ На пер вьй и второй входы управл емого суммирующего усилител  8 поступает пр мой и инверсный биимпульсный сигналы, формируемые счетным триггером 6, а на третий вход - сигнал с элемента ИЛИ 7. В качестве управл емого суммируемого усилител  8 используетс  токовый формирователь с логикой на входе, выполн югдий ло
гическую функцию F , А , С
F.
AJ-C о К выходам F, и Fj подключены входы трансформаторов 10, на выходе которого формируетс  цифровой линейный сигнал (фиГо2э)о Одновременно трансформатор 10 осуществл ет гальваническую разв зку линии св аи. Резисторы 11 и 12 согласовани , имеющие сопротивление, равное волновому сопротивлению конкретной линии св зи , устран ют переотражени  в линии, а также используют как нагрузочные по питанию трансформатора 10,
5
0
5
0
0
При одноименных потенциалах (.одно- Эременно О или +1) на выходах F,F j управл емого суммирующего усилител  8, на выходе согласующего усилител  9 - нулевой уровень сигнала, а при разноименных (на одном О, на другом +1) - положительный или отрицательный уровень линейного сигнала.
Сформированный таким образом линейный сигнал (фиг„2з) хорошо согласуетс  с проводными каналами св зи тем, что в энергетическом спектре такого сигнала отсутствует посто нна  составл юща ; на низких частотах энерги  имеет незначительный вес, а основна  энерги  сосредоточена на тактовой частоте (тактова  частота - частота следовани  информационных символов); от отношени  сигнал/шум на тактовой частоте зависит помехо- 5 устойчивый прием. Такой цифровой сигнал позвол ет использовать верхнюю граничную полосу щирокополосного проводного канала, ранее не использованную , и одновременно повысить скорость передачи информации, а также при параллельной передаче на низких частотах других сигналов уменьшить вли ние цифрового сигнала на соседние сигналы.

Claims (1)

  1. Формула изобретени 
    Формирователь цифрового линейного сигнала, содержащий генератор импульсов , выход которого соединен с первым входом элемента 2И-ИЛИ и с входом делител  частоты импульсов на два,выход которого соединен с входом блока хранени  информации, первый и второй выходы которого подключены соответственно к второму и третьему входам элемента 2И-ИЛИ, выход которого подключен к входу счетного триггера , единичный и инверсный выходы
    которого соединены соответственно с первым и вторым входами управл емого суммирующего усилител , выходы которого соединены с входами согласующего усилител , отличающий- с   тем, что, с целью формировани  линейного сигнала с потенциальной помехоустойчивостью, введены элемент ИЛИ и элемент И, первый вход которого подключен к входу делител  частоты
    а 6 S
    J1 ог о о
    TJ LJTnXlJ LTlJlJTrLJlJ
    I
    I
    ж
    -Г 1
    импульсов на два, выход которого соединен с вторым входом элемента И, выход которого соединен с четвертым
    входом элемента 2И-ИЛИ, выход которого подключен к первому входу элемента ИЛИ, второй вход которого соединен с вторым входом элемента 2И- ИЛИ, при этом выход элемента ИЛИ сординен с третьим входом управл емого суммирующего усипител .
    J-14J
    bPttFt
SU864023733A 1986-02-13 1986-02-13 Формирователь цифрового линейного сигнала SU1392626A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864023733A SU1392626A1 (ru) 1986-02-13 1986-02-13 Формирователь цифрового линейного сигнала

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864023733A SU1392626A1 (ru) 1986-02-13 1986-02-13 Формирователь цифрового линейного сигнала

Publications (1)

Publication Number Publication Date
SU1392626A1 true SU1392626A1 (ru) 1988-04-30

Family

ID=21222143

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864023733A SU1392626A1 (ru) 1986-02-13 1986-02-13 Формирователь цифрового линейного сигнала

Country Status (1)

Country Link
SU (1) SU1392626A1 (ru)

Similar Documents

Publication Publication Date Title
US5610907A (en) Ultrafast time hopping CDMA-RF communications: code-as-carrier, multichannel operation, high data rate operation and data rate on demand
KR19990054971A (ko) 데이터 전송 회로의 2/3 코드 비율을 펑처링하는 장치
CA2083749A1 (en) Maximum likelihood sequence estimation apparatus
KR850001645A (ko) 배 율 회 로
Simon Detection of harmonic burst signals
SU1392626A1 (ru) Формирователь цифрового линейного сигнала
JPS6471246A (en) Nonlinear filter and nonlinear filtering method
KR890004233A (ko) 비트순차적분회로
FR2229328A5 (en) Digital transmission in high parasitic signal environment - suitable for long distance transmission galvanically isolates receiver and transmitter
SU924889A1 (ru) Устройство дл передачи сигналов
SU1385315A1 (ru) Устройство дл передачи и приема цифровой информации
SU1555808A1 (ru) Детектор огибающей радиоимпульсов
SU571008A1 (ru) Детектор частотно-манипулированного сигнала
SU902294A1 (ru) Устройство дл формировани квазитроичной последовательности
SU921074A1 (ru) Преобразователь код-частота
SU1425815A1 (ru) Одновибратор
SU1195459A1 (ru) Устройство дл подавлени импульсной помехи
SU1287216A1 (ru) Способ передачи дискретных сигналов
SU109765A1 (ru) Способ повышени помехозащищенности радиолиний с импульсной модул цией
SU809638A1 (ru) Устройство дл передачи цифровыхдАННыХ пО МАгиСТРАльНыМ лиНи МСВ зи
SU1195472A1 (ru) Устройство для передачи и приема цифровой информации.
RU2097932C1 (ru) Устройство для передачи управляющих сигналов с гальванической развязкой
SU767998A1 (ru) Устройство дл передачи и приема дискретных сигналов
SU799160A1 (ru) Приемное устройство фазоманипу-лиРОВАННыХ СигНАлОВ
SU363198A1 (ru) УСТРОЙСТВО дл ПРЕОБРАЗОВАНИЯ ЧАСТОТНО-МОДУЛИРОВАННОГО СИГНАЛА