SU363198A1 - УСТРОЙСТВО дл ПРЕОБРАЗОВАНИЯ ЧАСТОТНО-МОДУЛИРОВАННОГО СИГНАЛА - Google Patents

УСТРОЙСТВО дл ПРЕОБРАЗОВАНИЯ ЧАСТОТНО-МОДУЛИРОВАННОГО СИГНАЛА

Info

Publication number
SU363198A1
SU363198A1 SU1655070A SU1655070A SU363198A1 SU 363198 A1 SU363198 A1 SU 363198A1 SU 1655070 A SU1655070 A SU 1655070A SU 1655070 A SU1655070 A SU 1655070A SU 363198 A1 SU363198 A1 SU 363198A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
frequency
output
transforming
modulated signal
Prior art date
Application number
SU1655070A
Other languages
English (en)
Inventor
В. С. Сташко Е. И. Мухин
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1655070A priority Critical patent/SU363198A1/ru
Application granted granted Critical
Publication of SU363198A1 publication Critical patent/SU363198A1/ru

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Description

1
Изобретение относитс  к технике св зи л передаче данных, -автоматике и вычислительной технике.
Известные устройства преобразовани  частотно-модулированных сигналов в дискретиые , в которых используетс  обычна  схема частотного дискриминатора (аппаратура тонального телеграфировани ), реализуютс  на малотехнологичных элементах, отличающихс  малой стабильностью и высокой сложностью в изготовлении и особенно в регулировке. Сложность настройки и регулировки снижает надежность и стабильность этих устройств.
(В предлагаемом устройстве дл  преобразовани , с целью повышени  надежности, выход дешифратора через последовательно соединенные схему «И И первый дополнительный счетчик подключен к схеме сравнени , выход основного счетчика через последовательно соединенные дополнительные дешифратор, схему «И, св занную с формирователем, и второй счетчик подключен к другому входу схемы сравнени , выход которой  вл етс  выходом устройства.
На чертеже представлена .блок-схема предлагаемого устройства.
Устройство содержит: ограничитель 1; формирователь 2 основной счетчик 5; генератор 4 импульсов; дешифратор 5; дополнительный дешифратор б; основную схему «И 7; дополнительную схему «И 8; счетчики 9, 10 схему 11 сравнени .
Выход канала св зи подключен к ограничителю /, преобразуюш,ему гармонический сигнал в потенциальные перепады. Формирователь 2 формирует импульсы в местах перехода от сигнала через «О. Счетчики 9, 10 считают количество срабатываний схем 7 и S за врем  между синхроимпульсами, которые поступают ко вторым входам счетчиков. Схема 11 сравнени  по наличию синхроимпульса сравнивает количество отсчетов одного и другого счетчика и формирует результирующий сигнал «О или «1.
Частотно-модулированный сигнал от канала св зи поступает на ограничитель 1 амплитуд , преобразуюЩИЙ гармонический сигнал в последовательность импульсов, поступающих на формирователь, где по переходам сигнала через «О формируютс  импульсы, которые производ т анализ состо ни  и гашение счетчика 3. На счетчик поступают импульсы от генератора 4, частота которого значительно выше частоты сигнала в канале св зи. Таким образом, за врем  между импульсами гашени  счетчик, при поступлении от канала св зи полупериода одной частоты fi, зафиксирует m импульсов, а при поступлении полупериода второй частоты fa - п импульсов.
Частота генератора 4 выбираетс , исход 
из оптимальных условий обеспечени  различи  чисел m и п. Импульсы со счетчика 3 поступают на дешифраторы 5 и 6, которые определ ют , зафиксировано ли количество импульсов больше или меньше, чем соответствуюш;ее одному Полупериоду средней частоты /ср. Сигнал с выхода формировател  2 аиализирует состо ние дешифраторов и, в зависимости от состо ни  счетчика 3, счетчик 9 или 10 произведет отсчет. По окончании приема бита синхроимпульс, поступающий с частотой следовани  бит, производит анализ счетчиков 9 и 10, затем гасит их, подготавлива  тем самым дл  приема очередного бита, и на схеме // вырабатывает сигнал «1 или «О. Таким образом , в случае, если количество полупериодов с длительностью m больше, чем с длительностью п в течение одного бита, можно сделать вывод о поступлении элемента информации с частотой /1 и /2, если положение счетчиков обратное.
Устройство может быть использовано в качестве устройства демодул ции самосто тельного значени  - в тональной телеграфии и передаче данных, либо реализовано программно
в электронно-вычислительной машине. В обоих случа х можно использовать аналогичное устройство не только дл  различени  двух, но и большего количества частот.
Предмет изобретени 
Устройство дл  преобразова-ИИ  частотномодулированного сигнала в дискретный, содержащее ограничитель, подключенный через формирователь к схеме «И и основному счетчику , ко второму входу которого подключен генератор импульсов, а выход соединен с дешифратором , отличающеес  тем, что, с целью
повышени  наделсности устройства, выход упом нутого дешифратора через последовательно соединенные упом нутую схему «И и первый дополнительный счетчик подключен к схеме сравнени , а упом нутый выход основного счетчика через последовательно соединенные дополнительные дешифратор, схему «И, св занную с упом нутым формирователем , и второй счетчик подключен ко второму входу схемы сравнени , выход которой  вл етс  выходом устройства.
SU1655070A 1971-05-11 1971-05-11 УСТРОЙСТВО дл ПРЕОБРАЗОВАНИЯ ЧАСТОТНО-МОДУЛИРОВАННОГО СИГНАЛА SU363198A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1655070A SU363198A1 (ru) 1971-05-11 1971-05-11 УСТРОЙСТВО дл ПРЕОБРАЗОВАНИЯ ЧАСТОТНО-МОДУЛИРОВАННОГО СИГНАЛА

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1655070A SU363198A1 (ru) 1971-05-11 1971-05-11 УСТРОЙСТВО дл ПРЕОБРАЗОВАНИЯ ЧАСТОТНО-МОДУЛИРОВАННОГО СИГНАЛА

Publications (1)

Publication Number Publication Date
SU363198A1 true SU363198A1 (ru) 1972-12-30

Family

ID=20474767

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1655070A SU363198A1 (ru) 1971-05-11 1971-05-11 УСТРОЙСТВО дл ПРЕОБРАЗОВАНИЯ ЧАСТОТНО-МОДУЛИРОВАННОГО СИГНАЛА

Country Status (1)

Country Link
SU (1) SU363198A1 (ru)

Similar Documents

Publication Publication Date Title
US3523291A (en) Data transmission system
US4510611A (en) Transceiver circuit for interfacing between a power line communication system and a data processor
JPS62269443A (ja) 並列伝送方式
US4021744A (en) Demodulator for frequency-keyed communication system
GB1368068A (en) Digital communication systems
US3386079A (en) Error reducing device
SE320999B (ru)
US3510585A (en) Multi-level data encoder-decoder with pseudo-random test pattern generation capability
US3899429A (en) Pulse-frequency-modulation signal transmission system
US3623075A (en) Asynchronous data decoder
JPS61296843A (ja) コ−ド化デイジタル・デ−タ用信号対雑音比指数生成装置および方法
US3369182A (en) Transmission of analog signals by sampling at amplitude extremes and synchronizing samples to a clock
US3419804A (en) Data transmission apparatus for generating a redundant information signal consisting of successive pulses followed by successive inverse pulses
US3339142A (en) Adaptive pulse transmission system with modified delta modulation and redundant pulse elimination
US8044744B2 (en) Time modulation with cosine function
JPS6128258A (ja) Fsk復調回路
US3632876A (en) Binary to pulse waveform converter
SU363198A1 (ru) УСТРОЙСТВО дл ПРЕОБРАЗОВАНИЯ ЧАСТОТНО-МОДУЛИРОВАННОГО СИГНАЛА
US3368038A (en) Di-phase receiver and repeater terminal
US4015204A (en) Method of telecommunications
US4577335A (en) Coherent data communications technique
SU1195472A1 (ru) Устройство для передачи и приема цифровой информации.
JPH0470011A (ja) Fm復調器
US4021620A (en) Multifrequency signal receiver with digital tone receiver
SU580656A1 (ru) Устройство дл блокировани выхода телеграфного приемника при наличии помех в канале св зи