SU1372618A1 - Преобразователь длительности импульсов в цифровой код - Google Patents
Преобразователь длительности импульсов в цифровой код Download PDFInfo
- Publication number
- SU1372618A1 SU1372618A1 SU864096067A SU4096067A SU1372618A1 SU 1372618 A1 SU1372618 A1 SU 1372618A1 SU 864096067 A SU864096067 A SU 864096067A SU 4096067 A SU4096067 A SU 4096067A SU 1372618 A1 SU1372618 A1 SU 1372618A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- converter
- input
- counter
- flip
- flop
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
Изобретение относитс к информационно-измерительной технике и предназначено дл преобразовани аналоговых сигналов в цифровой код. Целью изобретени вл етс повышение помехоустойчивости преобразовател . Преобразователь содержит элементы ИЛИ-НЕ 1,2, RS-триггеры 3,4 и счетчик 5.. RS-триггер 3 вл етс старт-триггером, поскольку при его переключении начинаетс работа счетчика 5, RS-триггер 4 вл етс стоп- триггером, т.к. при его переключении прекращаетс работа счетчика 5. Преобразователь имеет более широкие функциональные возможности и обладает повьшенной помехоустойчивостью при отсутствии зависимости погрешности преобразовани от длительности импульсов эталонной частоты. 2 ил.
Description
fpuz. i
Изобретение относитс к информационно-измерительной технлке и предназначено дл преобразовани аналоговых сигналов в цифровой код.
Цель изобретени - повышение помехоустойчивости преобразовател .
На фиг. 1 показана функциональна схема преобразовател ; на фиг. 2 - временные диаграммы, по сн ющие его работу.
Преобразователь содержит первый 1 и второй 2 элементы ИЛИ-НЕ, первый 3 и второй 4 RS-триггеры и счетчик 5.
Первый RS-триггер 3 вл етс старт-триггером, поскольку при его переключении начинаетс работа счетчика 5, второй RS-триггер 4 вл етс стоп-триггером, так как при его переключении прекращаетс работа счетчика 5.
На фиг. 2 приведены временные диаграммы сигналов: а - сигнал Сброс на входе установки в О преобразовател ; б- сигнал зталонной (или неизвестной ) частоты на тактовом входе пре- образова тел ; в- импульсt (илимер- ный интервалТ,ррц ) , длительность которого преобразовываетс в цифровой код на информационном входе преобразовател ; г - сигнал на инверсном выходе триггера 3; д - сигнал на выходе элемента ИЛИ-НЕ 1; е - сигнал на пр мом выходе триггера 4; ж - сигнал на выходе элемента ИЛИ-НЕ 2; и - сигнал на пр мом выходе младшего разр да счетчика 5; причем tn - момент времени начала работы счетчика 5; t - момент времени окончани работы счетчика 5; tc - момент времени по влени сигнала Сброс на входе установки в О преобразовател .
Преобразователь работает следующим образом.
Сигналы эталонной частоты посто нно присутствуют на тактовом входе преобразовател (фиг. 2б).
По сигналу Сброс (фиг. 2) триггеры 3 и 4 устанавливаютс в нулевое состо ние (момент времени, t,фиг.2): на инверсном выходе триггера 3 - уровень логической I, на пр мом выходе триггера 4 - уровень логического О (фиг. 2 г и е до момента времени t). Элемент ИЛИ-НЕ 1 закрыт, на его выходе имеетс уровень логического О (фиг. 2д). Элемент ИЛИ-НЕ 2 открыт, на его выходе имеютс импульсы эталонной частоты, поступающие на
счетный вход С счетчика 5, но счетчик 5 не считает, поскольку он закрыт и удерживаетс в исходном нулевом состо нии по входу R начальной установки сигналом логической 1 с инверсного выхода триггера 3 (фиг; 2г и ж). Преобразователь переходит в режим ожидани входного импульса,
длительность которого должна быть преобразована в цифровой код.
В момент по влени на входе t „ преобразовател входного импульса уровн логической Г (фиг. 2в) по
его фронту триггер 3 переключаетс в состо ние логической 1. На инверсном выходе триггера 3 по вл етс уровень логического О (фиг. 2г), счетчик 5 открываетс по входу R и так
как на его счетном входе С присутствует сигнал эталонной частоты, он начинает считать эти импульсы (фиг.2и). На выходе элемента ИЛИ-НЕ 1 под действием уровн логической 1 входного импульса t по-прежнему имеетс уровень логического О, (фиг. 2д), который удерживаетс в течение длительности (фиг. 2в) входного импульса t .
По окончании входного импульса t по его срезу (момент времени t, фиг. 2) на выходе элемента ИЛИ-НЕ 1 возникает уровень логической 1 (фиг. 2д), под действием которого
триггер 4 по входу S переключаетс в состо ние, при котором на его пр мом выходе по вл етс уровень логической Г который закрьшает ; элемент ИЛИ-НЕ 2, на выходе
которого пропадают импульсы эталонной частоты (момент времени t, фиг. 2). Счетчик 5 прекращает работу, в нем фиксируетс код Н преобразуемой длительности входного импульса
t)г в той системе счислени , в которой работает счетчик 5. На этом заканчиваетс цикл работы преобразовател . Он переходит в режим ожидани сигнала Сброс.
Если теперь по окончании преобразовани на входе t преобразовател по вл етс импульс помехи уровн логической 1, то счетчик 5 не измен ет своего состо ни , поскольку по вившийс при этом на выходе элемента ИЛИ-НЕ 1 уровень логического О длительностью импульса помехи не сказываетс на состо нии триггера 4. Поэтому элемент ИЛИ-НЕ 2 не открываетс , импульсы эталонной частоты f не проход т на счетчик 5 и содержимое последнего не измен етс , т.е.в нем по-прежнему сохран етс код R,, эквивалентный длительности t.
К следующему циклу работы преобразователь подготавливаетс импульсом Сброс, после по влени которого приведенный процесс работы повтор етс .
Если на вход f преобразовател вместо сигнала эталонной частоты подать сигнал неизвестной частоты f, , а на вход R подать сигнал уровн логической 1 калиброванной (эталонной ) длительности, равной, например, мери, ( мерный интервал эталонной длительности), то преобразователь превращаетс в преобразователь неизвестной частоты fy в цифровой код R,.
Таким образом, преобразователь имеет более широкие функциональные возможности и обладает повышенной помехоустойчивостью при отсутствии зависимости погрешности преобразовани от длительности импульсов эталонной (или неизвестной) частоты.
tc
Составитель М. Никуленков Редактор И. Дербак Техред И.Попович
/
, ь on .
84
Claims (1)
- Формула изобретениПреобразователь длительности им- 5 пульсов в цифровой код, содержащий первый и второй триггеры, входы установки в О которых объединены и вл ютс входом установки в О преобразовател , вход установки в I10 первого триггера вл етс информа- ционньм входом преобразовател , н счетчик, выходы которого вл ютс выходами преобразовател , отличающийс тем, что, с целью повьш1ени помехоустойчивости преобразовател , в него введены элементы ИЛИ-НЕ, инверсный выход первого триггера соединен с первым входом первого элемента ИЛИ-НЕ и входом установки в О счетчика, второй вход и выход первого элемента ИЛИ-НЕ соединены соответственно с информационным входом преобразовател и входом установки в 1 второго триггера, пр мой25 выход второго триггера соединен с первым входом второго элемента ИЛИ- НЕ, второй вход и выход которого соответственно вл ютс тактовым входом преобразовател и соединены со счет3Q ным вх,одом счетчика.iPuttКорректор С. Черни
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864096067A SU1372618A1 (ru) | 1986-07-23 | 1986-07-23 | Преобразователь длительности импульсов в цифровой код |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864096067A SU1372618A1 (ru) | 1986-07-23 | 1986-07-23 | Преобразователь длительности импульсов в цифровой код |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1372618A1 true SU1372618A1 (ru) | 1988-02-07 |
Family
ID=21248465
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864096067A SU1372618A1 (ru) | 1986-07-23 | 1986-07-23 | Преобразователь длительности импульсов в цифровой код |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1372618A1 (ru) |
-
1986
- 1986-07-23 SU SU864096067A patent/SU1372618A1/ru active
Non-Patent Citations (1)
Title |
---|
Гитис Э.И., Пискунов Е.А. Аналого-цифровые преобразователи. - М.: Энергоиздат, 1981, с. 141, рис.4-1. Авторское свидетельство СССР 1244794, кл. Н 03 М 1/50, 1984. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
ES424344A1 (es) | Perfeccionamientos introducidos en circuitos perceptores dela anchura de impulsos. | |
SU1372618A1 (ru) | Преобразователь длительности импульсов в цифровой код | |
SU902249A1 (ru) | Преобразователь интервала времени в цифровой код | |
SU830463A1 (ru) | Преобразователь фаза-интервалВРЕМЕНи | |
JPS5753169A (en) | Bit discriminating circuit | |
JPS5430770A (en) | D-a converter | |
SU1263635A1 (ru) | Периодометр дл струнных датчиков | |
SU1244794A1 (ru) | Преобразователь интервала времени в цифровой код | |
SU1522383A1 (ru) | Цифровой генератор импульсов | |
SU1580290A1 (ru) | Измерительное устройство дл первичного преобразовани | |
SU361520A1 (ru) | Преобразователь частоты в двоичный код | |
SU1084980A1 (ru) | Устройство дл преобразовани серии импульсов в пр моугольный импульс | |
DK0704786T3 (da) | Kredsløb til støjfiltrering af et impulsrammesignal | |
SU1273816A1 (ru) | Устройство дл определени экстремумов электрического сигнала | |
SU1226394A1 (ru) | Преобразователь интервала времени в цифровой код | |
SU445983A1 (ru) | Преобразователь напр жение-длительность временного интервала | |
SU682846A1 (ru) | Устройство дл измерени параметров электрических сигналов | |
SU1533001A1 (ru) | Делитель частоты | |
SU1424120A1 (ru) | Дискриминатор длительности импульсов | |
SU1339541A1 (ru) | Устройство дл ввода информации | |
SU1282073A1 (ru) | Преобразователь временных интервалов в код | |
SU622200A1 (ru) | Преобразователь "фаза-временной интервал" | |
SU1277165A2 (ru) | Устройство дл сокращени избыточности информации | |
SU624364A1 (ru) | Аналого-цифровой преобразователь | |
SU549803A2 (ru) | Преобразователь двоично-дес тичного кода "12222" в унитарный код |