SU1357979A1 - Специализированный вычислитель дл обработки сканерных изображений - Google Patents

Специализированный вычислитель дл обработки сканерных изображений Download PDF

Info

Publication number
SU1357979A1
SU1357979A1 SU864043376A SU4043376A SU1357979A1 SU 1357979 A1 SU1357979 A1 SU 1357979A1 SU 864043376 A SU864043376 A SU 864043376A SU 4043376 A SU4043376 A SU 4043376A SU 1357979 A1 SU1357979 A1 SU 1357979A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
block
key
node
Prior art date
Application number
SU864043376A
Other languages
English (en)
Inventor
Анатолий Семенович Батраков
Виктор Васильевич Гавенко
Original Assignee
Военный Инженерный Краснознаменный Институт Им.А.Ф.Можайского
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Военный Инженерный Краснознаменный Институт Им.А.Ф.Можайского filed Critical Военный Инженерный Краснознаменный Институт Им.А.Ф.Можайского
Priority to SU864043376A priority Critical patent/SU1357979A1/ru
Application granted granted Critical
Publication of SU1357979A1 publication Critical patent/SU1357979A1/ru

Links

Landscapes

  • Television Signal Processing For Recording (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано дл  обработки цифровых изображений, получаемых с помощью оптико-электронных приборов с конической разверткой пространства предметов . Цель изобретени  - повышение качества изображени . Устройство содержит блоки 1 и 5 пам ти, элементы задержки, блок 3 ключей, блок 4 элементов ИЛИ, генератор 6 тактовых импульсов, блок 7 совпадени , блок 8 сдвиговых регистров, блок 9 обработки , 3 ключа, 2 счетчика. В блоке 1 пам ти находитс  исходный массив изображени . После обработки исходного массива изображений устройством в блоке 5 пам ти находитс  обработанный массив изображени . 3 з.п. , 9 ил. (Л с СлЭ ел (Х | со Шиг-/

Description

Изобретение относитс  к вычислительной технике и может быть использонано дл  цифровой обработки изображений , получаемых с помощью оптико- электронного прибора с конической разверткой пространства предметов.
Цель изобретени  - повьшение качества изображени .
В процессе формировани  изобра- женин в оптико-электронных приборах с конической разверткой пространства предметов выборку осуществл ют по строке с коэффициентом перекрыти  смежных элементов . Следовательно , в строке смежные элементы разло- же ни  в пространстве предметов перекрываютс  на 50%. Поэтому в результате интегрировани  по площадиприемником лучистого потока выходные смеж- ные видеосигналы В и В имеют общую составл ющую В, причем
J til
+ В
В
hi
hi ) + В«,
(1)
(2)
И отличающиес  части В
hi
и В ,,. Допустим , что в строке имеетс  така , триада смежных видеосигналов, что выполн етс  равенство
В
К-1
- В . - .,
(3)
Тогда имеют возможность на основании данных такой триады (к, Вк) определить значени  видеосигналов В, соответствуюпще одной из состав- л ющей видеосигнала В,, что эквивалентно удвоению пространственного разрешени  по строке оптико-электрон ного прибора. При этом поиске триады должны быть исключены минимальные ммм максимальные значени  цифровых видеосигналов, как неинформативные . Преобразование исходной строки выполн ют по формулам
Bf,-, В,,., +В„., - Вп при , (1), (2) (4)
, Вп при U К; (5)
в;,, В„ при U К; (6)
В;., В„ + Вп - Вп., при U Кн-1, -(1), п - 1, (7)
где п - количество видеосигналов в
исходной строке.
Если в какой-либо строке отсутствует триада смежных элементов, удовлетвор юща  условию (3), что очень
g 5 о
5
0
5
5
0
5
маловеро тно, эта строка исходного изображени  остаетс  без изменений.
На фиг,1 представлена структурна  схема предлагаемого вычислител ; на фиг.2 - структурна  схема блока совпадени ; на фиг.З - структурна  схема, блока обработки; на фиг. 4 - временные диаграмыы работы вычислител  .; на фиг. 5 - временные диаграммы работы блока обработки; на фиг. 6 - структурна  схема , блока ключей,на фиг.7 - исходное распределение  ркостей в строке видеосигнала; на фиг.8- строка цифровых видеосигналов до обработки; на фиг,9 - то же, после обработки.
Вычислитель содержит блок 1 пам ти , элемент 2 задержки, блок 3 ключей , блок 4 элементов ИЛИ, блок 5 пам ти, генератор 6 тактовых импульсов , блок 7 совпадени , блок 8 сдвиговых регистров, блок 9 обработки, ключ 10, элемент 11 задержки, счетчик 12, ключ 13, элементы 14 и 15 задержки, счетчик 16 и ключ 17,
Блок 7 содержит компаратор 18, элементы 19 и 20 задержки, ключи 21 и 22, компаратор 23, схемы 24 и 25 сравнени  и элемент И 26.
Блок 9 содержит схему 27 пам ти, сумматор 28, генератор 29 тактовых импульсов, сумматор 30, схему 31.вычитани ,, узлы 32 и 33 сдвиговых регистров , схему 34 вычитани , регистры 35 и 36, ключ 37, узел 38 ключей, генератор 39 импутсьсов, элемент 40 задержки, счетчик 41, ключ 42, узел 43 сдвиговых регистров, счетчик 44, ключ 45 и узел 46 ключей.
Блок 3 содержит ключ 47 и элемент 48 задержки. Сигнал с третьего входа блока 3 запирает ключ 49 и отпирает ключ 47. Сигнал с второго входа блока 3 отпирает ключ 49 и запирает ключ 47.
Влок 4 выполнен в виде блоков из Р параллельных четырех входовых элементов ИЛИ. Блок 8 состоит их двух  чеек (регистров), св занных между собой дл  осуществлени  сдвига, причем перва   чейка входна , а втора  выходна . Счетчик 16 выполнен одноразр дным . Разр дность счетчика 12 устанавливаетс  достаточной дл  записи в двоичном коде величины п. Период следовани  строчньж синхроимпульсов с второго выхода блока 1 пам ти равен периоду воспроизведени  строк видеосигналов , Максимальное
врем  обработки одной строки в блоке 9 устанавливаетс  не более Т. . Длительность строчных синхроимпульсов , , формируемых на втором выходе блока 1, устанавливаетс  равной Tf 1/Фр , где Фд - частота воспроизведени  видеосигналов на выходе блока 1. Врем  задержки сигналов на элементах 2, 11 и 14 устанавливаетс  равным Тр , а в элементе 15 равным Tj Т(.+ +3/2Ф„,
Ключ 17 открываетс  .с задержкой, равной Т f., Врем  задержки сигнала на элементах 19 и 20 устанавливаетс  равным Тем (периоду следовани  видео сигналов) , В узле .46 ключей первые вход и выход посто нно соединены. Узел 43 конструктивно аналогичен блоку 8 за исключением того, что в узле 43 сдвиговых регистров выход первого регистра соединен с первым выходом узла, а выход второго регистра - с вторым выходом. Каждый из узлов 32 и 33 сдвиговых регистров состоит из входного и выходного сдвиговых ре- гистров с длиной п регистров каждый и затвора переноса между ними. Третьи входы соединены с управл ющими входами входных регистров, а вторые входы св заны с управл ющими входами выходных сдвиговых регистров. Четвертые входы соединены с управл ющим входом затвора переноса. Соответственные регистры сдвиговых регистров соедин ютс  через затвор переноса между собой при наличии на управл ющем входе затвора переноса управл ющего импульса. Врем  задержки на элементе 40 устанавливаетс  ревным Т.-
си
Вычислитель работает следующим образом.
Блоки 1 и 5 пам ти установлены в начальное положение в исходном состо нии, причем в блоке 1 построч- но записан исходный фрагмент изображени . В исходном состо нии счетчики 12 и 16 обнулены, в блоке 3 ключей первый вход соединен с его первым выходом, генераторы 6 и 29 тактовых импульсов отключены, блок 5 подготовлен к записи, ключи 10, 17, 21, 22 и 37 закрыты, ключ 13 открыт, в узле 46 ключей первый вход соединен с его первым выходом, в ключевом блоке 38 первый вход соединен с его первым выходом, схема 27 пам ти и генератор 39 импульсов отключены.
0
5 0 5 J 5
0
При включении устройства блок 1 включаетс  на воспроизведение, блок 5 - на запись. С первого выхода блока 1 построчно последовательно на вход элемента 2 задержки и первый вход блока 7 совпадени  поступают серии синхроимпульсов и цифровых видеосигналов, причем частота следовани  последних равна . Элемент 2 задержки задерживает эти серии на длительность периода следовани  строчных синхроимпульсов Тр. С выхода элемента 2 задержки цифровые видеосигналы поступают на первый вход блока 3. С второго выхода блока 1 строчные синхроимпульсы длительностью Т|.,„ поступают на третий вход блока 3, благодар  чему его первый вход соедин етс  с его первым выходом , на вход запуска генератора 6 тактовых импульсов, который запускаетс  дл  формировани  п импульсов с частотой Фо, второй вход блока 7 совпадени  и приводит его в исходное состо ние, второй вход блока 8 сдвиговых регистров, благодар  чему происходит перенос содержимого первой его  дейки во вторую, вход элемента 15, где задержкиваетс  сигнал на врем  Тэ, первый управл ющий вход ключа 10 и открывает его, второй управл ющий вход ключа 13 и закрывает его, вход сброса счетчика 12 и обнул ет его, управл ющий вход ключа 17 и открьшает его только на врем  длительности строчного синхроимпульса Тр„, через элемент 14 задержки, где задерживаетс  на длительность периода следовани  строчных синхроимпульсов т, на второй вход блока 9 обработки. Через открытый ключ 17 поступает на второй вход блока 3 содержимое счетчика 16. С выхода генератора 6 тактовых импульсов импульсы с частотой д поступают на п тый вход блока 9 и через предварительно открытый ключ 10 проход т на первый вход счетчика 12, где подсчитываютс . В блоке 7 совпадени  последовательно сравниваютс  каждые три смежньк видеосигнала (триада). Если в строке определена триада смежных видеосигналов, удовлетвор юща  условию (3), с первого выхода блока 7 значение В записываетс  в первую  чейку блока 8 через его первый вход, а с второго выхода блока 7 управл ющий импульс поступает на второй уп513
равл ющий вход ключа 10 и закрывает его, на второй вход ключа 13 и открывает его, на второй вход счетчика 16
О
и измен ет его содержимое с U на 1 и через элемент 11, в котором задерживаетс  на врем  Т, , проходит .на четвертьй вход блока 9. Синхроимпульсы , поступающие на второй вход блока 8, обеспечивают перезапись содержимого первой его  чейки во вторую , С выхода блока 8 сдвиговых регистров значение в поступает на шестой вход блока 9.
Если в строке не найдена (ввиду ее отсутстви ) триада смежных видеосигналов , удовлетвор юща  условию (3) с первого выхода блока 7 на первый вход блока 8 поступает нулевое значение  ркости, а на втором выходе бло- ка 7 формируетс  управл ющий импульс В результате этого ключ 10 останетс  открытым, ключ 13 - закрытым, состо ние счетчика 16 сохран етс  нулевым, а на четвертый вход блока 9 через врем  Тр с выхода элемента 11 задержки не поступает управл ющий импульс.
Очередной синхроимпульс с второго выхода блока 1, открыв ключ 17, обеспечивает этим поступление очередного значени  счетчика 16 на второй вход
блока 3 ключей. Через врем  Tj синхроимпульс с выхода элемента 15 задержки поступает на первый вход счетчика 16 и обнул ет его. Поступление на второй вход блока 3 нулевого сигнала с выхода счетчика 16 сохран ет соединение первого входа блока 3 с первый его выходом. В этом случае цифровые видеосигналы проход т последовательно через блок 3 с задержкой на врем  Т и блок 4 элементов JiJM на вход блока 5 и записываютс  в нем. Этот режим работы соответствует случаю, когда в исходной строке отсутствует триада, удовлетвор юща  условию (3).
Если на второй вход блока 3 поступает единичньй сигнал с выхода счетчика 16, этим обеспечиваетс  соединение первого входа блока 3 с вторым его выходом и поддержание на его первом выходе нулевого сигнала, В этом случае цифровые видеосигналы проход т через блок 3 на первый вход блока 9 обработки. Этот режим работы соответствует случаю, когда в исходной строке определена триада, удовлетвор юща  условию (3),
Преобразованные в блоке 9 по формулам (4) - (7) цифровые видеосигналы , т.е. две части (лева  и права )
0
0
строки В° соответственно с первого и второго выходов блока 9, через блок 4 элементов ИЛИ поступают на вход блока 5 пам ти и записываютс  после- довател ьно в нем. Если в строке В не определена триада смежнь1х видеосигналов , удовлетвор юща  условию (3), блок 9 работает аналогично, но только с нулевыми значени ми цифровых видеосигналов. Поэтому на его
5 выходах формируютс  нулевые сигналы, которые не вли ют на запись в блок 5 необработанных цифровых видеосигналов с первого выхода блока 3. В последующих циклах вычислитель работает аналогично.
Блок 3 ключей работает следующим образом (фиг,6).
В исходном состо нии ключ 49 открыт , а ключ 47 закрыт. Благодар  это5 му поступающие на первый вход блока 3 видеосигналы проход т последовательно через открытый ключ 49 и элемент 48, где задер шваютс  на врем  Tj.., на первьй выход блока 3. При пос35
40
30 туплении на третий вход блока 3 ключей синхроимпульса длительностью Tf.f, т.е. на второй вход ключа 49 и третий вход ключа 47, ключ 49 открываетс , а ключ 47 закрываетс . На втором выходе блока 3 в этом случае устанавливаетс  напр жение, соответствующее нулевому- сигналу. При поступлении на второй вход блока 3 единичного управл ющего импульса, Тое. на третий вход ключа 49 и второй вход ключа 47, ключ 49 закрываетс , а ключ 47 открываетс , В результате этого видеосигналы с первого входа блока 3 проход т через открытый ключ
45 47 на второй выход блока 3, При этом на первом выходе последнего устанавливаетс  напр жение, соответствующее нулевому сигналу. Одновременное пос- тугатение управл ющих импульсов на второй и третий входы блока 3 исключаетс  введенной задержкой открыти  ключа 17 на врем  Т, с момента поступлени  на его ущзавл ющий вход синхроимпульса.
55 Блок 7 совпадени  работает следующим образом,
В исходном состо нии на выходах схем 24 и 25 сравнени  формируютс  нулевые сигналы. С второго входа бло50
ка 7 строчный синхроимпульс поступае на вход ключа 21, закрьша  его, и на вход ключа 22, открыва  его. Затем с первого входа блока 7 видеосигналы в параллельном коде через открытый ключ 22 поступают на вход компараторов 23 и 18, на первый вход первой схемы 24 сравнени  и последовательно проход т через первый 19 и второй 20 элементы задержки на первые входы закрытого ключа 21 и второй схемы 25 сравнени . На элементах 19 и 20 видеосигналы задерживаютс  на врем , равное периоду следовани  видеосигналов 1/ Фр. С выхода элемента 19 видеосигнал также поступает на вторые входы схем 24 и 25 сравнени . Поэтому на первьй и второй входы схемы 24 сравнени  одновременно поступают видео- 2о I сигналы В
Блок 9 обработки Работает следующим образом.
п
nfl
и В
соответственно.
В исходном состо нии оперативна  схема 27 пам ти находитс  в начальном положении дл  записи строки видеосигнала , первый вход узла 46 сое- 25 динен с его первым выходом, ключ 37 закрыт, счетчики 41 и 44 обнулены. На второй вход блока.9 с выхода элемента 14 задержки поступает синхроимпульс , который затем проходит на 24 сравнени  на ее выходе формируетс  зо четвертые входы 32 и 33 сдвиговых единичный сигнал, который поступает регистров, благодар  чему происходит
а на первый и второй входы схемы 25 сравнени  в это же врем  поступают видеосигналы f, В у соответственно .
Следовательно, в схемах 24 и 25 сравнени  производитс  проверка выполнени  услови  (3). При равенстве видеосигнала на обоих входах схемы
на первый вход элемента И 26. При равенствен видеосигналов на обоих входах схемы 25 сравнени  на ее выходе также формируетс  единичный сигнал , который поступает на второй вход элемента И 26. В противном случае на выходах схем 24 и 25 сравнени  формируютс  нулевые сигналы. Компаратор 23 только при наличии на его входе максимального значени  видеосигнала , например 11111111, формирует на своем выходе нулевой сигнал. Компаратор 18 только при наличии на своем входе минимального значени  видеосигнала, например 00000000 В, формирует на своем вьпсоде нулевой сигнал. Если значение видеосигнала By отличаетс  от минимального и максимального , на выходах компараторов 18 И 23 формируютс  единичные сигналы , которые соответственно поступают на четвертый и третий входы элемента И 26. При наличии нулевого сигнала хот  бы на одном из входов элемента И 26 на выходе последнего формируетс  нулевой сигнал, и состо ние ключей 21 и 22 не измен етс . При наличии на четьфех входах элемента
79798
И 26 единичных сигналов одновременно , что соответствует случаю вьтол- нени  услови  (3) дл  триады смежных видеосигналов, а также справедливости неравенства
В.
..,
I
на его выходе формируетс  единичный сигнал, который поступает на второй выход блока 7, второй вход ключа 21 и открывает его, что обеспечивает прохождение видеосигнала В на первый выход блока 7, и на третий вход клю- ча 22 и закрывает его. В дальнейших циклах блок 7 совпадени  работает аналогично.
Блок 9 обработки Работает следующим образом.
5
0
параллельный перенос содержимого входного сдвигового регистра в выходной сдвиговый регистр, на вход режима записи схемы 27 пам ти и включает его на запись, на первый вход узла 43 сдвиговых регистров и переносит содержимое его первого регистра во второй и через элемент 40 задержки, в котором задерживаетс  на врем  1/фд, на .управл ющий вход генератора 39 импульсов, который запускаетс  дл  формировани  п тактовых импульсов с частотой to , на второй в ход 5 ключа 45 и открывает его на врем  Tj,y . Одновременно с второго выхода блока 3 на первый вход блока 9 поступают серии из синхроимпульса и п цифровых видеосигналов В кажда  и проход т на первый вход узла 46 ключей . Синхроимпульс, поступаклций на первый вход узла 46, обеспечивает его переключение в положение, при котором его первый вход соединен только с его первым выходом. Поэтому видеосигналы BjJ проход т через узел 46 на первый вход схемы 27 и записываютс  в ней. При поступлении с выхода элемента 11 задержки управ0
5
91
л ющего импульса на четвертый вход блока 9 он проходит на второй вход ключа 37 и открьгеает его на врем  своей длительности, на второй вход узла 38, благодар  чему его первый вход соедин етс  с вторым выходом, .На вход режима чтени  схемы 27 и переключает ее на воспроизведение записанных -видеосигналд  в обратном Направлении с задержкой на врем  2/ф , т.е. в направлении, обратном записи, на второй вход генератора 29 тактовых импульсов и запускает его дл  формировани  тактовых импул
сов с частотой Ф , на второй вход узла 46, который по этому импульсу первый свой вход соедин ет с вторым Выходом, т.е. первый вход узла 46 Ключей оказываетс  соединенным с пер- вым и вторым его выходами. Это обеспечивает прохождение следующих видеоначина  с В также
на вто25
30
35
сигналов в
м
рой выход узла 46, а также запись и схему 27 пам ти значени  видеосигнала В . С выхода блока 8 на шестой Вход блока 9, т.е. на первый вход ключа 37, посто нно поступает текущее значение в , которое во врем  открыти  ключа 37-проходит через него на вторые входы первого 35. и вто- рого 36 регистров соответственно и записываетс  в них. С выхода схемы 27 пам ти видеосигналы В |J , начина  со значени  В , последовательно с частотой ф поступают на первый и второй входы сумматора 30, выходной сигнал которого, равный 2В , поступает на первый вход схемы 34 вычитани , на второй вход которой с выхода регистра 36 поступает не записанное ранее значение В . Полученна  разность (2Ву - в ) с выхода схемы 34 вычитани  поступает на первый вход регистра 36 и записываетс  в нем, а также на первый вход узла 33 сдвиговых регистров и записываетс  в его первый регистр. Таким образом, осуществл етс  преобразование видеосигналов в по формулам (5) и (4).
С второго выхода узла ключей виде- осигналымВу , начина  с В , последовательно поступают на первый и второй входы сумматора 28, выходной сигнал которого, равный 2Вц , посту- дц пает на первый вход схемы 31 вычита40
45
50
Тактовые импульсы с частотой Ф с выхода генератора 29 поступают на третий вход узла 33 сдвиговых регист ров. Поступление каждого тактового импульса обеспечивает сдвиг содержимого всех регистров узла 33 на один регистр в сторону последнего регистра . С выхода генератора 6 тактовых импульсов на п тый вход- блока 9 поступают тактовые импульсы с частотой ф и проход т на третий вход узла 32 и второй вход сч.етчика 44. Поступление каждого тактового импульса на третий вход узла 32 обеспечивает сдвиг содержимого всех регистров узла 32 на один регистр в сторону первого регистра. Счетчик 44 считает поступающие на его второй вход тактовые импульсы. К моменту поступлени  очередного синхроимпульса обработка заканчиваетс . С вьгхода ключа 13 на третий вход блока 9 поступает значение К либо нулевой сигнал и проходит на второй вход узла 43, где записываетс  в первый регистр. Поступление очередного синхроимпульса на второй вход узла 43 сдвиговых регистров производит перенос содер симо го его первого регистра,т.е. значени  К дл  первой строки, во второй его регистр и, одновременно, передачу значени  К через открытьй ключ 45 на первый вход счетчика 44 в обратном коде. При заполнении счетчика 44, т.е. после прихода на его второй вход (п - К - 1) тактовых импульсов, на его выходе формируетс  управл ющий импульс, которьй поступает на первый вход генератора 29 и отключает его и на вход начальной установки схемы 27 пам ти и возвращает его в начальное положеш1е (дл  записи). Поступление затем задержанного синхроимпульса с выхода элемента 40 задержки на второй вход ключа 42 обеспечивает открытие последнего на врем  Tjj . Благодар  этому с выхода узни , на второй вход которой с выхода ла 43 (вьгхода его второго регистра) регистра 35 поступает записанное зна- значение К через открытый ключ 42 чение в . Полученна  разность (2В J- поступает на первый вход счетчика
10 схемы 31
выхода схемы 31 поступает на вход регистра 35 и записывает
Q 5
о
5
0
5
ц
0
5
0
В., по формулам
И
с  в нем, а также на первый вход узла 32 сдвиговых регистров и записываетс  в его последний регистр.; Таким образом, осуществл етс  преобразование видеосигналов (6) и (7).
Тактовые импульсы с частотой Ф с выхода генератора 29 поступают на третий вход узла 33 сдвиговых регистров . Поступление каждого тактового импульса обеспечивает сдвиг содержимого всех регистров узла 33 на один регистр в сторону последнего регистра . С выхода генератора 6 тактовых импульсов на п тый вход- блока 9 поступают тактовые импульсы с частотой ф и проход т на третий вход узла 32 и второй вход сч.етчика 44. Поступление каждого тактового импульса на третий вход узла 32 обеспечивает сдвиг содержимого всех регистров узла 32 на один регистр в сторону первого регистра. Счетчик 44 считает поступающие на его второй вход тактовые импульсы. К моменту поступлени  очередного синхроимпульса обработка заканчиваетс . С вьгхода ключа 13 на третий вход блока 9 поступает значение К либо нулевой сигнал и проходит на второй вход узла 43, где записываетс  в первый регистр. Поступление очередного синхроимпульса на второй вход узла 43 сдвиговых регистров производит перенос содер симо- го его первого регистра,т.е. значени  К дл  первой строки, во второй его регистр и, одновременно, передачу значени  К через открытьй ключ 45 на первый вход счетчика 44 в обратном коде. При заполнении счетчика 44, т.е. после прихода на его второй вход (п - К - 1) тактовых импульсов, на его выходе формируетс  управл ющий импульс, которьй поступает на первый вход генератора 29 и отключает его и на вход начальной установки схемы 27 пам ти и возвращает его в начальное положеш1е (дл  записи). Поступление затем задержанного синхроимпульса с выхода элемента 40 задержки на второй вход ключа 42 обеспечивает открытие последнего на врем  Tjj . Благодар  этому с выхода узла 43 (вьгхода его второго регистра) значение К через открытый ключ 42 поступает на первый вход счетчика
. .1 1
41 и записываетс  в нем в обратном коде. Поступление очередного синхроимпульса на второй вход блока 9 и ег прохождение на четвертые входы узлов 32 и 33 сдвиговых регистров обеспечивает параллельный перенос содержимого всех регистров каждого входного сдвигового регистра J. соответствующие регистры каждого выходного сдвигового регистра. После запуска генератора 39 с его выхода импульсы поступают на второй вход счетчика 41, где подсчитываютс , и через узел
печивает последовательный сдвиг содержимого его выходного регистра в направлении, противоположном записи , т.е. в сторону первого регист30
38 на второй вход узла 33, что обес- 15 Я обработки сканерных изображений,
содержащий два блока пам ти, генера-; тор тактовых импульсов, три элемента задержки, блок сравнени , блок сдвиговых регистров, ключ, блок ключей,
ра,  вл ющегос  выходом узла 33 сдви-2о первый выход первого блока пам ти
говых регистров и первым выходом
блока 9. При заполнении счетчика 41,
т.е. после прихода на его второй
вход (п - К) тактовых импульсов, на
выходе счетчика 41 формируетс  управл ющий импульс, который поступает
на третий вход узла 38, благодар 
чему его первый вход соедин етс  с
его первым выходом. Поэтому импульсы
начина  с (п + К - 1)-го, с выхода
генератора 39 проход т через узел
38 ключей на второй вход узла сдвиговых регистров, что обеспечивает
последовательный сдвиг содержимого
его выходного сдвигового регистра в
направлении записи, т.е. в сторону
первого регистра,  вл ющегос  выходом узла 32 и вторым выходом блока 9.
В последующих циклах вычислитель работает аналогично. Синхроимпульсы
с второго выхода блока 1 поступают
на четвертый вход блока 4 элементов
ИЛИ, с выхода которого проход т на :
вход блока 5 и записываютс  в нем. После обработки значени  В могут
.превышать значени  Вд,,, фиг.9, а.также
значени  В могут быть отрицательными . Поэтому в вычислителе необходимо
вычисл емые разности в схемах 31 и
32 вычитани  в указанных случа х
преобразовьгаать следующим образом.
соединен с информационным входом блока сравнени  и через первый элемент задержки с информационным входом блока ключей, первый выход блока 25 сравнени  соединен с информационным входом блока сдвиговых регистров, выход генератора тактовых импульсов соединен с входом первого ключа, второй выход первого блока пам ти соединен с входом запуска генератора тактовых импульсов, с управл ющим входом блока сравнени , с входом режима сдвига блока сдвиговых регист- - ров и с первым управл ющим входом первого ключа, отличающий- с   тем, что, с целью повышени  качества изображени , в него введены блок элементов ИЛИ, блок обработки, два счетчика, два ключа, элемент задержки, причем первьш выход блока ключей соединен с первым входом блока элементов ИЛИ, второй выход блока ключей соединен с первым информационным входом блока обработки, второй выход первого блока пам ти соединен через второй элемент задержки с первым управл ющим входом блока обработки, выход первого ключа соединен со счетным входом первого счетчи35
40
45
50
ка, выход которого соединен с информационным входом второго ключа, выход которого соединен с вторым информационным входом блока обработки, второй выход блока сравнени  соединен с вторым управл ющим входом первого ключа, ,первым управл ющим входом второго ключа, счетным входом второго счетчика и через третий элемент задержки с вторым управл ющим входом блока
В
,
.... В ,„ 00000000 в при
RO ,0.
, ,
„ Bfl В„„,с 11111111 В при
BH MqkCТаким образом, в предлагаемом вычислителе реализуютс  формулы (4)- (7), что позвол ет вьтолнить преобразование полученных видеосигналов, R (фиг.8) к виду,показанному на фиг.9, которые по точности воспроизведени  мало отличаютс  от исходных (фиг.7). Это соответствует повышению детальности получаемых с помощью оптико-электронных приборов изображений , т.е. достижению поставленной цели изобретени .

Claims (3)

  1. Формула изобретени  1. Специализированный вычислитель
    0
    соединен с информационным входом блока сравнени  и через первый элемент задержки с информационным входом блока ключей, первый выход блока 5 сравнени  соединен с информационным входом блока сдвиговых регистров, выход генератора тактовых импульсов соединен с входом первого ключа, второй выход первого блока пам ти соединен с входом запуска генератора . тактовых импульсов, с управл ющим входом блока сравнени , с входом режима сдвига блока сдвиговых регист- - ров и с первым управл ющим входом первого ключа, отличающий- с   тем, что, с целью повышени  качества изображени , в него введены блок элементов ИЛИ, блок обработки, два счетчика, два ключа, элемент задержки, причем первьш выход блока ключей соединен с первым входом блока элементов ИЛИ, второй выход блока ключей соединен с первым информационным входом блока обработки, второй выход первого блока пам ти соединен через второй элемент задержки с первым управл ющим входом блока обработки, выход первого ключа соединен со счетным входом первого счетчи5
    0
    5
    50
    55
    ка, выход которого соединен с информационным входом второго ключа, выход которого соединен с вторым информационным входом блока обработки, второй выход блока сравнени  соединен с вторым управл ющим входом первого ключа, ,первым управл ющим входом второго ключа, счетным входом второго счетчика и через третий элемент задержки с вторым управл ющим входом блока
    обработки, выход генератора тактовых импульсов соединен с третьим управл ющим . входом блока обработки, выход блока сдвиговых регистров соединен с третьим информационным входом блока обработки, выход третьего ключа соединен с первым управл ющим входом блока ключей, первый и второй выходы блока обработки соединеныс вторым и трбтьим входами блока элементов ШШ соответственно, второй выход первого блока пам ти соединен с вторым управл ющим входом блока ключей, четвертым входом блока элементов ИЛИ, входом сброса первого счетчика, вторым управл ющим входом второго ключа, управл ющим входом третьего ключа и нерез четвертьй элемент задержки с -входом сброса второго счетчика, вьгход-которого соединен с информационным входом третьего ключа, выход блока элементов PfflH соединен с информационным входом второго блока пам ти .
  2. 2. Вычислитель по п.1, о т л и- чающийс  тем, что блок сравнени  содержит два ключа, два элемента задержки, два компаратора, две схемы сравнени , элемент И, вход первого ключа соединен с информационным входом блока, управл ющий вход блока соединен с первыми управл ющими входами первого и второго ключей, Выход элемента И соединен с вторым и управл ющими входами первого и второго ключей, выход первого ключа соединен с входами первого и второго компараторов, первым входом первой схемы сравнени  и входом первого элемента задержки, вьгход которого соединен с вторым входом первой схемы сравнени , первым входом второй схемы сравнени  и входом второго элемента задержки, выход которого соединен с вторым входом второй схемы сравнени  и входом второго ключа, выход которого соединен с первым выходом блока, выход элемента И соединен
    с вторым выходом блока, вькоды перво- gg м ти, выход которой соединен с вхого и второго компараторов соединены ,с первым и вторым входами элемента И соответственно, выходы первой и второй схем сравнени  соединены с третьим и четвертым входами элемента И соответственно.
    ,
  3. 3. Вычислитель поп.1, отличающийс  тем, что блок обработки содержит два сумматора, две
    55
    дани первого и второго слагаемых второго сумматораJ второй управл ющий вход блока соединен с входом запуска генератора тактовых импульсов , выход второго сумматора соедине с входом уменьшаемого второй схемы вычитани , выход которой соединен с первым информационным входом второго регистра и информационным входо
    0
    5
    0
    5
    0
    5
    0
    5
    схемы вычитани , три узла сдвиговых регистров, два регистра, генератор тактовых импульсов, элемент задержки , два счетчика, два узла ключей, три ключа, генератор импульсов, схему пам ти, первый информационный вход блока соединен с информационным входом узла ключей, первый выход которого соединен с информационным входом схемы пам ти, второй выход первого узла ключей соединен с входами первого и второго слагаемых первого сумматора, выход которого соединен с входом уменьшаем ого первой схемы вычитани , выход первой схемы вычитани  соединен с информационным входом первого узла сдвиговых регистров и первьм информационным входом первого регистра, выход которого соединен с входом вычитаемого первой схемы вычитани , первый управл ющий вход блока соединен с первыми входами режима сдвига с первого по третий узлы сдвиговых регистров, входом режима записи схемы пам ти, управл ю- mjjM входом первого ключа и через элемент задержки с входом запуска генератора импульсов и управл ющим вхо- дом второго ключа, второй информационный вход блока соединен с информационным входом третьего узла сдвиговых регистров первый и второй выходы которого соединены с информационными входами первого и второго ключей соответственно, выходы- первого и второго ключей соединены с информационными входами первого и второго счетчиков соответственно, выход генератора импульсов соединен с информационным входом второго узла ключей и счетным входом второго счетчика, выход которого соединен с первым управл ющим входом второго узла ключей, второй управл ющий вход блока соединен с управл ющими входами третьего ключа и первого узла ключей, вторым управл ющим входом второго узла ключей и входом режима чтени  схемы пам ти , выход которой соединен с вхо
    дани первого и второго слагаемых второго сумматораJ второй управл ющий вход блока соединен с входом запуска генератора тактовых импульсов , выход второго сумматора соединен с входом уменьшаемого второй схемы вычитани , выход которой соединен с первым информационным входом второго регистра и информационным входом
    б
    70го
    игЛ
    фиг. В
    д
    30 i
    а °Ч
    f MQKC-
    /V;
    ю
    JO
    оО вц
    Ж
    WW
    пп
    юго
    фиг. 9
    Составитель В.Бородин
    Техред М.ЗСоданич Корректор В.Бут га
    Заказ 6001/51 . Тираж 671 Подписное ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва Ж-35, Раушска  наб,, д.4/5
    Производственно-полиграфическое предпри тие, г.Ужгород, ул. Проектна , 4
    пп
    JO
    15
    второго узла сдвиговых регистров, выход второго регистра соединен с входом вычитаемого второй схемы вычитани , первый и второй выходы второго узла ключей соединены с вторыми входами режима сдвига первого и второго узлов сдвиговых регистров, выход генератора импульсов соединен с третьим входом режима сдвига второго узла сдвиговых регистров, выход третьего ключа соединен с вторыми информационными входами первого и второго регистров, третий управл ющий вход блока соединен со счетным входом первого счетчика и третьим входом режима сдвига первого, узла сдвиговых регистров, третий информационный вход блока соединен с информационны 7979
    ми входами третьего ключа, выход пер- ,вого счетчика соединен с входом установки в начальное состо ние схемы пам ти и входом отключени  генератора тактовых импульсов, выход второго узла сдвиговых регистров соединен с первым выходом блока, выход первого узла сдвиговых регистров соединен с вторым выходом блока.
    4, Вычислитель поп.1, отличающийс  тем, что блок элементов ИЛИ содержит Р элементов ИЛИ, входы с перв ого по четвертый блока соединены с входами с первого по четвертый К-го элемента ИЛИ соответст-.. венно, где ,..., Р, выходы с первого по Р-й элементов ИЛИ  вл ютс  выходом блока.
    10
    15
    fp(JZ.2
SU864043376A 1986-02-21 1986-02-21 Специализированный вычислитель дл обработки сканерных изображений SU1357979A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864043376A SU1357979A1 (ru) 1986-02-21 1986-02-21 Специализированный вычислитель дл обработки сканерных изображений

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864043376A SU1357979A1 (ru) 1986-02-21 1986-02-21 Специализированный вычислитель дл обработки сканерных изображений

Publications (1)

Publication Number Publication Date
SU1357979A1 true SU1357979A1 (ru) 1987-12-07

Family

ID=21228762

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864043376A SU1357979A1 (ru) 1986-02-21 1986-02-21 Специализированный вычислитель дл обработки сканерных изображений

Country Status (1)

Country Link
SU (1) SU1357979A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1134945, кл. G 06 F 15/20, 1985. Авторское свидетельство СССР № 1309892, кл. G 06 F 15/62, 1985. *

Similar Documents

Publication Publication Date Title
US5086344A (en) Digital correlated double sampling circuit for sampling the output of an image sensor
US4150401A (en) Facsimile signal converter
US4620222A (en) Digital color TV camera
SU1357979A1 (ru) Специализированный вычислитель дл обработки сканерных изображений
JPS5873294A (ja) テレビジヨン信号処理回路
GB1498630A (en) Pattern counting system using line scanning
JPS61187467A (ja) イメ−ジセンサ
US3476875A (en) Digital clamping of pulse code modulated television signals
SU1297089A1 (ru) Устройство интерпол ции дл отображени графической информации
SU842911A1 (ru) Устройство дл сжати последователь-НОСТи СигНАлОВ
SU1661808A1 (ru) Устройство дл выделени признаков изображений
SU1608711A1 (ru) Устройство дл селекции изображений объектов
SU934511A1 (ru) Устройство дл считывани графической информации
SU1275547A1 (ru) Многоканальное запоминающее устройство
SU1509957A1 (ru) Устройство дл селекции признаков изображени объектов
SU839047A1 (ru) Преобразователь частота-код
SU1571793A1 (ru) Устройство дл компенсации различий в чувствительности элементов матрицы фотоприемников
RU2004929C1 (ru) Устройство дл считывани изображений
KR890000974B1 (ko) 인터 리이브(Inetr leave)회로
SU1332562A1 (ru) Устройство формировани сигнала отсчета дл дифференциального кодера изображений
SU932641A1 (ru) Устройство групповой тактовой синхронизации
RU2054196C1 (ru) Устройство для распознавания изображения объекта
SU653743A1 (ru) Устройство декодировани
SU1356260A1 (ru) Телевизионное устройство дл формировани двухградационного сигнала графических изображений
SU1383413A1 (ru) Устройство дл подсчета количества изображений объектов