SU1356184A1 - Балансный модул тор - Google Patents

Балансный модул тор Download PDF

Info

Publication number
SU1356184A1
SU1356184A1 SU853961383A SU3961383A SU1356184A1 SU 1356184 A1 SU1356184 A1 SU 1356184A1 SU 853961383 A SU853961383 A SU 853961383A SU 3961383 A SU3961383 A SU 3961383A SU 1356184 A1 SU1356184 A1 SU 1356184A1
Authority
SU
USSR - Soviet Union
Prior art keywords
signal
source
output
input
exclusive
Prior art date
Application number
SU853961383A
Other languages
English (en)
Inventor
Александр Яковлевич Стуль
Original Assignee
Предприятие П/Я Г-4421
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4421 filed Critical Предприятие П/Я Г-4421
Priority to SU853961383A priority Critical patent/SU1356184A1/ru
Application granted granted Critical
Publication of SU1356184A1 publication Critical patent/SU1356184A1/ru

Links

Landscapes

  • Amplitude Modulation (AREA)

Abstract

Изобретение относитс  к радиотехнике и обеспечивает расширение диапазона рабочих частот. Балансный модул тор содержит источник 1 моду- лрфующих сигналов, А1Щ 2, блок пам ти (БП) 3, перемножитель в виде умножающего ЦАП 4,, источник 5 модулируемых сигналов, счетчик импульсов 6, злемент ИСКЛЮЧАЮЩЕЕ ИЛИ 7, усилитель 8. Счетчик импульсов 6 задает интервал преобразовани  сигнала источника 1 в цифровой код. Преобразованна  А1Щ 2 информаци  записбшаетс  в БП 3. В соответствии с модулем записанного кода измен етс  коэф.передачи умножающего ЦАП 4. Старший (знаковый) разр д кода устанавливает состо ние элемента ИСКЛЮЧАЩЕЕ ИЛИ 7. При положит.пол рности сигнала источника 1 старший разр д кода нулевой, что обеспечивает совпадение по фазе выходного сигнала элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 7 с сигналом источника 5.При отриц. пол рности сигнала источника i 1 осуществл етс  сдвиг сигнала источника 5 по фазе на 180. Фазоманипулирован- ный сигнал преобразуетс  в умножающем ПДП 4 в соответствии с установленным коэф. передачи. Амплитуда выходного сигнала балансного модул тора пропорциональна сигналу источника 1, а фаза зависит от пол рности этого сигнала, в котором отсутствует несущее колебание. 2 ил. (Л а и. бык со сл 05 ЭО 4

Description

Изобретение относитс  к радиотехнике и может быть использовано дл  формировани  амплитудно-модулирован- ных сигналов с подавленной несущей частотой при построении радиопередатчиков с однополосной модул цией и в измерительной технике при постр : ен- к образцовых мер переменного напр.тже- ни .
Цель изобретени  - расширение диапазона рабочих частот.
На фиг.1 представлена структурна  электрическа  схема предлагаемого балансного модул тора; на фиг.2 - временные диаграммы его работы.
Балансный модул тор содержит источник 1 модулирующих сигналов, аналого-цифровой преобразователь (АЦП) 2, блок 3 пам ти,перемножитель в виде . умножающего цифроаналогового преобразовател  (ЦАЦ) 4, источник 5 модулируемых сигналов, счетчик 6 импульсов , элемент ИСКЛЮЧАЩЕЕ РШИ 7, усилитель 8.
Балансный модул тор работает сле- :дующим образом.
; Низкочастотное модулирующее колебание предварительно преобразуетс  в цифровую форму, т.е. дискретизиру- етс  по времени и квантуетс  по амплитуде , причем частота дискретиза- хщи может быть, согласно теореме Ко- тельникова, только в два раза вьщ1е верхней частоты спектра модулирующего колебани . Перемножение - изменение амплитуды модулируемого сигнала (несущей частоты) по закону изменени  модулирующего сигнала - производитс  умножающим ЦАЛ 4. Подавление несущей частоты определ етс  аддитивной частотно-зависимой составл ющей погрещности умножающего ЦАП 4 т.е. пролазом несущей на выход при цифровом коде управлени  ГЩТ 4, состо щем из О во всех разр дах.
Источник 1 модулирующих сигналов формирует сигнал с верхней частотой F (фиг.2а), источник 5 модулируемых сигналов - импульсы с частотой f (фиг.26). С приходом очередного импульса с выхода счетчика импульсов 6 АЦП 2 начинает процесс преобразовани  сигнала источника 1 в цифровой код. По окончании процесса преобразовани  на выходе сигнала готовности информации АЦП 2 формируетс  импульс готовности информации (конца преобразовани ) . Этим импульсом информаци 
с выхода А1Щ 2 записьгааетс  в блок 3 пам ти. Соответственно записанному в блоке 3 пам ти модулю (абсолютной величине) кода измен етс  коэффициент передачи умножающего ЦАП 4. Старший (знаковый) разр д преобразованного кода блока 3 пам ти устанавливает состо ние элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 7. Если старший разр д блока 3 пам ти находитс  в состо нии О (положительна  пол рность сигнала источника 1), то выходной сигнал элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 7 совпадает по фазе с сигналом источника 5. В противном случае, если старший разр д блока 3 пам ти находитс  в состо нии 1 (отрицательна  пол рность сигнала источника 1), элемент ИСКЛЮЧАИЦЕЕ ИЛ1-1 7 инвертирует сигнал источника 5, т.е. сдвигает его на 180 . Фазоманипулированный таким образом сигнал после усилител  8 (фиг.2в) поступает на вход опорного сигнала
умножающего ЦАП 4. В соответствии с установленным коэффициентом передачи умножающего ЦАП 4 этот сигнал поступает на выход балансного модул тора. Таким образом, на выходе балансного
модул тора формируетс  колебание, амплитуда которого пропорциональна величине сигнала источника 1, а фаза зависит от пол рности этого сигнала (фиг.2г), в котором отсутствует несущее колебание.

Claims (1)

  1. Формула изобретени 
    Балансньш модул тор, содержащий
    40 источник модулируемого сигнала, источник модулирующих сигналов, блок пам ти и перемножитель, отличающийс  тем, что, с целью расширени  диапазона рабочих частот,
    45 в него введены аналого-цифровой преобразователь , информационный вход которого соединен с выходом источника модулирующих сигналов, счетчик им- пульсов, вход которого соединен с вы
    gQ ходом источника модулируемых сигналов , а выход - с входом запуска аналого-цифрового преобразовател , последовательно соединенные элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, первый вход которого
    g соединен с вькодом источника модулируемых сигналов, и усилитель, при . этом выход сигнала готовности информации аналого-цифрового преобразовател  со единен с входом записи блока
    313561
    пам ти, разр дный выход аналого-цифрового преобразовател  соединен с информационным входом блока пам ти, выход старшего разр да блока пам ти соединен с вторьм входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, перемножитель вы- полнен в виде умножающего цифроана84
    логового преобразовател , выход усилител  соединен с входом опорного сигнала умножающего цифроаналогового преобразовател , а выходы младших разр дов блока пам ти соединены с управл ющими входами умножающего цифро- аналогового преобразовател .
    / t
    Фиг. 2
SU853961383A 1985-10-03 1985-10-03 Балансный модул тор SU1356184A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853961383A SU1356184A1 (ru) 1985-10-03 1985-10-03 Балансный модул тор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853961383A SU1356184A1 (ru) 1985-10-03 1985-10-03 Балансный модул тор

Publications (1)

Publication Number Publication Date
SU1356184A1 true SU1356184A1 (ru) 1987-11-30

Family

ID=21200070

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853961383A SU1356184A1 (ru) 1985-10-03 1985-10-03 Балансный модул тор

Country Status (1)

Country Link
SU (1) SU1356184A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР .№ 1019581, кл.Н 03 С 1/54, 1981. *

Similar Documents

Publication Publication Date Title
SU1132805A3 (ru) Цифроаналоговый преобразователь
SU1148574A3 (ru) Преобразователь угла поворота вала в код
JP2918578B2 (ja) デジタル復調器
JPH10303657A (ja) Pwm駆動装置
KR880000873A (ko) 샘플된 데이터 신호 증배 장치
SU1356184A1 (ru) Балансный модул тор
WO1996015585A1 (en) Rf transmitter
RU2033684C1 (ru) Двухфазный генератор гармонических сигналов
RU2050592C1 (ru) Устройство для вычисления обратных тригонометрических функций arcsin x и arccos x
SU907855A1 (ru) Устройство дл формировани частотно-модулированных сигналов
KR860000753A (ko) 신호 변환 장치 및 그 방법
SU1659888A1 (ru) Демодул тор
GB1364775A (en) Speech synthesisers
RU2145149C1 (ru) Сигма-дельта-аналого-цифровой преобразователь
SU1181150A1 (ru) Умножающий цифроаналоговый преобразователь
SU1277399A1 (ru) Устройство преобразовани синусных сигналов в код
SU1758573A1 (ru) Устройство дл измерени электрической энергии
GB2037523A (en) Frequency Sensing Circuit
SU1003105A1 (ru) Устройство дл синусно-косинусного широтно-импульсного преобразовани
SU1642481A1 (ru) Врем импульсное множительное устройство
SU542340A1 (ru) Врем -импульсный модул тор
SU1425833A1 (ru) Преобразователь угол-код
SU822060A1 (ru) Компенсационный анализатор гармо-НиК
SU794561A1 (ru) Анализатор спектра
SU765984A1 (ru) Демодул тор амплитудно-модулированных сигналов